⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 uart.fit.rpt

📁 FPGA的串口模块
💻 RPT
📖 第 1 页 / 共 3 页
字号:
; 60    ; GND*          ;              ;
; 61    ; VCC_IO        ;              ;
; 62    ; GND*          ;              ;
; 63    ; GND*          ;              ;
; 64    ; GND*          ;              ;
; 65    ; GND*          ;              ;
; 66    ; GND_IO        ;              ;
; 67    ; GND*          ;              ;
; 68    ; GND*          ;              ;
; 69    ; GND*          ;              ;
; 70    ; GND*          ;              ;
; 71    ; VCC_IO        ;              ;
; 72    ; GND*          ;              ;
; 73    ; GND*          ;              ;
; 74    ; ^nCONFIG      ;              ;
; 75    ; VCC_INT       ;              ;
; 76    ; ^MSEL1        ;              ;
; 77    ; ^MSEL0        ;              ;
; 78    ; GND*          ;              ;
; 79    ; GND*          ;              ;
; 80    ; GND*          ;              ;
; 81    ; GND*          ;              ;
; 82    ; GND*          ;              ;
; 83    ; GND*          ;              ;
; 84    ; GND_INT       ;              ;
; 85    ; GND_IO        ;              ;
; 86    ; GND*          ;              ;
; 87    ; GND*          ;              ;
; 88    ; GND*          ;              ;
; 89    ; GND*          ;              ;
; 90    ; GND*          ;              ;
; 91    ; GND*          ;              ;
; 92    ; GND*          ;              ;
; 93    ; VCC_INT       ;              ;
; 94    ; VCC_IO        ;              ;
; 95    ; GND*          ;              ;
; 96    ; GND*          ;              ;
; 97    ; GND*          ;              ;
; 98    ; GND*          ;              ;
; 99    ; GND*          ;              ;
; 100   ; txd_down_out  ; TTL          ;
; 101   ; rec_ready     ; TTL          ;
; 102   ; rec_buf[7]    ; TTL          ;
; 103   ; GND_INT       ;              ;
; 104   ; GND_IO        ;              ;
; 105   ; #TDI          ;              ;
; 106   ; ^nCE          ;              ;
; 107   ; ^DCLK         ;              ;
; 108   ; ^DATA0        ;              ;
; 109   ; rec_buf[6]    ; TTL          ;
; 110   ; rec_buf[5]    ; TTL          ;
; 111   ; rec_buf[4]    ; TTL          ;
; 112   ; rec_buf[3]    ; TTL          ;
; 113   ; rec_buf[2]    ; TTL          ;
; 114   ; rec_buf[1]    ; TTL          ;
; 115   ; VCC_IO        ;              ;
; 116   ; rec_buf[0]    ; TTL          ;
; 117   ; GND*          ;              ;
; 118   ; GND*          ;              ;
; 119   ; GND*          ;              ;
; 120   ; GND*          ;              ;
; 121   ; GND*          ;              ;
; 122   ; GND*          ;              ;
; 123   ; VCC_INT       ;              ;
; 124   ; GND+          ;              ;
; 125   ; GND+          ;              ;
; 126   ; GND+          ;              ;
; 127   ; GND_INT       ;              ;
; 128   ; GND*          ;              ;
; 129   ; GND_IO        ;              ;
; 130   ; GND*          ;              ;
; 131   ; GND*          ;              ;
; 132   ; GND*          ;              ;
; 133   ; GND*          ;              ;
; 134   ; VCC_IO        ;              ;
; 135   ; GND*          ;              ;
; 136   ; GND*          ;              ;
; 137   ; GND*          ;              ;
; 138   ; GND*          ;              ;
; 139   ; GND_IO        ;              ;
; 140   ; GND*          ;              ;
; 141   ; GND*          ;              ;
; 142   ; GND*          ;              ;
; 143   ; GND*          ;              ;
; 144   ; GND*          ;              ;
+-------+---------------+--------------+


+-----------------------------------------------------------------------------------+
; Control Signals                                                                   ;
+---------------------------------+---------+---------+--------------+--------------+
; Name                            ; Pin #   ; Fan-Out ; Usage        ; Global Usage ;
+---------------------------------+---------+---------+--------------+--------------+
; clk32mhz                        ; 55      ; 33      ; Clock        ; Pin          ;
; baud:inst|bclk                  ; LC1_D13 ; 101     ; Clock        ; Internal     ;
; reset                           ; 31      ; 60      ; Async. clear ; Non-global   ;
; reciever:inst1|r_ready~3        ; LC1_B22 ; 38      ; Clock enable ; Non-global   ;
; reciever:inst1|\pro2:rbufs[5]~8 ; LC3_E1  ; 1       ; Clock enable ; Non-global   ;
; reciever:inst1|\pro2:rbufs[3]~8 ; LC4_E1  ; 1       ; Clock enable ; Non-global   ;
; reciever:inst1|rbuf[7]~23       ; LC2_E2  ; 8       ; Clock enable ; Non-global   ;
; reciever:inst1|\pro2:rbufs[6]~8 ; LC6_E2  ; 1       ; Clock enable ; Non-global   ;
; reciever:inst1|\pro2:rbufs[4]~8 ; LC7_E2  ; 1       ; Clock enable ; Non-global   ;
; reciever:inst1|\pro2:rbufs[2]~8 ; LC5_E3  ; 1       ; Clock enable ; Non-global   ;
; reciever:inst1|\pro2:rbufs[0]~8 ; LC7_E3  ; 1       ; Clock enable ; Non-global   ;
; reciever:inst1|\pro2:rbufs[7]~8 ; LC6_E8  ; 1       ; Clock enable ; Non-global   ;
; reciever:inst1|\pro2:rbufs[1]~8 ; LC7_E9  ; 1       ; Clock enable ; Non-global   ;
; transfer:inst2|xbitcnt[31]~174  ; LC4_F22 ; 31      ; Clock enable ; Non-global   ;
; reciever:inst1|\pro2:rcnt[0]~9  ; LC1_E11 ; 1       ; Sync. load   ; Non-global   ;
+---------------------------------+---------+---------+--------------+--------------+


+---------------------------------------------+
; Global & Other Fast Signals                 ;
+----------------+---------+---------+--------+
; Name           ; Pin #   ; Fan-Out ; Global ;
+----------------+---------+---------+--------+
; clk32mhz       ; 55      ; 33      ; yes    ;
; baud:inst|bclk ; LC1_D13 ; 101     ; yes    ;
+----------------+---------+---------+--------+


+---------------------------------------------+
; Carry Chains                                ;
+--------------------+------------------------+
; Carry Chain Length ; Number of Carry Chains ;
+--------------------+------------------------+
; 0 - 2              ; 0                      ;
; 3 - 5              ; 0                      ;
; 6 - 8              ; 0                      ;
; 9 - 11             ; 0                      ;
; 12 - 14            ; 0                      ;
; 15 - 17            ; 0                      ;
; 18 - 20            ; 0                      ;
; 21 - 23            ; 0                      ;
; 24 - 26            ; 0                      ;
; 27 - 29            ; 0                      ;
; 30 - 32            ; 3                      ;
+--------------------+------------------------+


+----------------+
; Cascade Chains ;
+--------+-------+
; Length ; Count ;
+--------+-------+
; 2      ; 9     ;
+--------+-------+


+-----------------------------------------------------------------------------------------+
; Non-Global High Fan-Out Signals                                                         ;
+-------------------------------------------------------------------------------+---------+
; Name                                                                          ; Fan-Out ;
+-------------------------------------------------------------------------------+---------+
; reset                                                                         ; 60      ;
; reciever:inst1|state.r_sample~14                                              ; 41      ;
; reciever:inst1|r_ready~5                                                      ; 38      ;
; reciever:inst1|state.r_start~12                                               ; 36      ;
; baud:inst|LessThan0~342                                                       ; 32      ;
; reciever:inst1|Selector4~50                                                   ; 32      ;
; transfer:inst2|xbitcnt[31]~215                                                ; 31      ;
; rxd                                                                           ; 15      ;
; reciever:inst1|lpm_add_sub:Add1|addcore:adder|a_csnbuffer:result_node|cout[0] ; 11      ;
; reciever:inst1|\pro2:rcnt[1]~9                                                ; 11      ;
; reciever:inst1|\pro2:rcnt[2]~9                                                ; 11      ;
; transfer:inst2|state.x_stop~10                                                ; 9       ;
; transfer:inst2|xcnt16[1]~155                                                  ; 9       ;
; transfer:inst2|LessThan2~56                                                   ; 8       ;
; transfer:inst2|xcnt16[0]~154                                                  ; 8       ;
; transfer:inst2|state.x_shift~22                                               ; 8       ;
; reciever:inst1|rbuf[7]~40                                                     ; 8       ;
; reciever:inst1|state.r_wait~14                                                ; 8       ;
; transfer:inst2|xcnt16[2]~153                                                  ; 7       ;
; reciever:inst1|state.r_center~10                                              ; 6       ;
; transfer:inst2|state.x_idle~22                                                ; 6       ;
; transfer:inst2|lpm_add_sub:Add1|addcore:adder|a_csnbuffer:result_node|cout[0] ; 6       ;
; transfer:inst2|xcnt16[3]~156                                                  ; 6       ;
; xmit_cmd_p_in                                                                 ; 6       ;
; reciever:inst1|\pro2:count[1]~7                                               ; 6       ;
; transfer:inst2|xbitcnt[1]~213                                                 ; 5       ;
; transfer:inst2|Selector2~88                                                   ; 5       ;
; transfer:inst2|xbitcnt[3]~237                                                 ; 5       ;
; reciever:inst1|\pro2:count[0]~0                                               ; 5       ;
; reciever:inst1|\pro2:count[2]~7                                               ; 5       ;
; transfer:inst2|state.x_wait~19                                                ; 5       ;
; transfer:inst2|state.x_start~7                                                ; 4       ;
; reciever:inst1|Selector39~124                                                 ; 4       ;
; transfer:inst2|LessThan0~70                                                   ; 4       ;
; reciever:inst1|\pro2:count[3]~7                                               ; 4       ;
; reciever:inst1|\pro2:rcnt[19]~9                                               ; 3       ;
; reciever:inst1|\pro2:rcnt[18]~9                                               ; 3       ;
; reciever:inst1|\pro2:rcnt[24]~9                                               ; 3       ;
; reciever:inst1|\pro2:rcnt[28]~9                                               ; 3       ;
; transfer:inst2|LessThan1~75                                                   ; 3       ;
; transfer:inst2|Equal0~377                                                     ; 3       ;
; reciever:inst1|\pro2:rcnt[30]~9                                               ; 3       ;
; reciever:inst1|\pro2:rcnt[25]~9                                               ; 3       ;
; reciever:inst1|\pro2:rcnt[29]~9                                               ; 3       ;
; reciever:inst1|\pro2:rcnt[26]~9                                               ; 3       ;
; reciever:inst1|\pro2:rcnt[27]~9                                               ; 3       ;
; transfer:inst2|xbitcnt[2]~214                                                 ; 3       ;
; transfer:inst2|Selector1~54                                                   ; 3       ;
; reciever:inst1|\pro2:rcnt[31]~9                                               ; 3       ;
; reciever:inst1|\pro2:rcnt[4]~9                                                ; 3       ;
+-------------------------------------------------------------------------------+---------+


+----------------------------------------------------------------------------------------------+
; Peripheral Signals                                                                           ;
+-------------------+---------+-------+-----------------+---------------------------+----------+
; Peripheral Signal ; Source  ; Usage ; Dedicated Clock ; Peripheral Control Signal ; Polarity ;
+-------------------+---------+-------+-----------------+---------------------------+----------+
; baud:inst|bclk    ; LC1_D13 ; Clock ; no              ; yes                       ; +ve      ;
+-------------------+---------+-------+-----------------+---------------------------+----------+


+-------------------------------------------+
; LAB                                       ;
+--------------------------+----------------+
; Number of Logic Elements ; Number of LABs ;

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -