⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 rl_shift.tan.rpt

📁 带有同步预置的加载左右移位寄存器VHDL源代码
💻 RPT
📖 第 1 页 / 共 2 页
字号:
Timing Analyzer report for RL_SHIFT
Mon Dec 22 23:58:55 2008
Version 6.0 Build 202 06/20/2006 Service Pack 1 SJ Full Version


---------------------
; Table of Contents ;
---------------------
  1. Legal Notice
  2. Timing Analyzer Summary
  3. Timing Analyzer Settings
  4. Clock Settings Summary
  5. Clock Setup: 'CLK'
  6. tsu
  7. tco
  8. th
  9. Timing Analyzer Messages



----------------
; Legal Notice ;
----------------
Copyright (C) 1991-2006 Altera Corporation
Your use of Altera Corporation's design tools, logic functions 
and other software and tools, and its AMPP partner logic 
functions, and any output files any of the foregoing 
(including device programming or simulation files), and any 
associated documentation or information are expressly subject 
to the terms and conditions of the Altera Program License 
Subscription Agreement, Altera MegaCore Function License 
Agreement, or other applicable license agreement, including, 
without limitation, that your use is for the sole purpose of 
programming logic devices manufactured by Altera and sold by 
Altera or its authorized distributors.  Please refer to the 
applicable agreement for further details.



+-----------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Timing Analyzer Summary                                                                                                                                               ;
+------------------------------+-------+---------------+------------------------------------------------+-----------+------------+------------+----------+--------------+
; Type                         ; Slack ; Required Time ; Actual Time                                    ; From      ; To         ; From Clock ; To Clock ; Failed Paths ;
+------------------------------+-------+---------------+------------------------------------------------+-----------+------------+------------+----------+--------------+
; Worst-case tsu               ; N/A   ; None          ; 3.536 ns                                       ; MODE[0]   ; TEMP[7]    ; --         ; CLK      ; 0            ;
; Worst-case tco               ; N/A   ; None          ; 8.627 ns                                       ; TEMP[4]   ; DATAOUT[4] ; CLK        ; --       ; 0            ;
; Worst-case th                ; N/A   ; None          ; -1.288 ns                                      ; DATAIN[4] ; TEMP[4]    ; --         ; CLK      ; 0            ;
; Clock Setup: 'CLK'           ; N/A   ; None          ; Restricted to 304.04 MHz ( period = 3.289 ns ) ; TEMP[2]   ; TEMP[3]    ; CLK        ; CLK      ; 0            ;
; Total number of failed paths ;       ;               ;                                                ;           ;            ;            ;          ; 0            ;
+------------------------------+-------+---------------+------------------------------------------------+-----------+------------+------------+----------+--------------+


+------------------------------------------------------------------------------------------------------+
; Timing Analyzer Settings                                                                             ;
+-------------------------------------------------------+--------------------+------+----+-------------+
; Option                                                ; Setting            ; From ; To ; Entity Name ;
+-------------------------------------------------------+--------------------+------+----+-------------+
; Device Name                                           ; EPM570F256C5       ;      ;    ;             ;
; Timing Models                                         ; Final              ;      ;    ;             ;
; Number of source nodes to report per destination node ; 10                 ;      ;    ;             ;
; Number of destination nodes to report                 ; 10                 ;      ;    ;             ;
; Number of paths to report                             ; 200                ;      ;    ;             ;
; Report Minimum Timing Checks                          ; Off                ;      ;    ;             ;
; Use Fast Timing Models                                ; Off                ;      ;    ;             ;
; Report IO Paths Separately                            ; Off                ;      ;    ;             ;
; Default hold multicycle                               ; Same As Multicycle ;      ;    ;             ;
; Cut paths between unrelated clock domains             ; On                 ;      ;    ;             ;
; Cut off read during write signal paths                ; On                 ;      ;    ;             ;
; Cut off feedback from I/O pins                        ; On                 ;      ;    ;             ;
; Report Combined Fast/Slow Timing                      ; Off                ;      ;    ;             ;
; Ignore Clock Settings                                 ; Off                ;      ;    ;             ;
; Analyze latches as synchronous elements               ; On                 ;      ;    ;             ;
; Enable Recovery/Removal analysis                      ; Off                ;      ;    ;             ;
; Enable Clock Latency                                  ; Off                ;      ;    ;             ;
; Use TimeQuest Timing Analyzer                         ; Off                ;      ;    ;             ;
+-------------------------------------------------------+--------------------+------+----+-------------+


+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Settings Summary                                                                                                                                                             ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
; Clock Node Name ; Clock Setting Name ; Type     ; Fmax Requirement ; Early Latency ; Late Latency ; Based on ; Multiply Base Fmax by ; Divide Base Fmax by ; Offset ; Phase offset ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
; CLK             ;                    ; User Pin ; None             ; 0.000 ns      ; 0.000 ns     ; --       ; N/A                   ; N/A                 ; N/A    ;              ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+


+----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Setup: 'CLK'                                                                                                                                                                     ;
+-------+------------------------------------------------+---------+---------+------------+----------+-----------------------------+---------------------------+-------------------------+
; Slack ; Actual fmax (period)                           ; From    ; To      ; From Clock ; To Clock ; Required Setup Relationship ; Required Longest P2P Time ; Actual Longest P2P Time ;
+-------+------------------------------------------------+---------+---------+------------+----------+-----------------------------+---------------------------+-------------------------+
; N/A   ; Restricted to 304.04 MHz ( period = 3.289 ns ) ; TEMP[2] ; TEMP[3] ; CLK        ; CLK      ; None                        ; None                      ; 2.198 ns                ;
; N/A   ; Restricted to 304.04 MHz ( period = 3.289 ns ) ; TEMP[5] ; TEMP[4] ; CLK        ; CLK      ; None                        ; None                      ; 2.096 ns                ;
; N/A   ; Restricted to 304.04 MHz ( period = 3.289 ns ) ; TEMP[7] ; TEMP[6] ; CLK        ; CLK      ; None                        ; None                      ; 1.889 ns                ;
; N/A   ; Restricted to 304.04 MHz ( period = 3.289 ns ) ; TEMP[1] ; TEMP[2] ; CLK        ; CLK      ; None                        ; None                      ; 1.689 ns                ;
; N/A   ; Restricted to 304.04 MHz ( period = 3.289 ns ) ; TEMP[6] ; TEMP[7] ; CLK        ; CLK      ; None                        ; None                      ; 1.684 ns                ;
; N/A   ; Restricted to 304.04 MHz ( period = 3.289 ns ) ; TEMP[4] ; TEMP[5] ; CLK        ; CLK      ; None                        ; None                      ; 1.676 ns                ;
; N/A   ; Restricted to 304.04 MHz ( period = 3.289 ns ) ; TEMP[3] ; TEMP[4] ; CLK        ; CLK      ; None                        ; None                      ; 1.639 ns                ;
; N/A   ; Restricted to 304.04 MHz ( period = 3.289 ns ) ; TEMP[6] ; TEMP[5] ; CLK        ; CLK      ; None                        ; None                      ; 1.511 ns                ;
; N/A   ; Restricted to 304.04 MHz ( period = 3.289 ns ) ; TEMP[4] ; TEMP[3] ; CLK        ; CLK      ; None                        ; None                      ; 1.509 ns                ;
; N/A   ; Restricted to 304.04 MHz ( period = 3.289 ns ) ; TEMP[1] ; TEMP[0] ; CLK        ; CLK      ; None                        ; None                      ; 1.508 ns                ;
; N/A   ; Restricted to 304.04 MHz ( period = 3.289 ns ) ; TEMP[2] ; TEMP[1] ; CLK        ; CLK      ; None                        ; None                      ; 1.508 ns                ;
; N/A   ; Restricted to 304.04 MHz ( period = 3.289 ns ) ; TEMP[3] ; TEMP[2] ; CLK        ; CLK      ; None                        ; None                      ; 1.505 ns                ;
; N/A   ; Restricted to 304.04 MHz ( period = 3.289 ns ) ; TEMP[5] ; TEMP[6] ; CLK        ; CLK      ; None                        ; None                      ; 1.260 ns                ;
; N/A   ; Restricted to 304.04 MHz ( period = 3.289 ns ) ; TEMP[0] ; TEMP[1] ; CLK        ; CLK      ; None                        ; None                      ; 1.235 ns                ;
+-------+------------------------------------------------+---------+---------+------------+----------+-----------------------------+---------------------------+-------------------------+


+--------------------------------------------------------------------+
; tsu                                                                ;
+-------+--------------+------------+-----------+---------+----------+
; Slack ; Required tsu ; Actual tsu ; From      ; To      ; To Clock ;
+-------+--------------+------------+-----------+---------+----------+
; N/A   ; None         ; 3.536 ns   ; MODE[0]   ; TEMP[0] ; CLK      ;
; N/A   ; None         ; 3.536 ns   ; MODE[0]   ; TEMP[1] ; CLK      ;
; N/A   ; None         ; 3.536 ns   ; MODE[0]   ; TEMP[2] ; CLK      ;
; N/A   ; None         ; 3.536 ns   ; MODE[0]   ; TEMP[3] ; CLK      ;
; N/A   ; None         ; 3.536 ns   ; MODE[0]   ; TEMP[4] ; CLK      ;
; N/A   ; None         ; 3.536 ns   ; MODE[0]   ; TEMP[5] ; CLK      ;
; N/A   ; None         ; 3.536 ns   ; MODE[0]   ; TEMP[6] ; CLK      ;
; N/A   ; None         ; 3.536 ns   ; MODE[0]   ; TEMP[7] ; CLK      ;
; N/A   ; None         ; 3.360 ns   ; MODE[1]   ; TEMP[5] ; CLK      ;
; N/A   ; None         ; 3.357 ns   ; MODE[1]   ; TEMP[3] ; CLK      ;
; N/A   ; None         ; 3.282 ns   ; RESET     ; TEMP[0] ; CLK      ;
; N/A   ; None         ; 3.282 ns   ; RESET     ; TEMP[1] ; CLK      ;
; N/A   ; None         ; 3.282 ns   ; RESET     ; TEMP[2] ; CLK      ;
; N/A   ; None         ; 3.282 ns   ; RESET     ; TEMP[3] ; CLK      ;
; N/A   ; None         ; 3.282 ns   ; RESET     ; TEMP[4] ; CLK      ;
; N/A   ; None         ; 3.282 ns   ; RESET     ; TEMP[5] ; CLK      ;
; N/A   ; None         ; 3.282 ns   ; RESET     ; TEMP[6] ; CLK      ;
; N/A   ; None         ; 3.282 ns   ; RESET     ; TEMP[7] ; CLK      ;
; N/A   ; None         ; 3.164 ns   ; DATAIN[5] ; TEMP[5] ; CLK      ;
; N/A   ; None         ; 3.026 ns   ; MODE[1]   ; TEMP[0] ; CLK      ;
; N/A   ; None         ; 3.026 ns   ; MODE[1]   ; TEMP[1] ; CLK      ;
; N/A   ; None         ; 3.026 ns   ; MODE[1]   ; TEMP[2] ; CLK      ;
; N/A   ; None         ; 3.026 ns   ; MODE[1]   ; TEMP[4] ; CLK      ;
; N/A   ; None         ; 3.026 ns   ; MODE[1]   ; TEMP[6] ; CLK      ;
; N/A   ; None         ; 3.026 ns   ; MODE[1]   ; TEMP[7] ; CLK      ;
; N/A   ; None         ; 2.397 ns   ; DATAIN[6] ; TEMP[6] ; CLK      ;
; N/A   ; None         ; 2.337 ns   ; DATAIN[3] ; TEMP[3] ; CLK      ;
; N/A   ; None         ; 2.281 ns   ; DATAIN[0] ; TEMP[0] ; CLK      ;

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -