⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 watch.fit.rpt

📁 可以实现时间调节
💻 RPT
📖 第 1 页 / 共 3 页
字号:
+-----------------------------+----------------+


+---------------------------------------------+
; LAB External Interconnect                   ;
+----------------------------+----------------+
; LAB External Interconnects ; Number of LABs ;
+----------------------------+----------------+
; 0 - 1                      ; 29             ;
; 2 - 3                      ; 4              ;
; 4 - 5                      ; 8              ;
; 6 - 7                      ; 6              ;
; 8 - 9                      ; 10             ;
; 10 - 11                    ; 6              ;
; 12 - 13                    ; 3              ;
; 14 - 15                    ; 2              ;
; 16 - 17                    ; 2              ;
; 18 - 19                    ; 1              ;
; 20 - 21                    ; 1              ;
+----------------------------+----------------+


+-----------------------------------------------------------------------------------------+
; Row Interconnect                                                                        ;
+------------------------------------------------------------------------------------------
; Row   ; Interconnect Used  ; Left Half Interconnect Used ; Right Half Interconnect Used ;
+-------+--------------------+-----------------------------+------------------------------+
;  A    ;  35 / 96 ( 36 % )  ;  33 / 48 ( 68 % )           ;  27 / 48 ( 56 % )            ;
;  B    ;  3 / 96 ( 3 % )    ;  29 / 48 ( 60 % )           ;  18 / 48 ( 37 % )            ;
;  C    ;  31 / 96 ( 32 % )  ;  15 / 48 ( 31 % )           ;  19 / 48 ( 39 % )            ;
; Total ;  69 / 288 ( 23 % ) ;  77 / 144 ( 53 % )          ;  64 / 144 ( 44 % )           ;
+-------+--------------------+-----------------------------+------------------------------+


+---------------------------+
; LAB Column Interconnect   ;
+----------------------------
; Col.  ; Interconnect Used ;
+-------+-------------------+
; 1     ;  4 / 24 ( 16 % )  ;
; 2     ;  1 / 24 ( 4 % )   ;
; 3     ;  3 / 24 ( 12 % )  ;
; 4     ;  3 / 24 ( 12 % )  ;
; 5     ;  1 / 24 ( 4 % )   ;
; 6     ;  1 / 24 ( 4 % )   ;
; 7     ;  0 / 24 ( 0 % )   ;
; 8     ;  0 / 24 ( 0 % )   ;
; 9     ;  2 / 24 ( 8 % )   ;
; 10    ;  1 / 24 ( 4 % )   ;
; 11    ;  3 / 24 ( 12 % )  ;
; 12    ;  1 / 24 ( 4 % )   ;
; 13    ;  2 / 24 ( 8 % )   ;
; 14    ;  4 / 24 ( 16 % )  ;
; 15    ;  4 / 24 ( 16 % )  ;
; 16    ;  3 / 24 ( 12 % )  ;
; 17    ;  2 / 24 ( 8 % )   ;
; 18    ;  3 / 24 ( 12 % )  ;
; 19    ;  2 / 24 ( 8 % )   ;
; 20    ;  2 / 24 ( 8 % )   ;
; 21    ;  1 / 24 ( 4 % )   ;
; 22    ;  2 / 24 ( 8 % )   ;
; 23    ;  1 / 24 ( 4 % )   ;
; 24    ;  3 / 24 ( 12 % )  ;
; Total ;  49 / 576 ( 8 % ) ;
+-------+-------------------+


+---------------------------+
; LAB Column Interconnect   ;
+----------------------------
; Col.  ; Interconnect Used ;
+-------+-------------------+
; 1     ;  0 / 24 ( 0 % )   ;
; Total ;  0 / 24 ( 0 % )   ;
+-------+-------------------+


+---------------------------------------------------+
; Fitter Resource Usage Summary                     ;
+----------------------------------------------------
; Resource                     ; Usage              ;
+------------------------------+--------------------+
; Logic cells                  ; 284 / 576 ( 49 % ) ;
; Registers                    ; 76 / 576 ( 13 % )  ;
; Logic cells in carry chains  ; 89                 ;
; User inserted logic cells    ; 0                  ;
; I/O pins                     ; 24 / 59 ( 40 % )   ;
;     -- Clock pins            ; 0                  ;
;     -- Dedicated input pins  ; 0 / 4 ( 0 % )      ;
; Global signals               ; 5                  ;
; EABs                         ; 0 / 3 ( 0 % )      ;
; Total memory bits            ; 0 / 12,288 ( 0 % ) ;
; Total RAM block bits         ; 0 / 12,288 ( 0 % ) ;
; Maximum fan-out node         ; set_clk            ;
; Maximum fan-out              ; 41                 ;
; Total fan-out                ; 944                ;
; Average fan-out              ; 3.06               ;
+------------------------------+--------------------+


+-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Fitter Resource Utilization by Entity                                                                                                                                                                                                           ;
+--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------
; Compilation Hierarchy Node                ; Logic Cells ; Registers ; Memory Bits ; Pins ; LUT-Only LCs ; Register-Only LCs ; LUT/Register LCs ; Carry Chain LCs ; Full Hierarchy Name                                                          ;
+-------------------------------------------+-------------+-----------+-------------+------+--------------+-------------------+------------------+-----------------+------------------------------------------------------------------------------+
; |watch                                    ; 284 (10)    ; 76        ; 0           ; 24   ; 208 (10)     ; 12 (0)            ; 64 (0)           ; 89 (0)          ; |watch                                                                       ;
;    |act:u5|                               ; 72 (72)     ; 14        ; 0           ; 0    ; 58 (58)      ; 2 (2)             ; 12 (12)          ; 0 (0)           ; |watch|act:u5                                                                ;
;    |any_even:u1|                          ; 33 (9)      ; 25        ; 0           ; 0    ; 8 (8)        ; 1 (1)             ; 24 (0)           ; 24 (0)          ; |watch|any_even:u1                                                           ;
;       |lpm_counter:coutQ_rtl_0|           ; 24 (0)      ; 24        ; 0           ; 0    ; 0 (0)        ; 0 (0)             ; 24 (0)           ; 24 (0)          ; |watch|any_even:u1|lpm_counter:coutQ_rtl_0                                   ;
;          |alt_counter_f10ke:wysi_counter| ; 24 (24)     ; 24        ; 0           ; 0    ; 0 (0)        ; 0 (0)             ; 24 (24)          ; 24 (24)         ; |watch|any_even:u1|lpm_counter:coutQ_rtl_0|alt_counter_f10ke:wysi_counter    ;
;    |minute:u4|                            ; 71 (45)     ; 14        ; 0           ; 0    ; 57 (31)      ; 0 (0)             ; 14 (14)          ; 26 (0)          ; |watch|minute:u4                                                             ;
;       |lpm_add_sub:i_rtl_1|               ; 6 (0)       ; 0         ; 0           ; 0    ; 6 (0)        ; 0 (0)             ; 0 (0)            ; 6 (0)           ; |watch|minute:u4|lpm_add_sub:i_rtl_1                                         ;
;          |addcore:adder|                  ; 6 (1)       ; 0         ; 0           ; 0    ; 6 (1)        ; 0 (0)             ; 0 (0)            ; 6 (1)           ; |watch|minute:u4|lpm_add_sub:i_rtl_1|addcore:adder                           ;
;             |a_csnbuffer:result_node|     ; 5 (5)       ; 0         ; 0           ; 0    ; 5 (5)        ; 0 (0)             ; 0 (0)            ; 5 (5)           ; |watch|minute:u4|lpm_add_sub:i_rtl_1|addcore:adder|a_csnbuffer:result_node   ;
;       |lpm_add_sub:i_rtl_2|               ; 6 (0)       ; 0         ; 0           ; 0    ; 6 (0)        ; 0 (0)             ; 0 (0)            ; 6 (0)           ; |watch|minute:u4|lpm_add_sub:i_rtl_2                                         ;
;          |addcore:adder|                  ; 6 (1)       ; 0         ; 0           ; 0    ; 6 (1)        ; 0 (0)             ; 0 (0)            ; 6 (1)           ; |watch|minute:u4|lpm_add_sub:i_rtl_2|addcore:adder                           ;
;             |a_csnbuffer:result_node|     ; 5 (5)       ; 0         ; 0           ; 0    ; 5 (5)        ; 0 (0)             ; 0 (0)            ; 5 (5)           ; |watch|minute:u4|lpm_add_sub:i_rtl_2|addcore:adder|a_csnbuffer:result_node   ;
;       |lpm_add_sub:i_rtl_6|               ; 7 (0)       ; 0         ; 0           ; 0    ; 7 (0)        ; 0 (0)             ; 0 (0)            ; 7 (0)           ; |watch|minute:u4|lpm_add_sub:i_rtl_6                                         ;
;          |addcore:adder|                  ; 7 (1)       ; 0         ; 0           ; 0    ; 7 (1)        ; 0 (0)             ; 0 (0)            ; 7 (1)           ; |watch|minute:u4|lpm_add_sub:i_rtl_6|addcore:adder                           ;
;             |a_csnbuffer:result_node|     ; 6 (6)       ; 0         ; 0           ; 0    ; 6 (6)        ; 0 (0)             ; 0 (0)            ; 6 (6)           ; |watch|minute:u4|lpm_add_sub:i_rtl_6|addcore:adder|a_csnbuffer:result_node   ;
;       |lpm_add_sub:i_rtl_7|               ; 7 (0)       ; 0         ; 0           ; 0    ; 7 (0)        ; 0 (0)             ; 0 (0)            ; 7 (0)           ; |watch|minute:u4|lpm_add_sub:i_rtl_7                                         ;
;          |addcore:adder|                  ; 7 (1)       ; 0         ; 0           ; 0    ; 7 (1)        ; 0 (0)             ; 0 (0)            ; 7 (1)           ; |watch|minute:u4|lpm_add_sub:i_rtl_7|addcore:adder                           ;
;             |a_csnbuffer:result_node|     ; 6 (6)       ; 0         ; 0           ; 0    ; 6 (6)        ; 0 (0)             ; 0 (0)            ; 6 (6)           ; |watch|minute:u4|lpm_add_sub:i_rtl_7|addcore:adder|a_csnbuffer:result_node   ;
;    |msecond:u2|                           ; 30 (17)     ; 8         ; 0           ; 0    ; 22 (9)       ; 3 (3)             ; 5 (5)            ; 13 (0)          ; |watch|msecond:u2                                                            ;
;       |lpm_add_sub:i_rtl_10|              ; 7 (0)       ; 0         ; 0           ; 0    ; 7 (0)        ; 0 (0)             ; 0 (0)            ; 7 (0)           ; |watch|msecond:u2|lpm_add_sub:i_rtl_10                                       ;
;          |addcore:adder|                  ; 7 (1)       ; 0         ; 0           ; 0    ; 7 (1)        ; 0 (0)             ; 0 (0)            ; 7 (1)           ; |watch|msecond:u2|lpm_add_sub:i_rtl_10|addcore:adder                         ;
;             |a_csnbuffer:result_node|     ; 6 (6)       ; 0         ; 0           ; 0    ; 6 (6)        ; 0 (0)             ; 0 (0)            ; 6 (6)           ; |watch|msecond:u2|lpm_add_sub:i_rtl_10|addcore:adder|a_csnbuffer:result_node ;
;       |lpm_add_sub:i_rtl_5|               ; 6 (0)       ; 0         ; 0           ; 0    ; 6 (0)        ; 0 (0)             ; 0 (0)            ; 6 (0)           ; |watch|msecond:u2|lpm_add_sub:i_rtl_5                                        ;
;          |addcore:adder|                  ; 6 (1)       ; 0         ; 0           ; 0    ; 6 (1)        ; 0 (0)             ; 0 (0)            ; 6 (1)           ; |watch|msecond:u2|lpm_add_sub:i_rtl_5|addcore:adder                          ;
;             |a_csnbuffer:result_node|     ; 5 (5)       ; 0         ; 0           ; 0    ; 5 (5)        ; 0 (0)             ; 0 (0)            ; 5 (5)           ; |watch|msecond:u2|lpm_add_sub:i_rtl_5|addcore:adder|a_csnbuffer:result_node  ;
;    |second:u3|                            ; 68 (42)     ; 15        ; 0           ; 0    ; 53 (27)      ; 6 (6)             ; 9 (9)            ; 26 (0)          ; |watch|second:u3                                                             ;
;       |lpm_add_sub:i_rtl_3|               ; 6 (0)       ; 0         ; 0           ; 0    ; 6 (0)        ; 0 (0)             ; 0 (0)            ; 6 (0)           ; |watch|second:u3|lpm_add_sub:i_rtl_3                                         ;
;          |addcore:adder|                  ; 6 (1)       ; 0         ; 0           ; 0    ; 6 (1)        ; 0 (0)             ; 0 (0)            ; 6 (1)           ; |watch|second:u3|lpm_add_sub:i_rtl_3|addcore:adder                           ;
;             |a_csnbuffer:result_node|     ; 5 (5)       ; 0         ; 0           ; 0    ; 5 (5)        ; 0 (0)             ; 0 (0)            ; 5 (5)           ; |watch|second:u3|lpm_add_sub:i_rtl_3|addcore:adder|a_csnbuffer:result_node   ;
;       |lpm_add_sub:i_rtl_4|               ; 6 (0)       ; 0         ; 0           ; 0    ; 6 (0)        ; 0 (0)             ; 0 (0)            ; 6 (0)           ; |watch|second:u3|lpm_add_sub:i_rtl_4                                         ;
;          |addcore:adder|                  ; 6 (1)       ; 0         ; 0           ; 0    ; 6 (1)        ; 0 (0)             ; 0 (0)            ; 6 (1)           ; |watch|second:u3|lpm_add_sub:i_rtl_4|addcore:adder                           ;
;             |a_csnbuffer:result_node|     ; 5 (5)       ; 0         ; 0           ; 0    ; 5 (5)        ; 0 (0)             ; 0 (0)            ; 5 (5)           ; |watch|second:u3|lpm_add_sub:i_rtl_4|addcore:adder|a_csnbuffer:result_node   ;
;       |lpm_add_sub:i_rtl_8|               ; 7 (0)       ; 0         ; 0           ; 0    ; 7 (0)        ; 0 (0)             ; 0 (0)            ; 7 (0)           ; |watch|second:u3|lpm_add_sub:i_rtl_8                                         ;
;          |addcore:adder|                  ; 7 (1)       ; 0         ; 0           ; 0    ; 7 (1)        ; 0 (0)             ; 0 (0)            ; 7 (1)           ; |watch|second:u3|lpm_add_sub:i_rtl_8|addcore:adder                           ;
;             |a_csnbuffer:result_node|     ; 6 (6)       ; 0         ; 0           ; 0    ; 6 (6)        ; 0 (0)             ; 0 (0)            ; 6 (6)           ; |watch|second:u3|lpm_add_sub:i_rtl_8|addcore:adder|a_csnbuffer:result_node   ;
;       |lpm_add_sub:i_rtl_9|               ; 7 (0)       ; 0         ; 0           ; 0    ; 7 (0)        ; 0 (0)             ; 0 (0)            ; 7 (0)           ; |watch|second:u3|lpm_add_sub:i_rtl_9                                         ;
;          |addcore:adder|                  ; 7 (1)       ; 0         ; 0           ; 0    ; 7 (1)        ; 0 (0)             ; 0 (0)            ; 7 (1)           ; |watch|second:u3|lpm_add_sub:i_rtl_9|addcore:adder                           ;
;             |a_csnbuffer:result_node|     ; 6 (6)       ; 0         ; 0           ; 0    ; 6 (6)        ; 0 (0)             ; 0 (0)            ; 6 (6)           ; |watch|second:u3|lpm_add_sub:i_rtl_9|addcore:adder|a_csnbuffer:result_node   ;
+-------------------------------------------+-------------+-----------+-------------+------+--------------+-------------------+------------------+-----------------+------------------------------------------------------------------------------+


+------------------------------------+
; Delay Chain Summary                ;
+-------------------------------------
; Name      ; Pin Type ; Pad to Core ;
+-----------+----------+-------------+
; set_clk   ; Input    ; OFF         ;
; clk1      ; Input    ; OFF         ;
; set_hour  ; Input    ; OFF         ;
; en        ; Input    ; OFF         ;
; clr       ; Input    ; OFF         ;
; set_fun   ; Input    ; OFF         ;
; set_min   ; Input    ; OFF         ;
; set       ; Input    ; OFF         ;
; clk       ; Input    ; OFF         ;
; ss        ; Output   ; OFF         ;
; alarm     ; Output   ; OFF         ;
; selout[5] ; Output   ; OFF         ;
; selout[4] ; Output   ; OFF         ;
; selout[3] ; Output   ; OFF         ;
; selout[2] ; Output   ; OFF         ;
; selout[1] ; Output   ; OFF         ;
; selout[0] ; Output   ; OFF         ;
; led[6]    ; Output   ; OFF         ;
; led[5]    ; Output   ; OFF         ;
; led[4]    ; Output   ; OFF         ;
; led[3]    ; Output   ; OFF         ;
; led[2]    ; Output   ; OFF         ;
; led[1]    ; Output   ; OFF         ;
; led[0]    ; Output   ; OFF         ;
+-----------+----------+-------------+


+---------------+
; Pin-Out File  ;
+---------------+
The pin-out file can be found in E:/王明/shiyan10/watch.pin.


+------------------+
; Fitter Messages  ;
+------------------+
Info: *******************************************************************
Info: Running Quartus II Fitter
    Info: Version 4.0 Build 190 1/28/2004 SJ Full Version
    Info: Processing started: Wed Dec 03 14:40:06 2008
Info: Command: quartus_fit --import_settings_files=off --export_settings_files=off watch -c watch
Info: Selected device EPF10K10LC84-4 for design watch
Info: Timing requirements not specified -- optimizing all clocks equally to maximize operation frequency
Info: Inserted 0 logic cells in first fitting attempt
Info: Started fitting attempt 1 on Wed Dec 03 2008 at 14:40:09
Info: Fitter placement preparation operations beginning
Info: Fitter placement preparation operations ending: elapsed time = 0 seconds
Info: Fitter placement operations beginning
Info: Fitter placement operations ending: elapsed time = 3 seconds
Info: Fitter routing operations beginning
Info: Fitter routing operations ending: elapsed time = 0 seconds
Info: Quartus II Fitter was successful. 0 errors, 0 warnings
    Info: Processing ended: Wed Dec 03 14:40:15 2008
    Info: Elapsed time: 00:00:09


⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -