📄 digital_clk.fit.rpt
字号:
; 0 ; 39 ;
; 1 ; 1 ;
; 2 ; 3 ;
; 3 ; 3 ;
; 4 ; 4 ;
; 5 ; 5 ;
; 6 ; 3 ;
; 7 ; 6 ;
; 8 ; 8 ;
+-----------------------------+----------------+
+---------------------------------------------+
; LAB External Interconnect ;
+----------------------------+----------------+
; LAB External Interconnects ; Number of LABs ;
+----------------------------+----------------+
; 0 - 1 ; 34 ;
; 2 - 3 ; 9 ;
; 4 - 5 ; 4 ;
; 6 - 7 ; 3 ;
; 8 - 9 ; 2 ;
; 10 - 11 ; 6 ;
; 12 - 13 ; 6 ;
; 14 - 15 ; 5 ;
; 16 - 17 ; 2 ;
; 18 - 19 ; 1 ;
+----------------------------+----------------+
+-----------------------------------------------------------------------------------------+
; Row Interconnect ;
+------------------------------------------------------------------------------------------
; Row ; Interconnect Used ; Left Half Interconnect Used ; Right Half Interconnect Used ;
+-------+--------------------+-----------------------------+------------------------------+
; A ; 55 / 96 ( 57 % ) ; 23 / 48 ( 47 % ) ; 35 / 48 ( 72 % ) ;
; B ; 21 / 96 ( 21 % ) ; 27 / 48 ( 56 % ) ; 3 / 48 ( 6 % ) ;
; C ; 3 / 96 ( 3 % ) ; 13 / 48 ( 27 % ) ; 0 / 48 ( 0 % ) ;
; Total ; 79 / 288 ( 27 % ) ; 63 / 144 ( 43 % ) ; 38 / 144 ( 26 % ) ;
+-------+--------------------+-----------------------------+------------------------------+
+---------------------------+
; LAB Column Interconnect ;
+----------------------------
; Col. ; Interconnect Used ;
+-------+-------------------+
; 1 ; 3 / 24 ( 12 % ) ;
; 2 ; 3 / 24 ( 12 % ) ;
; 3 ; 2 / 24 ( 8 % ) ;
; 4 ; 2 / 24 ( 8 % ) ;
; 5 ; 4 / 24 ( 16 % ) ;
; 6 ; 1 / 24 ( 4 % ) ;
; 7 ; 4 / 24 ( 16 % ) ;
; 8 ; 3 / 24 ( 12 % ) ;
; 9 ; 4 / 24 ( 16 % ) ;
; 10 ; 2 / 24 ( 8 % ) ;
; 11 ; 1 / 24 ( 4 % ) ;
; 12 ; 1 / 24 ( 4 % ) ;
; 13 ; 1 / 24 ( 4 % ) ;
; 14 ; 1 / 24 ( 4 % ) ;
; 15 ; 1 / 24 ( 4 % ) ;
; 16 ; 1 / 24 ( 4 % ) ;
; 17 ; 0 / 24 ( 0 % ) ;
; 18 ; 0 / 24 ( 0 % ) ;
; 19 ; 2 / 24 ( 8 % ) ;
; 20 ; 1 / 24 ( 4 % ) ;
; 21 ; 0 / 24 ( 0 % ) ;
; 22 ; 1 / 24 ( 4 % ) ;
; 23 ; 1 / 24 ( 4 % ) ;
; 24 ; 2 / 24 ( 8 % ) ;
; Total ; 41 / 576 ( 7 % ) ;
+-------+-------------------+
+---------------------------+
; LAB Column Interconnect ;
+----------------------------
; Col. ; Interconnect Used ;
+-------+-------------------+
; 1 ; 0 / 24 ( 0 % ) ;
; Total ; 0 / 24 ( 0 % ) ;
+-------+-------------------+
+---------------------------------------------------+
; Fitter Resource Usage Summary ;
+----------------------------------------------------
; Resource ; Usage ;
+------------------------------+--------------------+
; Logic cells ; 271 / 576 ( 47 % ) ;
; Registers ; 87 / 576 ( 15 % ) ;
; Logic cells in carry chains ; 53 ;
; User inserted logic cells ; 0 ;
; I/O pins ; 22 / 59 ( 37 % ) ;
; -- Clock pins ; 0 ;
; -- Dedicated input pins ; 0 / 4 ( 0 % ) ;
; Global signals ; 3 ;
; EABs ; 0 / 3 ( 0 % ) ;
; Total memory bits ; 0 / 12,288 ( 0 % ) ;
; Total RAM block bits ; 0 / 12,288 ( 0 % ) ;
; Maximum fan-out node ; clk1hz ;
; Maximum fan-out ; 48 ;
; Total fan-out ; 1010 ;
; Average fan-out ; 3.45 ;
+------------------------------+--------------------+
+---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Fitter Resource Utilization by Entity ;
+----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------
; Compilation Hierarchy Node ; Logic Cells ; Registers ; Memory Bits ; Pins ; LUT-Only LCs ; Register-Only LCs ; LUT/Register LCs ; Carry Chain LCs ; Full Hierarchy Name ;
+---------------------------------------------+-------------+-----------+-------------+------+--------------+-------------------+------------------+-----------------+------------------------------------------------------------------------------------------------------------------------------------+
; |digital_clk ; 271 (207) ; 87 ; 0 ; 22 ; 184 (162) ; 8 (8) ; 79 (37) ; 53 (2) ; |digital_clk ;
; |lpm_add_sub:i_rtl_6| ; 4 (0) ; 0 ; 0 ; 0 ; 4 (0) ; 0 (0) ; 0 (0) ; 4 (0) ; |digital_clk|lpm_add_sub:i_rtl_6 ;
; |addcore:adder| ; 4 (1) ; 0 ; 0 ; 0 ; 4 (1) ; 0 (0) ; 0 (0) ; 4 (1) ; |digital_clk|lpm_add_sub:i_rtl_6|addcore:adder ;
; |a_csnbuffer:result_node| ; 3 (3) ; 0 ; 0 ; 0 ; 3 (3) ; 0 (0) ; 0 (0) ; 3 (3) ; |digital_clk|lpm_add_sub:i_rtl_6|addcore:adder|a_csnbuffer:result_node ;
; |lpm_add_sub:i_rtl_7| ; 5 (0) ; 0 ; 0 ; 0 ; 5 (0) ; 0 (0) ; 0 (0) ; 5 (0) ; |digital_clk|lpm_add_sub:i_rtl_7 ;
; |addcore:adder| ; 5 (1) ; 0 ; 0 ; 0 ; 5 (1) ; 0 (0) ; 0 (0) ; 5 (1) ; |digital_clk|lpm_add_sub:i_rtl_7|addcore:adder ;
; |a_csnbuffer:result_node| ; 4 (4) ; 0 ; 0 ; 0 ; 4 (4) ; 0 (0) ; 0 (0) ; 4 (4) ; |digital_clk|lpm_add_sub:i_rtl_7|addcore:adder|a_csnbuffer:result_node ;
; |lpm_counter:count_rtl_4| ; 8 (0) ; 8 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 8 (0) ; 8 (0) ; |digital_clk|lpm_counter:count_rtl_4 ;
; |alt_counter_f10ke:wysi_counter| ; 8 (8) ; 8 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 8 (8) ; 8 (8) ; |digital_clk|lpm_counter:count_rtl_4|alt_counter_f10ke:wysi_counter ;
; |lpm_counter:hhtemp_rtl_0| ; 7 (0) ; 5 ; 0 ; 0 ; 2 (0) ; 0 (0) ; 5 (0) ; 5 (0) ; |digital_clk|lpm_counter:hhtemp_rtl_0 ;
; |alt_counter_f10ke:wysi_counter| ; 7 (7) ; 5 ; 0 ; 0 ; 2 (2) ; 0 (0) ; 5 (5) ; 5 (5) ; |digital_clk|lpm_counter:hhtemp_rtl_0|alt_counter_f10ke:wysi_counter ;
; |lpm_counter:i109_rtl_1| ; 9 (0) ; 9 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 9 (0) ; 9 (0) ; |digital_clk|lpm_counter:i109_rtl_1 ;
; |alt_counter_f10ke:wysi_counter| ; 9 (9) ; 9 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 9 (9) ; 9 (9) ; |digital_clk|lpm_counter:i109_rtl_1|alt_counter_f10ke:wysi_counter ;
; |lpm_counter:i75_rtl_2| ; 14 (0) ; 14 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 14 (0) ; 14 (0) ; |digital_clk|lpm_counter:i75_rtl_2 ;
; |alt_counter_f10ke:wysi_counter| ; 14 (14) ; 14 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 14 (14) ; 14 (14) ; |digital_clk|lpm_counter:i75_rtl_2|alt_counter_f10ke:wysi_counter ;
; |lpm_counter:mmtemp_rtl_3| ; 8 (0) ; 6 ; 0 ; 0 ; 2 (0) ; 0 (0) ; 6 (0) ; 6 (0) ; |digital_clk|lpm_counter:mmtemp_rtl_3 ;
; |alt_counter_f10ke:wysi_counter| ; 8 (8) ; 6 ; 0 ; 0 ; 2 (2) ; 0 (0) ; 6 (6) ; 6 (6) ; |digital_clk|lpm_counter:mmtemp_rtl_3|alt_counter_f10ke:wysi_counter ;
; |lpm_divide:i_rtl_5| ; 9 (0) ; 0 ; 0 ; 0 ; 9 (0) ; 0 (0) ; 0 (0) ; 0 (0) ; |digital_clk|lpm_divide:i_rtl_5 ;
; |sign_div_unsign:divider| ; 9 (0) ; 0 ; 0 ; 0 ; 9 (0) ; 0 (0) ; 0 (0) ; 0 (0) ; |digital_clk|lpm_divide:i_rtl_5|sign_div_unsign:divider ;
; |alt_u_div:divider| ; 9 (2) ; 0 ; 0 ; 0 ; 9 (2) ; 0 (0) ; 0 (0) ; 0 (0) ; |digital_clk|lpm_divide:i_rtl_5|sign_div_unsign:divider|alt_u_div:divider ;
; |lpm_add_sub:$00009| ; 2 (0) ; 0 ; 0 ; 0 ; 2 (0) ; 0 (0) ; 0 (0) ; 0 (0) ; |digital_clk|lpm_divide:i_rtl_5|sign_div_unsign:divider|alt_u_div:divider|lpm_add_sub:$00009 ;
; |addcore:adder| ; 2 (0) ; 0 ; 0 ; 0 ; 2 (0) ; 0 (0) ; 0 (0) ; 0 (0) ; |digital_clk|lpm_divide:i_rtl_5|sign_div_unsign:divider|alt_u_div:divider|lpm_add_sub:$00009|addcore:adder ;
; |a_csnbuffer:result_node| ; 2 (2) ; 0 ; 0 ; 0 ; 2 (2) ; 0 (0) ; 0 (0) ; 0 (0) ; |digital_clk|lpm_divide:i_rtl_5|sign_div_unsign:divider|alt_u_div:divider|lpm_add_sub:$00009|addcore:adder|a_csnbuffer:result_node ;
; |lpm_add_sub:$00011| ; 5 (0) ; 0 ; 0 ; 0 ; 5 (0) ; 0 (0) ; 0 (0) ; 0 (0) ; |digital_clk|lpm_divide:i_rtl_5|sign_div_unsign:divider|alt_u_div:divider|lpm_add_sub:$00011 ;
; |addcore:adder| ; 5 (0) ; 0 ; 0 ; 0 ; 5 (0) ; 0 (0) ; 0 (0) ; 0 (0) ; |digital_clk|lpm_divide:i_rtl_5|sign_div_unsign:divider|alt_u_div:divider|lpm_add_sub:$00011|addcore:adder ;
; |a_csnbuffer:result_node| ; 5 (5) ; 0 ; 0 ; 0 ; 5 (5) ; 0 (0) ; 0 (0) ; 0 (0) ; |digital_clk|lpm_divide:i_rtl_5|sign_div_unsign:divider|alt_u_div:divider|lpm_add_sub:$00011|addcore:adder|a_csnbuffer:result_node ;
+---------------------------------------------+-------------+-----------+-------------+------+--------------+-------------------+------------------+-----------------+------------------------------------------------------------------------------------------------------------------------------------+
+----------------------------------+
; Delay Chain Summary ;
+-----------------------------------
; Name ; Pin Type ; Pad to Core ;
+---------+----------+-------------+
; set12 ; Input ; OFF ;
; clken ; Input ; OFF ;
; clr ; Input ; OFF ;
; clk ; Input ; OFF ;
; inc ; Input ; OFF ;
; mode ; Input ; OFF ;
; en ; Input ; OFF ;
; clk_out ; Output ; OFF ;
; seg7[7] ; Output ; OFF ;
; seg7[6] ; Output ; OFF ;
; seg7[5] ; Output ; OFF ;
; seg7[4] ; Output ; OFF ;
; seg7[3] ; Output ; OFF ;
; seg7[2] ; Output ; OFF ;
; seg7[1] ; Output ; OFF ;
; seg7[0] ; Output ; OFF ;
; scan[5] ; Output ; OFF ;
; scan[4] ; Output ; OFF ;
; scan[3] ; Output ; OFF ;
; scan[2] ; Output ; OFF ;
; scan[1] ; Output ; OFF ;
; scan[0] ; Output ; OFF ;
+---------+----------+-------------+
+---------------+
; Pin-Out File ;
+---------------+
The pin-out file can be found in I:/Myprg/digital_clk/digital_clk.pin.
+------------------+
; Fitter Messages ;
+------------------+
Info: *******************************************************************
Info: Running Quartus II Fitter
Info: Version 4.0 Build 190 1/28/2004 SJ Full Version
Info: Processing started: Tue Dec 02 14:33:05 2008
Info: Command: quartus_fit --import_settings_files=off --export_settings_files=off digital_clk -c digital_clk
Info: Selected device EPF10K10LC84-3 for design digital_clk
Info: Timing requirements not specified -- optimizing all clocks equally to maximize operation frequency
Info: Inserted 0 logic cells in first fitting attempt
Info: Started fitting attempt 1 on Tue Dec 02 2008 at 14:33:06
Info: Fitter placement preparation operations beginning
Info: Fitter placement preparation operations ending: elapsed time = 0 seconds
Info: Fitter placement operations beginning
Info: Fitter placement operations ending: elapsed time = 2 seconds
Info: Fitter routing operations beginning
Info: Fitter routing operations ending: elapsed time = 0 seconds
Info: Quartus II Fitter was successful. 0 errors, 0 warnings
Info: Processing ended: Tue Dec 02 14:33:10 2008
Info: Elapsed time: 00:00:05
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -