📄 square_root_adder.sim.rpt
字号:
The following table displays output ports that toggle between 1 and 0 during simulation.
+----------------------------------------------------------------------------------------------------------------------------------------------------------+
; Complete 1/0-Value Coverage ;
+-------------------------------------------------------------------+-------------------------------------------------------------------+------------------+
; Node Name ; Output Port Name ; Output Port Type ;
+-------------------------------------------------------------------+-------------------------------------------------------------------+------------------+
; |square_root_adder|sum~5150 ; |square_root_adder|sum~5150 ; combout ;
; |square_root_adder|square_root_unit:l0|fulladd:\G1:1:l1|sumbit~3 ; |square_root_adder|square_root_unit:l0|fulladd:\G1:1:l1|sumbit~3 ; combout ;
; |square_root_adder|sum~5151 ; |square_root_adder|sum~5151 ; combout ;
; |square_root_adder|c[1]~1528 ; |square_root_adder|c[1]~1528 ; combout ;
; |square_root_adder|c[1]~1529 ; |square_root_adder|c[1]~1529 ; combout ;
; |square_root_adder|sum~5152 ; |square_root_adder|sum~5152 ; combout ;
; |square_root_adder|square_root_unit:l1|fulladd:\G1:1:l1|sumbit~3 ; |square_root_adder|square_root_unit:l1|fulladd:\G1:1:l1|sumbit~3 ; combout ;
; |square_root_adder|sum~5153 ; |square_root_adder|sum~5153 ; combout ;
; |square_root_adder|square_root_unit:l1|fulladd:\G1:1:l2|cout~7 ; |square_root_adder|square_root_unit:l1|fulladd:\G1:1:l2|cout~7 ; combout ;
; |square_root_adder|square_root_unit:l1|fulladd:\G1:2:l1|sumbit~3 ; |square_root_adder|square_root_unit:l1|fulladd:\G1:2:l1|sumbit~3 ; combout ;
; |square_root_adder|sum~5154 ; |square_root_adder|sum~5154 ; combout ;
; |square_root_adder|sum~5155 ; |square_root_adder|sum~5155 ; combout ;
; |square_root_adder|sum~5156 ; |square_root_adder|sum~5156 ; combout ;
; |square_root_adder|sum~5157 ; |square_root_adder|sum~5157 ; combout ;
; |square_root_adder|c[2]~1530 ; |square_root_adder|c[2]~1530 ; combout ;
; |square_root_adder|c[2]~1531 ; |square_root_adder|c[2]~1531 ; combout ;
; |square_root_adder|c[2]~1532 ; |square_root_adder|c[2]~1532 ; combout ;
; |square_root_adder|sum~5158 ; |square_root_adder|sum~5158 ; combout ;
; |square_root_adder|square_root_unit:l2|fulladd:\G1:1:l1|sumbit~3 ; |square_root_adder|square_root_unit:l2|fulladd:\G1:1:l1|sumbit~3 ; combout ;
; |square_root_adder|sum~5159 ; |square_root_adder|sum~5159 ; combout ;
; |square_root_adder|square_root_unit:l2|fulladd:\G1:1:l2|cout~7 ; |square_root_adder|square_root_unit:l2|fulladd:\G1:1:l2|cout~7 ; combout ;
; |square_root_adder|square_root_unit:l2|fulladd:\G1:2:l1|sumbit~3 ; |square_root_adder|square_root_unit:l2|fulladd:\G1:2:l1|sumbit~3 ; combout ;
; |square_root_adder|sum~5160 ; |square_root_adder|sum~5160 ; combout ;
; |square_root_adder|square_root_unit:l2|fulladd:\G1:2:l2|cout~77 ; |square_root_adder|square_root_unit:l2|fulladd:\G1:2:l2|cout~77 ; combout ;
; |square_root_adder|square_root_unit:l2|fulladd:\G1:3:l1|sumbit~53 ; |square_root_adder|square_root_unit:l2|fulladd:\G1:3:l1|sumbit~53 ; combout ;
; |square_root_adder|sum~5161 ; |square_root_adder|sum~5161 ; combout ;
; |square_root_adder|square_root_unit:l2|fulladd:\G1:3:l2|cout~137 ; |square_root_adder|square_root_unit:l2|fulladd:\G1:3:l2|cout~137 ; combout ;
; |square_root_adder|square_root_unit:l2|fulladd:\G1:4:l1|sumbit~3 ; |square_root_adder|square_root_unit:l2|fulladd:\G1:4:l1|sumbit~3 ; combout ;
; |square_root_adder|sum~5162 ; |square_root_adder|sum~5162 ; combout ;
; |square_root_adder|square_root_unit:l2|fulladd:\G1:4:l2|cout~185 ; |square_root_adder|square_root_unit:l2|fulladd:\G1:4:l2|cout~185 ; combout ;
; |square_root_adder|square_root_unit:l2|fulladd:\G1:5:l1|sumbit~3 ; |square_root_adder|square_root_unit:l2|fulladd:\G1:5:l1|sumbit~3 ; combout ;
; |square_root_adder|sum~5163 ; |square_root_adder|sum~5163 ; combout ;
; |square_root_adder|square_root_unit:l2|fulladd:\G1:5:l2|cout~77 ; |square_root_adder|square_root_unit:l2|fulladd:\G1:5:l2|cout~77 ; combout ;
; |square_root_adder|square_root_unit:l2|fulladd:\G1:6:l1|sumbit~3 ; |square_root_adder|square_root_unit:l2|fulladd:\G1:6:l1|sumbit~3 ; combout ;
; |square_root_adder|sum~5164 ; |square_root_adder|sum~5164 ; combout ;
; |square_root_adder|sum~5165 ; |square_root_adder|sum~5165 ; combout ;
; |square_root_adder|sum~5166 ; |square_root_adder|sum~5166 ; combout ;
; |square_root_adder|sum~5167 ; |square_root_adder|sum~5167 ; combout ;
; |square_root_adder|c[3]~1533 ; |square_root_adder|c[3]~1533 ; combout ;
; |square_root_adder|c[3]~1534 ; |square_root_adder|c[3]~1534 ; combout ;
; |square_root_adder|c[3]~1535 ; |square_root_adder|c[3]~1535 ; combout ;
; |square_root_adder|c[3]~1537 ; |square_root_adder|c[3]~1537 ; combout ;
; |square_root_adder|c[3]~1538 ; |square_root_adder|c[3]~1538 ; combout ;
; |square_root_adder|c[3]~1539 ; |square_root_adder|c[3]~1539 ; combout ;
; |square_root_adder|sum~5168 ; |square_root_adder|sum~5168 ; combout ;
; |square_root_adder|square_root_unit:l3|fulladd:\G1:1:l1|sumbit~3 ; |square_root_adder|square_root_unit:l3|fulladd:\G1:1:l1|sumbit~3 ; combout ;
; |square_root_adder|sum~5169 ; |square_root_adder|sum~5169 ; combout ;
; |square_root_adder|square_root_unit:l3|fulladd:\G1:1:l2|cout~7 ; |square_root_adder|square_root_unit:l3|fulladd:\G1:1:l2|cout~7 ; combout ;
; |square_root_adder|square_root_unit:l3|fulladd:\G1:2:l1|sumbit~3 ; |square_root_adder|square_root_unit:l3|fulladd:\G1:2:l1|sumbit~3 ; combout ;
; |square_root_adder|sum~5170 ; |square_root_adder|sum~5170 ; combout ;
; |square_root_adder|square_root_unit:l3|fulladd:\G1:2:l2|cout~77 ; |square_root_adder|square_root_unit:l3|fulladd:\G1:2:l2|cout~77 ; combout ;
; |square_root_adder|square_root_unit:l3|fulladd:\G1:3:l1|sumbit~53 ; |square_root_adder|square_root_unit:l3|fulladd:\G1:3:l1|sumbit~53 ; combout ;
; |square_root_adder|sum~5171 ; |square_root_adder|sum~5171 ; combout ;
; |square_root_adder|square_root_unit:l3|fulladd:\G1:3:l2|cout~161 ; |square_root_adder|square_root_unit:l3|fulladd:\G1:3:l2|cout~161 ; combout ;
; |square_root_adder|square_root_unit:l3|fulladd:\G1:4:l1|sumbit~3 ; |square_root_adder|square_root_unit:l3|fulladd:\G1:4:l1|sumbit~3 ; combout ;
; |square_root_adder|sum~5172 ; |square_root_adder|sum~5172 ; combout ;
; |square_root_adder|square_root_unit:l3|fulladd:\G1:4:l2|cout~185 ; |square_root_adder|square_root_unit:l3|fulladd:\G1:4:l2|cout~185 ; combout ;
; |square_root_adder|square_root_unit:l3|fulladd:\G1:5:l1|sumbit~3 ; |square_root_adder|square_root_unit:l3|fulladd:\G1:5:l1|sumbit~3 ; combout ;
; |square_root_adder|sum~5173 ; |square_root_adder|sum~5173 ; combout ;
; |square_root_adder|square_root_unit:l3|fulladd:\G1:5:l2|cout~77 ; |square_root_adder|square_root_unit:l3|fulladd:\G1:5:l2|cout~77 ; combout ;
; |square_root_adder|square_root_unit:l3|fulladd:\G1:6:l1|sumbit~3 ; |square_root_adder|square_root_unit:l3|fulladd:\G1:6:l1|sumbit~3 ; combout ;
; |square_root_adder|sum~5174 ; |square_root_adder|sum~5174 ; combout ;
; |square_root_adder|square_root_unit:l3|fulladd:\G1:6:l2|cout~77 ; |square_root_adder|square_root_unit:l3|fulladd:\G1:6:l2|cout~77 ; combout ;
; |square_root_adder|square_root_unit:l3|fulladd:\G1:7:l1|sumbit~3 ; |square_root_adder|square_root_unit:l3|fulladd:\G1:7:l1|sumbit~3 ; combout ;
; |square_root_adder|sum~5175 ; |square_root_adder|sum~5175 ; combout ;
; |square_root_adder|square_root_unit:l3|fulladd:\G1:7:l2|cout~77 ; |square_root_adder|square_root_unit:l3|fulladd:\G1:7:l2|cout~77 ; combout ;
; |square_root_adder|square_root_unit:l3|fulladd:\G1:8:l1|sumbit~3 ; |square_root_adder|square_root_unit:l3|fulladd:\G1:8:l1|sumbit~3 ; combout ;
; |square_root_adder|sum~5176 ; |square_root_adder|sum~5176 ; combout ;
; |square_root_adder|square_root_unit:l3|fulladd:\G1:8:l2|cout~77 ; |square_root_adder|square_root_unit:l3|fulladd:\G1:8:l2|cout~77 ; combout ;
; |square_root_adder|square_root_unit:l3|fulladd:\G1:9:l1|sumbit~3 ; |square_root_adder|square_root_unit:l3|fulladd:\G1:9:l1|sumbit~3 ; combout ;
; |square_root_adder|sum~5177 ; |square_root_adder|sum~5177 ; combout ;
; |square_root_adder|square_root_unit:l3|fulladd:\G1:9:l2|cout~77 ; |square_root_adder|square_root_unit:l3|fulladd:\G1:9:l2|cout~77 ; combout ;
; |square_root_adder|square_root_unit:l3|fulladd:\G1:10:l1|sumbit~3 ; |square_root_adder|square_root_unit:l3|fulladd:\G1:10:l1|sumbit~3 ; combout ;
; |square_root_adder|sum~5178 ; |square_root_adder|sum~5178 ; combout ;
; |square_root_adder|square_root_unit:l3|fulladd:\G1:10:l2|cout~77 ; |square_root_adder|square_root_unit:l3|fulladd:\G1:10:l2|cout~77 ; combout ;
; |square_root_adder|square_root_unit:l3|fulladd:\G1:11:l1|sumbit~3 ; |square_root_adder|square_root_unit:l3|fulladd:\G1:11:l1|sumbit~3 ; combout ;
; |square_root_adder|sum~5179 ; |square_root_adder|sum~5179 ; combout ;
; |square_root_adder|square_root_unit:l3|fulladd:\G1:11:l2|cout~77 ; |square_root_adder|square_root_unit:l3|fulladd:\G1:11:l2|cout~77 ; combout ;
; |square_root_adder|square_root_unit:l3|fulladd:\G1:12:l1|sumbit~3 ; |square_root_adder|square_root_unit:l3|fulladd:\G1:12:l1|sumbit~3 ; combout ;
; |square_root_adder|sum~5180 ; |square_root_adder|sum~5180 ; combout ;
; |square_root_adder|sum~5181 ; |square_root_adder|sum~5181 ; combout ;
; |square_root_adder|sum~5182 ; |square_root_adder|sum~5182 ; combout ;
; |square_root_adder|sum~5183 ; |square_root_adder|sum~5183 ; combout ;
; |square_root_adder|square_root_unit:l3|fulladd:\G1:12:l2|cout~78 ; |square_root_adder|square_root_unit:l3|fulladd:\G1:12:l2|cout~78 ; combout ;
; |square_root_adder|square_root_unit:l3|fulladd:\G1:7:l2|cout~79 ; |square_root_adder|square_root_unit:l3|fulladd:\G1:7:l2|cout~79 ; combout ;
; |square_root_adder|c~1540 ; |square_root_adder|c~1540 ; combout ;
; |square_root_adder|c~1541 ; |square_root_adder|c~1541 ; combout ;
; |square_root_adder|c~1542 ; |square_root_adder|c~1542 ; combout ;
; |square_root_adder|c~1544 ; |square_root_adder|c~1544 ; combout ;
; |square_root_adder|c~1545 ; |square_root_adder|c~1545 ; combout ;
; |square_root_adder|c~1546 ; |square_root_adder|c~1546 ; combout ;
; |square_root_adder|c~1547 ; |square_root_adder|c~1547 ; combout ;
; |square_root_adder|c~1548 ; |square_root_adder|c~1548 ; combout ;
; |square_root_adder|c~1549 ; |square_root_adder|c~1549 ; combout ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -