⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 ibelieve.tan.rpt

📁 <I believe> song _verilog code for any device.
💻 RPT
📖 第 1 页 / 共 5 页
字号:
; Clock Settings Summary                                                                                                                                                             ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
; Clock Node Name ; Clock Setting Name ; Type     ; Fmax Requirement ; Early Latency ; Late Latency ; Based on ; Multiply Base Fmax by ; Divide Base Fmax by ; Offset ; Phase offset ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
; sys_clk         ;                    ; User Pin ; None             ; 0.000 ns      ; 0.000 ns     ; --       ; N/A                   ; N/A                 ; N/A    ;              ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+


+---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Setup: 'sys_clk'                                                                                                                                                                                                                ;
+-----------------------------------------+-----------------------------------------------------+-------------+-------------+------------+----------+-----------------------------+---------------------------+-------------------------+
; Slack                                   ; Actual fmax (period)                                ; From        ; To          ; From Clock ; To Clock ; Required Setup Relationship ; Required Longest P2P Time ; Actual Longest P2P Time ;
+-----------------------------------------+-----------------------------------------------------+-------------+-------------+------------+----------+-----------------------------+---------------------------+-------------------------+
; N/A                                     ; 171.61 MHz ( period = 5.827 ns )                    ; low[0]      ; origin[1]   ; sys_clk    ; sys_clk  ; None                        ; None                      ; 5.587 ns                ;
; N/A                                     ; 174.31 MHz ( period = 5.737 ns )                    ; low[2]      ; origin[1]   ; sys_clk    ; sys_clk  ; None                        ; None                      ; 5.497 ns                ;
; N/A                                     ; 174.73 MHz ( period = 5.723 ns )                    ; counter[6]  ; med[0]      ; sys_clk    ; sys_clk  ; None                        ; None                      ; 5.462 ns                ;
; N/A                                     ; 180.12 MHz ( period = 5.552 ns )                    ; med[0]      ; origin[1]   ; sys_clk    ; sys_clk  ; None                        ; None                      ; 5.312 ns                ;
; N/A                                     ; 181.26 MHz ( period = 5.517 ns )                    ; med[2]      ; origin[1]   ; sys_clk    ; sys_clk  ; None                        ; None                      ; 5.277 ns                ;
; N/A                                     ; 186.19 MHz ( period = 5.371 ns )                    ; divider[3]  ; divider[0]  ; sys_clk    ; sys_clk  ; None                        ; None                      ; 5.110 ns                ;
; N/A                                     ; 186.19 MHz ( period = 5.371 ns )                    ; divider[3]  ; divider[1]  ; sys_clk    ; sys_clk  ; None                        ; None                      ; 5.110 ns                ;
; N/A                                     ; 186.19 MHz ( period = 5.371 ns )                    ; divider[3]  ; divider[2]  ; sys_clk    ; sys_clk  ; None                        ; None                      ; 5.110 ns                ;
; N/A                                     ; 186.19 MHz ( period = 5.371 ns )                    ; divider[3]  ; divider[3]  ; sys_clk    ; sys_clk  ; None                        ; None                      ; 5.110 ns                ;
; N/A                                     ; 186.19 MHz ( period = 5.371 ns )                    ; divider[3]  ; divider[4]  ; sys_clk    ; sys_clk  ; None                        ; None                      ; 5.110 ns                ;
; N/A                                     ; 186.19 MHz ( period = 5.371 ns )                    ; divider[3]  ; divider[5]  ; sys_clk    ; sys_clk  ; None                        ; None                      ; 5.110 ns                ;
; N/A                                     ; 186.19 MHz ( period = 5.371 ns )                    ; divider[3]  ; divider[6]  ; sys_clk    ; sys_clk  ; None                        ; None                      ; 5.110 ns                ;
; N/A                                     ; 189.00 MHz ( period = 5.291 ns )                    ; counter[6]  ; med[2]      ; sys_clk    ; sys_clk  ; None                        ; None                      ; 5.030 ns                ;
; N/A                                     ; 190.04 MHz ( period = 5.262 ns )                    ; low[0]      ; origin[13]  ; sys_clk    ; sys_clk  ; None                        ; None                      ; 5.022 ns                ;
; N/A                                     ; 190.08 MHz ( period = 5.261 ns )                    ; low[0]      ; origin[2]   ; sys_clk    ; sys_clk  ; None                        ; None                      ; 5.021 ns                ;
; N/A                                     ; 190.40 MHz ( period = 5.252 ns )                    ; med[0]      ; origin[2]   ; sys_clk    ; sys_clk  ; None                        ; None                      ; 5.012 ns                ;
; N/A                                     ; 191.13 MHz ( period = 5.232 ns )                    ; divider[4]  ; divider[0]  ; sys_clk    ; sys_clk  ; None                        ; None                      ; 4.971 ns                ;
; N/A                                     ; 191.13 MHz ( period = 5.232 ns )                    ; divider[4]  ; divider[1]  ; sys_clk    ; sys_clk  ; None                        ; None                      ; 4.971 ns                ;
; N/A                                     ; 191.13 MHz ( period = 5.232 ns )                    ; divider[4]  ; divider[2]  ; sys_clk    ; sys_clk  ; None                        ; None                      ; 4.971 ns                ;
; N/A                                     ; 191.13 MHz ( period = 5.232 ns )                    ; divider[4]  ; divider[3]  ; sys_clk    ; sys_clk  ; None                        ; None                      ; 4.971 ns                ;
; N/A                                     ; 191.13 MHz ( period = 5.232 ns )                    ; divider[4]  ; divider[4]  ; sys_clk    ; sys_clk  ; None                        ; None                      ; 4.971 ns                ;
; N/A                                     ; 191.13 MHz ( period = 5.232 ns )                    ; divider[4]  ; divider[5]  ; sys_clk    ; sys_clk  ; None                        ; None                      ; 4.971 ns                ;
; N/A                                     ; 191.13 MHz ( period = 5.232 ns )                    ; divider[4]  ; divider[6]  ; sys_clk    ; sys_clk  ; None                        ; None                      ; 4.971 ns                ;
; N/A                                     ; 191.39 MHz ( period = 5.225 ns )                    ; low[0]      ; origin[4]   ; sys_clk    ; sys_clk  ; None                        ; None                      ; 4.985 ns                ;
; N/A                                     ; 192.46 MHz ( period = 5.196 ns )                    ; divider[1]  ; divider[0]  ; sys_clk    ; sys_clk  ; None                        ; None                      ; 4.935 ns                ;
; N/A                                     ; 192.46 MHz ( period = 5.196 ns )                    ; divider[1]  ; divider[1]  ; sys_clk    ; sys_clk  ; None                        ; None                      ; 4.935 ns                ;
; N/A                                     ; 192.46 MHz ( period = 5.196 ns )                    ; divider[1]  ; divider[2]  ; sys_clk    ; sys_clk  ; None                        ; None                      ; 4.935 ns                ;
; N/A                                     ; 192.46 MHz ( period = 5.196 ns )                    ; divider[1]  ; divider[3]  ; sys_clk    ; sys_clk  ; None                        ; None                      ; 4.935 ns                ;
; N/A                                     ; 192.46 MHz ( period = 5.196 ns )                    ; divider[1]  ; divider[4]  ; sys_clk    ; sys_clk  ; None                        ; None                      ; 4.935 ns                ;
; N/A                                     ; 192.46 MHz ( period = 5.196 ns )                    ; divider[1]  ; divider[5]  ; sys_clk    ; sys_clk  ; None                        ; None                      ; 4.935 ns                ;
; N/A                                     ; 192.46 MHz ( period = 5.196 ns )                    ; divider[1]  ; divider[6]  ; sys_clk    ; sys_clk  ; None                        ; None                      ; 4.935 ns                ;
; N/A                                     ; 193.35 MHz ( period = 5.172 ns )                    ; low[2]      ; origin[13]  ; sys_clk    ; sys_clk  ; None                        ; None                      ; 4.932 ns                ;
; N/A                                     ; 193.39 MHz ( period = 5.171 ns )                    ; low[2]      ; origin[2]   ; sys_clk    ; sys_clk  ; None                        ; None                      ; 4.931 ns                ;
; N/A                                     ; 196.12 MHz ( period = 5.099 ns )                    ; med[0]      ; origin[4]   ; sys_clk    ; sys_clk  ; None                        ; None                      ; 4.859 ns                ;
; N/A                                     ; 196.27 MHz ( period = 5.095 ns )                    ; divider[2]  ; divider[0]  ; sys_clk    ; sys_clk  ; None                        ; None                      ; 4.834 ns                ;
; N/A                                     ; 196.27 MHz ( period = 5.095 ns )                    ; divider[2]  ; divider[1]  ; sys_clk    ; sys_clk  ; None                        ; None                      ; 4.834 ns                ;
; N/A                                     ; 196.27 MHz ( period = 5.095 ns )                    ; divider[2]  ; divider[2]  ; sys_clk    ; sys_clk  ; None                        ; None                      ; 4.834 ns                ;
; N/A                                     ; 196.27 MHz ( period = 5.095 ns )                    ; divider[2]  ; divider[3]  ; sys_clk    ; sys_clk  ; None                        ; None                      ; 4.834 ns                ;
; N/A                                     ; 196.27 MHz ( period = 5.095 ns )                    ; divider[2]  ; divider[4]  ; sys_clk    ; sys_clk  ; None                        ; None                      ; 4.834 ns                ;
; N/A                                     ; 196.27 MHz ( period = 5.095 ns )                    ; divider[2]  ; divider[5]  ; sys_clk    ; sys_clk  ; None                        ; None                      ; 4.834 ns                ;
; N/A                                     ; 196.27 MHz ( period = 5.095 ns )                    ; divider[2]  ; divider[6]  ; sys_clk    ; sys_clk  ; None                        ; None                      ; 4.834 ns                ;
; N/A                                     ; 198.06 MHz ( period = 5.049 ns )                    ; divider[11] ; divider[0]  ; sys_clk    ; sys_clk  ; None                        ; None                      ; 4.809 ns                ;
; N/A                                     ; 198.06 MHz ( period = 5.049 ns )                    ; divider[11] ; divider[1]  ; sys_clk    ; sys_clk  ; None                        ; None                      ; 4.809 ns                ;
; N/A                                     ; 198.06 MHz ( period = 5.049 ns )                    ; divider[11] ; divider[2]  ; sys_clk    ; sys_clk  ; None                        ; None                      ; 4.809 ns                ;
; N/A                                     ; 198.06 MHz ( period = 5.049 ns )                    ; divider[11] ; divider[3]  ; sys_clk    ; sys_clk  ; None                        ; None                      ; 4.809 ns                ;
; N/A                                     ; 198.06 MHz ( period = 5.049 ns )                    ; divider[11] ; divider[4]  ; sys_clk    ; sys_clk  ; None                        ; None                      ; 4.809 ns                ;
; N/A                                     ; 198.06 MHz ( period = 5.049 ns )                    ; divider[11] ; divider[5]  ; sys_clk    ; sys_clk  ; None                        ; None                      ; 4.809 ns                ;
; N/A                                     ; 198.06 MHz ( period = 5.049 ns )                    ; divider[11] ; divider[6]  ; sys_clk    ; sys_clk  ; None                        ; None                      ; 4.809 ns                ;
; N/A                                     ; 199.68 MHz ( period = 5.008 ns )                    ; med[0]      ; origin[13]  ; sys_clk    ; sys_clk  ; None                        ; None                      ; 4.768 ns                ;
; N/A                                     ; 200.36 MHz ( period = 4.991 ns )                    ; counter[4]  ; med[0]      ; sys_clk    ; sys_clk  ; None                        ; None                      ; 4.730 ns                ;
; N/A                                     ; 200.60 MHz ( period = 4.985 ns )                    ; med[1]      ; origin[1]   ; sys_clk    ; sys_clk  ; None                        ; None                      ; 4.745 ns                ;
; N/A                                     ; 201.21 MHz ( period = 4.970 ns )                    ; counter[7]  ; med[0]      ; sys_clk    ; sys_clk  ; None                        ; None                      ; 4.709 ns                ;
; N/A                                     ; 201.94 MHz ( period = 4.952 ns )                    ; med[2]      ; origin[13]  ; sys_clk    ; sys_clk  ; None                        ; None                      ; 4.712 ns                ;
; N/A                                     ; 201.98 MHz ( period = 4.951 ns )                    ; med[2]      ; origin[2]   ; sys_clk    ; sys_clk  ; None                        ; None                      ; 4.711 ns                ;
; N/A                                     ; 202.63 MHz ( period = 4.935 ns )                    ; divider[10] ; divider[0]  ; sys_clk    ; sys_clk  ; None                        ; None                      ; 4.695 ns                ;
; N/A                                     ; 202.63 MHz ( period = 4.935 ns )                    ; divider[10] ; divider[1]  ; sys_clk    ; sys_clk  ; None                        ; None                      ; 4.695 ns                ;
; N/A                                     ; 202.63 MHz ( period = 4.935 ns )                    ; divider[10] ; divider[2]  ; sys_clk    ; sys_clk  ; None                        ; None                      ; 4.695 ns                ;
; N/A                                     ; 202.63 MHz ( period = 4.935 ns )                    ; divider[10] ; divider[3]  ; sys_clk    ; sys_clk  ; None                        ; None                      ; 4.695 ns                ;
; N/A                                     ; 202.63 MHz ( period = 4.935 ns )                    ; divider[10] ; divider[4]  ; sys_clk    ; sys_clk  ; None                        ; None                      ; 4.695 ns                ;
; N/A                                     ; 202.63 MHz ( period = 4.935 ns )                    ; divider[10] ; divider[5]  ; sys_clk    ; sys_clk  ; None                        ; None                      ; 4.695 ns                ;
; N/A                                     ; 202.63 MHz ( period = 4.935 ns )                    ; divider[10] ; divider[6]  ; sys_clk    ; sys_clk  ; None                        ; None                      ; 4.695 ns                ;
; N/A                                     ; 204.67 MHz ( period = 4.886 ns )                    ; divider[0]  ; divider[0]  ; sys_clk    ; sys_clk  ; None                        ; None                      ; 4.625 ns                ;
; N/A                                     ; 204.67 MHz ( period = 4.886 ns )                    ; divider[0]  ; divider[1]  ; sys_clk    ; sys_clk  ; None                        ; None                      ; 4.625 ns                ;
; N/A                                     ; 204.67 MHz ( period = 4.886 ns )                    ; divider[0]  ; divider[2]  ; sys_clk    ; sys_clk  ; None                        ; None                      ; 4.625 ns                ;

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -