⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 uart.sim.rpt

📁 基于FPGA的UART实现 用VHDL编程
💻 RPT
📖 第 1 页 / 共 5 页
字号:
; |UART|rxd:inst|rbuf[1]           ; |UART|txd:inst1|Mux0~33             ; combout          ;
; |UART|rxd:inst|rbuf[2]           ; |UART|txd:inst1|Mux0~34             ; combout          ;
; |UART|txd:inst1|Selector9~254    ; |UART|txd:inst1|Selector9~254       ; combout          ;
; |UART|txd:inst1|Selector9~255    ; |UART|txd:inst1|Selector9~255       ; combout          ;
; |UART|txd:inst1|Equal0~42        ; |UART|txd:inst1|Equal0~42           ; combout          ;
; |UART|txd:inst1|Equal0~43        ; |UART|txd:inst1|Equal0~43           ; combout          ;
; |UART|txd:inst1|Selector2~83     ; |UART|txd:inst1|Selector2~83        ; combout          ;
; |UART|txd:inst1|state.x_wait     ; |UART|txd:inst1|state.x_wait        ; regout           ;
; |UART|txd:inst1|state.x_idle     ; |UART|txd:inst1|state.x_idle        ; regout           ;
; |UART|txd:inst1|Selector9~256    ; |UART|txd:inst1|Selector9~256       ; combout          ;
; |UART|fre:inst4|bclk             ; |UART|fre:inst4|bclk                ; regout           ;
; |UART|txd:inst1|Equal1~355       ; |UART|txd:inst1|Equal1~355          ; combout          ;
; |UART|txd:inst1|Equal1~359       ; |UART|txd:inst1|Equal1~359          ; combout          ;
; |UART|txd:inst1|LessThan0~66     ; |UART|txd:inst1|LessThan0~66        ; combout          ;
; |UART|txd:inst1|Selector3~122    ; |UART|txd:inst1|Selector3~122       ; combout          ;
; |UART|rxd:inst|r_ready           ; |UART|rxd:inst|r_ready              ; regout           ;
; |UART|txd:inst1|xcnt16[4]~281    ; |UART|txd:inst1|xcnt16[4]~281       ; combout          ;
; |UART|txd:inst1|xcnt16[4]~282    ; |UART|txd:inst1|xcnt16[4]~282       ; combout          ;
; |UART|txd:inst1|xcnt16[4]~283    ; |UART|txd:inst1|xcnt16[4]~283       ; combout          ;
; |UART|txd:inst1|xbitcnt[13]~659  ; |UART|txd:inst1|xbitcnt[13]~659     ; combout          ;
; |UART|txd:inst1|xbitcnt[0]~660   ; |UART|txd:inst1|xbitcnt[0]~660      ; combout          ;
; |UART|rxd:inst|state.r_stop      ; |UART|rxd:inst|state.r_stop         ; regout           ;
; |UART|rxd:inst|rbuf[7]~279       ; |UART|rxd:inst|rbuf[7]~279          ; combout          ;
; |UART|rxd:inst|\pro2:rbufs[2]    ; |UART|rxd:inst|\pro2:rbufs[2]       ; regout           ;
; |UART|rxd:inst|\pro2:rbufs[0]    ; |UART|rxd:inst|\pro2:rbufs[0]       ; regout           ;
; |UART|rxd:inst|\pro2:rbufs[3]    ; |UART|rxd:inst|\pro2:rbufs[3]       ; regout           ;
; |UART|fre:inst4|count[3]         ; |UART|fre:inst4|count[3]            ; regout           ;
; |UART|fre:inst4|count[7]         ; |UART|fre:inst4|count[7]            ; regout           ;
; |UART|fre:inst4|count[31]        ; |UART|fre:inst4|Equal0~307          ; combout          ;
; |UART|fre:inst4|count[4]         ; |UART|fre:inst4|count[4]            ; regout           ;
; |UART|fre:inst4|count[2]         ; |UART|fre:inst4|count[2]            ; regout           ;
; |UART|fre:inst4|count[6]         ; |UART|fre:inst4|Equal0~308          ; combout          ;
; |UART|fre:inst4|count[6]         ; |UART|fre:inst4|count[6]            ; regout           ;
; |UART|fre:inst4|count[0]         ; |UART|fre:inst4|Equal0~309          ; combout          ;
; |UART|fre:inst4|count[0]         ; |UART|fre:inst4|count[0]            ; regout           ;
; |UART|fre:inst4|count[1]         ; |UART|fre:inst4|Equal0~310          ; combout          ;
; |UART|fre:inst4|count[1]         ; |UART|fre:inst4|count[1]            ; regout           ;
; |UART|fre:inst4|count[5]         ; |UART|fre:inst4|LessThan0~302       ; combout          ;
; |UART|fre:inst4|count[5]         ; |UART|fre:inst4|count[5]            ; regout           ;
; |UART|fre:inst4|LessThan0~303    ; |UART|fre:inst4|LessThan0~303       ; combout          ;
; |UART|rxd:inst|state.r_start     ; |UART|rxd:inst|state.r_start        ; regout           ;
; |UART|rxd:inst|state.r_sample    ; |UART|rxd:inst|state.r_sample       ; regout           ;
; |UART|rxd:inst|Decoder0~104      ; |UART|rxd:inst|Decoder0~104         ; combout          ;
; |UART|rxd:inst|Decoder0~105      ; |UART|rxd:inst|Decoder0~105         ; combout          ;
; |UART|rxd:inst|state.r_wait      ; |UART|rxd:inst|state.r_wait         ; regout           ;
; |UART|rxd:inst|\pro2:count[1]    ; |UART|rxd:inst|\pro2:count[1]       ; regout           ;
; |UART|rxd:inst|\pro2:count[0]    ; |UART|rxd:inst|\pro2:count[0]       ; regout           ;
; |UART|rxd:inst|state~96          ; |UART|rxd:inst|state~96             ; combout          ;
; |UART|rxd:inst|Equal2~359        ; |UART|rxd:inst|Equal2~359           ; combout          ;
; |UART|rxd:inst|Equal2~363        ; |UART|rxd:inst|Equal2~363           ; combout          ;
; |UART|rxd:inst|Decoder0~106      ; |UART|rxd:inst|Decoder0~106         ; combout          ;
; |UART|rxd:inst|Decoder0~107      ; |UART|rxd:inst|Decoder0~107         ; combout          ;
; |UART|rxd:inst|Decoder0~108      ; |UART|rxd:inst|Decoder0~108         ; combout          ;
; |UART|rxd:inst|Decoder0~109      ; |UART|rxd:inst|Decoder0~109         ; combout          ;
; |UART|rxd:inst|Decoder0~110      ; |UART|rxd:inst|Decoder0~110         ; combout          ;
; |UART|rxd:inst|Decoder0~111      ; |UART|rxd:inst|Decoder0~111         ; combout          ;
; |UART|rxd:inst|Decoder0~112      ; |UART|rxd:inst|Decoder0~112         ; combout          ;
; |UART|rxd:inst|state.r_center    ; |UART|rxd:inst|state.r_center       ; regout           ;
; |UART|rxd:inst|\pro2:rcnt[0]~55  ; |UART|rxd:inst|\pro2:rcnt[0]~55     ; combout          ;
; |UART|rxd:inst|Equal0~30         ; |UART|rxd:inst|Equal0~30            ; combout          ;
; |UART|rxd:inst|Selector2~81      ; |UART|rxd:inst|Selector2~81         ; combout          ;
; |UART|rxd:inst|Add0~103          ; |UART|rxd:inst|Add0~103             ; combout          ;
; |UART|rxd:inst|\pro2:count[0]~73 ; |UART|rxd:inst|\pro2:count[0]~73    ; combout          ;
; |UART|rxd:inst|\pro2:count[0]~74 ; |UART|rxd:inst|\pro2:count[0]~74    ; combout          ;
; |UART|txd                        ; |UART|txd                           ; padio            ;
; |UART|clk                        ; |UART|clk                           ; combout          ;
; |UART|rxd                        ; |UART|rxd                           ; combout          ;
+----------------------------------+-------------------------------------+------------------+


The following table displays output ports that do not toggle to 1 during simulation.
+-----------------------------------------------------------------------------------------+
; Missing 1-Value Coverage                                                                ;
+-------------------------------+--------------------------------------+------------------+
; Node Name                     ; Output Port Name                     ; Output Port Type ;
+-------------------------------+--------------------------------------+------------------+
; |UART|txd:inst1|xbitcnt[2]    ; |UART|txd:inst1|xbitcnt[2]~627       ; cout0            ;
; |UART|txd:inst1|xbitcnt[1]    ; |UART|txd:inst1|xbitcnt[1]~629       ; cout0            ;
; |UART|txd:inst1|xbitcnt[3]    ; |UART|txd:inst1|xbitcnt[3]~630       ; cout0            ;
; |UART|txd:inst1|xbitcnt[4]    ; |UART|txd:inst1|xbitcnt[4]~631       ; cout0            ;
; |UART|txd:inst1|xbitcnt[4]    ; |UART|txd:inst1|xbitcnt[4]~631COUT1  ; cout1            ;
; |UART|txd:inst1|xbitcnt[5]    ; |UART|txd:inst1|xbitcnt[5]~632       ; cout             ;
; |UART|txd:inst1|xbitcnt[6]    ; |UART|txd:inst1|xbitcnt[6]~633       ; cout0            ;
; |UART|txd:inst1|xbitcnt[6]    ; |UART|txd:inst1|xbitcnt[6]~633COUT1  ; cout1            ;
; |UART|txd:inst1|xbitcnt[7]    ; |UART|txd:inst1|xbitcnt[7]~634       ; cout0            ;
; |UART|txd:inst1|xbitcnt[7]    ; |UART|txd:inst1|xbitcnt[7]~634COUT1  ; cout1            ;
; |UART|txd:inst1|xbitcnt[8]    ; |UART|txd:inst1|xbitcnt[8]~635       ; cout0            ;
; |UART|txd:inst1|xbitcnt[8]    ; |UART|txd:inst1|xbitcnt[8]~635COUT1  ; cout1            ;
; |UART|txd:inst1|xbitcnt[9]    ; |UART|txd:inst1|xbitcnt[9]~636       ; cout0            ;
; |UART|txd:inst1|xbitcnt[9]    ; |UART|txd:inst1|xbitcnt[9]~636COUT1  ; cout1            ;
; |UART|txd:inst1|xbitcnt[10]   ; |UART|txd:inst1|xbitcnt[10]~637      ; cout             ;
; |UART|txd:inst1|xbitcnt[11]   ; |UART|txd:inst1|xbitcnt[11]~638      ; cout0            ;
; |UART|txd:inst1|xbitcnt[11]   ; |UART|txd:inst1|xbitcnt[11]~638COUT1 ; cout1            ;
; |UART|txd:inst1|xbitcnt[12]   ; |UART|txd:inst1|xbitcnt[12]~639      ; cout0            ;
; |UART|txd:inst1|xbitcnt[12]   ; |UART|txd:inst1|xbitcnt[12]~639COUT1 ; cout1            ;
; |UART|txd:inst1|xbitcnt[13]   ; |UART|txd:inst1|xbitcnt[13]~640      ; cout0            ;
; |UART|txd:inst1|xbitcnt[13]   ; |UART|txd:inst1|xbitcnt[13]~640COUT1 ; cout1            ;
; |UART|txd:inst1|xbitcnt[14]   ; |UART|txd:inst1|xbitcnt[14]~641      ; cout0            ;
; |UART|txd:inst1|xbitcnt[14]   ; |UART|txd:inst1|xbitcnt[14]~641COUT1 ; cout1            ;
; |UART|txd:inst1|xbitcnt[15]   ; |UART|txd:inst1|xbitcnt[15]~642      ; cout             ;
; |UART|txd:inst1|xbitcnt[16]   ; |UART|txd:inst1|xbitcnt[16]~643      ; cout0            ;
; |UART|txd:inst1|xbitcnt[16]   ; |UART|txd:inst1|xbitcnt[16]~643COUT1 ; cout1            ;
; |UART|txd:inst1|xbitcnt[17]   ; |UART|txd:inst1|xbitcnt[17]~644      ; cout0            ;
; |UART|txd:inst1|xbitcnt[17]   ; |UART|txd:inst1|xbitcnt[17]~644COUT1 ; cout1            ;
; |UART|txd:inst1|xbitcnt[18]   ; |UART|txd:inst1|xbitcnt[18]~645      ; cout0            ;
; |UART|txd:inst1|xbitcnt[18]   ; |UART|txd:inst1|xbitcnt[18]~645COUT1 ; cout1            ;
; |UART|txd:inst1|xbitcnt[19]   ; |UART|txd:inst1|xbitcnt[19]~646      ; cout0            ;
; |UART|txd:inst1|xbitcnt[19]   ; |UART|txd:inst1|xbitcnt[19]~646COUT1 ; cout1            ;
; |UART|txd:inst1|xbitcnt[20]   ; |UART|txd:inst1|xbitcnt[20]~647      ; cout             ;
; |UART|txd:inst1|xbitcnt[21]   ; |UART|txd:inst1|xbitcnt[21]~648      ; cout0            ;
; |UART|txd:inst1|xbitcnt[21]   ; |UART|txd:inst1|xbitcnt[21]~648COUT1 ; cout1            ;
; |UART|txd:inst1|xbitcnt[22]   ; |UART|txd:inst1|xbitcnt[22]~649      ; cout0            ;
; |UART|txd:inst1|xbitcnt[22]   ; |UART|txd:inst1|xbitcnt[22]~649COUT1 ; cout1            ;
; |UART|txd:inst1|xbitcnt[23]   ; |UART|txd:inst1|xbitcnt[23]~650      ; cout0            ;
; |UART|txd:inst1|xbitcnt[23]   ; |UART|txd:inst1|xbitcnt[23]~650COUT1 ; cout1            ;
; |UART|txd:inst1|xbitcnt[24]   ; |UART|txd:inst1|xbitcnt[24]~651      ; cout0            ;
; |UART|txd:inst1|xbitcnt[24]   ; |UART|txd:inst1|xbitcnt[24]~651COUT1 ; cout1            ;
; |UART|txd:inst1|xbitcnt[25]   ; |UART|txd:inst1|xbitcnt[25]~652      ; cout             ;
; |UART|txd:inst1|xbitcnt[26]   ; |UART|txd:inst1|xbitcnt[26]~653      ; cout0            ;
; |UART|txd:inst1|xbitcnt[26]   ; |UART|txd:inst1|xbitcnt[26]~653COUT1 ; cout1            ;
; |UART|txd:inst1|xbitcnt[27]   ; |UART|txd:inst1|xbitcnt[27]~654      ; cout0            ;
; |UART|txd:inst1|xbitcnt[27]   ; |UART|txd:inst1|xbitcnt[27]~654COUT1 ; cout1            ;
; |UART|txd:inst1|xbitcnt[28]   ; |UART|txd:inst1|xbitcnt[28]~655      ; cout0            ;
; |UART|txd:inst1|xbitcnt[28]   ; |UART|txd:inst1|xbitcnt[28]~655COUT1 ; cout1            ;
; |UART|txd:inst1|xbitcnt[29]   ; |UART|txd:inst1|xbitcnt[29]~656      ; cout0            ;
; |UART|txd:inst1|xbitcnt[29]   ; |UART|txd:inst1|xbitcnt[29]~656COUT1 ; cout1            ;
; |UART|txd:inst1|xbitcnt[30]   ; |UART|txd:inst1|xbitcnt[30]~657      ; cout             ;
; |UART|rxd:inst|\pro2:rcnt[1]  ; |UART|rxd:inst|\pro2:rcnt[1]~6       ; cout0            ;
; |UART|rxd:inst|\pro2:rcnt[2]  ; |UART|rxd:inst|\pro2:rcnt[2]~6       ; cout0            ;
; |UART|rxd:inst|\pro2:rcnt[3]  ; |UART|rxd:inst|\pro2:rcnt[3]~6       ; cout0            ;
; |UART|rxd:inst|\pro2:rcnt[3]  ; |UART|rxd:inst|\pro2:rcnt[3]~6COUT1  ; cout1            ;
; |UART|rxd:inst|\pro2:rcnt[4]  ; |UART|rxd:inst|\pro2:rcnt[4]~6       ; cout0            ;
; |UART|rxd:inst|\pro2:rcnt[4]  ; |UART|rxd:inst|\pro2:rcnt[4]~6COUT1  ; cout1            ;
; |UART|rxd:inst|\pro2:rcnt[5]  ; |UART|rxd:inst|\pro2:rcnt[5]~6       ; cout             ;
; |UART|rxd:inst|\pro2:rcnt[6]  ; |UART|rxd:inst|\pro2:rcnt[6]~32      ; cout0            ;
; |UART|rxd:inst|\pro2:rcnt[6]  ; |UART|rxd:inst|\pro2:rcnt[6]~32COUT1 ; cout1            ;
; |UART|rxd:inst|\pro2:rcnt[7]  ; |UART|rxd:inst|\pro2:rcnt[7]~6       ; cout0            ;
; |UART|rxd:inst|\pro2:rcnt[7]  ; |UART|rxd:inst|\pro2:rcnt[7]~6COUT1  ; cout1            ;
; |UART|rxd:inst|\pro2:rcnt[8]  ; |UART|rxd:inst|\pro2:rcnt[8]~6       ; cout0            ;
; |UART|rxd:inst|\pro2:rcnt[8]  ; |UART|rxd:inst|\pro2:rcnt[8]~6COUT1  ; cout1            ;
; |UART|rxd:inst|\pro2:rcnt[9]  ; |UART|rxd:inst|\pro2:rcnt[9]~6       ; cout0            ;
; |UART|rxd:inst|\pro2:rcnt[9]  ; |UART|rxd:inst|\pro2:rcnt[9]~6COUT1  ; cout1            ;
; |UART|rxd:inst|\pro2:rcnt[10] ; |UART|rxd:inst|\pro2:rcnt[10]~6      ; cout             ;
; |UART|rxd:inst|\pro2:rcnt[11] ; |UART|rxd:inst|\pro2:rcnt[11]~6      ; cout0            ;
; |UART|rxd:inst|\pro2:rcnt[11] ; |UART|rxd:inst|\pro2:rcnt[11]~6COUT1 ; cout1            ;
; |UART|rxd:inst|\pro2:rcnt[12] ; |UART|rxd:inst|\pro2:rcnt[12]~6      ; cout0            ;
; |UART|rxd:inst|\pro2:rcnt[12] ; |UART|rxd:inst|\pro2:rcnt[12]~6COUT1 ; cout1            ;

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -