📄 fpga_uartrw.tan.rpt
字号:
; N/A ; 332.34 MHz ( period = 3.009 ns ) ; uart_transmitter:inst|state[3] ; uart_transmitter:inst|TxD_dataReg[0] ; clk ; clk ; None ; None ; 2.745 ns ;
; N/A ; 332.34 MHz ( period = 3.009 ns ) ; uart_transmitter:inst|state[3] ; uart_transmitter:inst|TxD_dataReg[1] ; clk ; clk ; None ; None ; 2.745 ns ;
; N/A ; 332.56 MHz ( period = 3.007 ns ) ; uart_receiver:inst1|bit_spacing[2] ; uart_receiver:inst1|state[3] ; clk ; clk ; None ; None ; 2.743 ns ;
; N/A ; 333.00 MHz ( period = 3.003 ns ) ; uart_transmitter:inst|BaudGeneratorAcc[2] ; uart_transmitter:inst|BaudGeneratorAcc[14] ; clk ; clk ; None ; None ; 2.734 ns ;
; N/A ; 333.00 MHz ( period = 3.003 ns ) ; uart_transmitter:inst|BaudGeneratorAcc[0] ; uart_transmitter:inst|BaudGeneratorAcc[12] ; clk ; clk ; None ; None ; 2.734 ns ;
; N/A ; 336.47 MHz ( period = 2.972 ns ) ; uart_transmitter:inst|BaudGeneratorAcc[5] ; uart_transmitter:inst|BaudGeneratorAcc[16] ; clk ; clk ; None ; None ; 2.703 ns ;
; N/A ; 337.61 MHz ( period = 2.962 ns ) ; uart_receiver:inst1|Baud8GeneratorAcc[4] ; uart_receiver:inst1|Baud8GeneratorAcc[16] ; clk ; clk ; None ; None ; 2.698 ns ;
; N/A ; 338.41 MHz ( period = 2.955 ns ) ; uart_receiver:inst1|Baud8GeneratorAcc[3] ; uart_receiver:inst1|Baud8GeneratorAcc[15] ; clk ; clk ; None ; None ; 2.691 ns ;
; N/A ; 338.75 MHz ( period = 2.952 ns ) ; uart_receiver:inst1|bit_spacing[0] ; uart_receiver:inst1|RxD_data_ready ; clk ; clk ; None ; None ; 2.706 ns ;
; N/A ; 339.10 MHz ( period = 2.949 ns ) ; uart_transmitter:inst|BaudGeneratorAcc[3] ; uart_transmitter:inst|BaudGeneratorAcc[15] ; clk ; clk ; None ; None ; 2.680 ns ;
; N/A ; 339.10 MHz ( period = 2.949 ns ) ; uart_transmitter:inst|BaudGeneratorAcc[1] ; uart_transmitter:inst|BaudGeneratorAcc[13] ; clk ; clk ; None ; None ; 2.680 ns ;
; N/A ; Restricted to 340.02 MHz ( period = 2.941 ns ) ; uart_receiver:inst1|bit_spacing[1] ; uart_receiver:inst1|state[2] ; clk ; clk ; None ; None ; 2.674 ns ;
; N/A ; Restricted to 340.02 MHz ( period = 2.941 ns ) ; uart_transmitter:inst|state[1] ; uart_transmitter:inst|BaudGeneratorAcc[16] ; clk ; clk ; None ; None ; 2.661 ns ;
; N/A ; Restricted to 340.02 MHz ( period = 2.941 ns ) ; uart_transmitter:inst|state[1] ; uart_transmitter:inst|BaudGeneratorAcc[15] ; clk ; clk ; None ; None ; 2.661 ns ;
; N/A ; Restricted to 340.02 MHz ( period = 2.941 ns ) ; uart_transmitter:inst|state[1] ; uart_transmitter:inst|BaudGeneratorAcc[14] ; clk ; clk ; None ; None ; 2.661 ns ;
; N/A ; Restricted to 340.02 MHz ( period = 2.941 ns ) ; uart_transmitter:inst|state[1] ; uart_transmitter:inst|BaudGeneratorAcc[13] ; clk ; clk ; None ; None ; 2.661 ns ;
; N/A ; Restricted to 340.02 MHz ( period = 2.941 ns ) ; uart_transmitter:inst|state[1] ; uart_transmitter:inst|BaudGeneratorAcc[12] ; clk ; clk ; None ; None ; 2.661 ns ;
; N/A ; Restricted to 340.02 MHz ( period = 2.941 ns ) ; uart_transmitter:inst|state[1] ; uart_transmitter:inst|BaudGeneratorAcc[11] ; clk ; clk ; None ; None ; 2.661 ns ;
; N/A ; Restricted to 340.02 MHz ( period = 2.941 ns ) ; uart_transmitter:inst|state[1] ; uart_transmitter:inst|BaudGeneratorAcc[10] ; clk ; clk ; None ; None ; 2.661 ns ;
; N/A ; Restricted to 340.02 MHz ( period = 2.941 ns ) ; uart_transmitter:inst|state[1] ; uart_transmitter:inst|BaudGeneratorAcc[9] ; clk ; clk ; None ; None ; 2.661 ns ;
; N/A ; Restricted to 340.02 MHz ( period = 2.941 ns ) ; uart_transmitter:inst|state[1] ; uart_transmitter:inst|BaudGeneratorAcc[8] ; clk ; clk ; None ; None ; 2.661 ns ;
; N/A ; Restricted to 340.02 MHz ( period = 2.941 ns ) ; uart_transmitter:inst|BaudGeneratorAcc[4] ; uart_transmitter:inst|BaudGeneratorAcc[15] ; clk ; clk ; None ; None ; 2.649 ns ;
; N/A ; Restricted to 340.02 MHz ( period = 2.941 ns ) ; uart_transmitter:inst|BaudGeneratorAcc[2] ; uart_transmitter:inst|BaudGeneratorAcc[13] ; clk ; clk ; None ; None ; 2.648 ns ;
; N/A ; Restricted to 340.02 MHz ( period = 2.941 ns ) ; uart_transmitter:inst|BaudGeneratorAcc[0] ; uart_transmitter:inst|BaudGeneratorAcc[11] ; clk ; clk ; None ; None ; 2.648 ns ;
; N/A ; Restricted to 340.02 MHz ( period = 2.941 ns ) ; uart_transmitter:inst|state[2] ; uart_transmitter:inst|TxD_dataReg[6] ; clk ; clk ; None ; None ; 2.625 ns ;
; N/A ; Restricted to 340.02 MHz ( period = 2.941 ns ) ; uart_transmitter:inst|state[2] ; uart_transmitter:inst|TxD_dataReg[7] ; clk ; clk ; None ; None ; 2.625 ns ;
; N/A ; Restricted to 340.02 MHz ( period = 2.941 ns ) ; uart_transmitter:inst|state[2] ; uart_transmitter:inst|TxD_dataReg[2] ; clk ; clk ; None ; None ; 2.625 ns ;
; N/A ; Restricted to 340.02 MHz ( period = 2.941 ns ) ; uart_transmitter:inst|state[2] ; uart_transmitter:inst|TxD_dataReg[3] ; clk ; clk ; None ; None ; 2.625 ns ;
; N/A ; Restricted to 340.02 MHz ( period = 2.941 ns ) ; uart_transmitter:inst|state[2] ; uart_transmitter:inst|TxD_dataReg[5] ; clk ; clk ; None ; None ; 2.625 ns ;
; N/A ; Restricted to 340.02 MHz ( period = 2.941 ns ) ; uart_transmitter:inst|state[2] ; uart_transmitter:inst|TxD_dataReg[4] ; clk ; clk ; None ; None ; 2.625 ns ;
; N/A ; Restricted to 340.02 MHz ( period = 2.941 ns ) ; uart_transmitter:inst|state[2] ; uart_transmitter:inst|TxD_dataReg[0] ; clk ; clk ; None ; None ; 2.625 ns ;
; N/A ; Restricted to 340.02 MHz ( period = 2.941 ns ) ; uart_transmitter:inst|state[2] ; uart_transmitter:inst|TxD_dataReg[1] ; clk ; clk ; None ; None ; 2.625 ns ;
; N/A ; Restricted to 340.02 MHz ( period = 2.941 ns ) ; uart_transmitter:inst|BaudGeneratorAcc[6] ; uart_transmitter:inst|BaudGeneratorAcc[16] ; clk ; clk ; None ; None ; 2.617 ns ;
; N/A ; Restricted to 340.02 MHz ( period = 2.941 ns ) ; uart_receiver:inst1|Baud8GeneratorAcc[5] ; uart_receiver:inst1|Baud8GeneratorAcc[16] ; clk ; clk ; None ; None ; 2.613 ns ;
; N/A ; Restricted to 340.02 MHz ( period = 2.941 ns ) ; uart_receiver:inst1|Baud8GeneratorAcc[4] ; uart_receiver:inst1|Baud8GeneratorAcc[15] ; clk ; clk ; None ; None ; 2.612 ns ;
; N/A ; Restricted to 340.02 MHz ( period = 2.941 ns ) ; uart_transmitter:inst|state[0] ; uart_transmitter:inst|BaudGeneratorAcc[7] ; clk ; clk ; None ; None ; 2.616 ns ;
; N/A ; Restricted to 340.02 MHz ( period = 2.941 ns ) ; uart_transmitter:inst|state[0] ; uart_transmitter:inst|BaudGeneratorAcc[6] ; clk ; clk ; None ; None ; 2.616 ns ;
; N/A ; Restricted to 340.02 MHz ( period = 2.941 ns ) ; uart_transmitter:inst|state[0] ; uart_transmitter:inst|BaudGeneratorAcc[5] ; clk ; clk ; None ; None ; 2.616 ns ;
; N/A ; Restricted to 340.02 MHz ( period = 2.941 ns ) ; uart_transmitter:inst|state[0] ; uart_transmitter:inst|BaudGeneratorAcc[4] ; clk ; clk ; None ; None ; 2.616 ns ;
; N/A ; Restricted to 340.02 MHz ( period = 2.941 ns ) ; uart_transmitter:inst|state[0] ; uart_transmitter:inst|BaudGeneratorAcc[3] ; clk ; clk ; None ; None ; 2.616 ns ;
; N/A ; Restricted to 340.02 MHz ( period = 2.941 ns ) ; uart_transmitter:inst|state[0] ; uart_transmitter:inst|BaudGeneratorAcc[2] ; clk ; clk ; None ; None ; 2.616 ns ;
; N/A ; Restricted to 340.02 MHz ( period = 2.941 ns ) ; uart_transmitter:inst|state[0] ; uart_transmitter:inst|BaudGeneratorAcc[1] ; clk ; clk ; None ; None ; 2.616 ns ;
; N/A ; Restricted to 340.02 MHz ( period = 2.941 ns ) ; uart_transmitter:inst|state[0] ; uart_transmitter:inst|BaudGeneratorAcc[0] ; clk ; clk ; None ; None ; 2.616 ns ;
; N/A ; Restricted to 340.02 MHz ( period = 2.941 ns ) ; uart_receiver:inst1|Baud8GeneratorAcc[3] ; uart_receiver:inst1|Baud8GeneratorAcc[14] ; clk ; clk ; None ; None ; 2.605 ns ;
; N/A ; Restricted to 340.02 MHz ( period = 2.941 ns ) ; uart_transmitter:inst|BaudGeneratorAcc[3] ; uart_transmitter:inst|BaudGeneratorAcc[14] ; clk ; clk ; None ; None ; 2.594 ns ;
; N/A ; Restricted to 340.02 MHz ( period = 2.941 ns ) ; uart_transmitter:inst|BaudGeneratorAcc[1] ; uart_transmitter:inst|BaudGeneratorAcc[12] ; clk ; clk ; None ; None ; 2.594 ns ;
; N/A ; Restricted to 340.02 MHz ( period = 2.941 ns ) ; uart_receiver:inst1|bit_spacing[2] ; uart_receiver:inst1|state[2] ; clk ; clk ; None ; None ; 2.595 ns ;
; N/A ; Restricted to 340.02 MHz ( period = 2.941 ns ) ; uart_receiver:inst1|Baud8GeneratorAcc[6] ; uart_receiver:inst1|Baud8GeneratorAcc[16] ; clk ; clk ; None ; None ; 2.577 ns ;
; N/A ; Restricted to 340.02 MHz ( period = 2.941 ns ) ; uart_transmitter:inst|BaudGeneratorAcc[4] ; uart_transmitter:inst|BaudGeneratorAcc[14] ; clk ; clk ; None ; None ; 2.563 ns ;
; N/A ; Restricted to 340.02 MHz ( period = 2.941 ns ) ; uart_transmitter:inst|BaudGeneratorAcc[2] ; uart_transmitter:inst|BaudGeneratorAcc[12] ; clk ; clk ; None ; None ; 2.562 ns ;
; N/A ; Restricted to 340.02 MHz ( period = 2.941 ns ) ; uart_transmitter:inst|BaudGeneratorAcc[0] ; uart_transmitter:inst|BaudGeneratorAcc[10] ; clk ; clk ; None ; None ; 2.562 ns ;
; N/A ; Restricted to 340.02 MHz ( period = 2.941 ns ) ; uart_transmitter:inst|BaudGeneratorAcc[7] ; uart_transmitter:inst|BaudGeneratorAcc[16] ; clk ; clk ; None ; None ; 2.551 ns ;
; N/A ; Restricted to 340.02 MHz ( period = 2.941 ns ) ; uart_receiver:inst1|bit_spacing[3] ; uart_receiver:inst1|RxD_data_ready ; clk ; clk ; None ; None ; 2.558 ns ;
; N/A ; Restricted to 340.02 MHz ( period = 2.941 ns ) ; uart_receiver:inst1|Baud8GeneratorAcc[5] ; uart_receiver:inst1|Baud8GeneratorAcc[15] ; clk ; clk ; None ; None ; 2.527 ns ;
; N/A ; Restricted to 340.02 MHz ( period = 2.941 ns ) ; uart_receiver:inst1|Baud8GeneratorAcc[4] ; uart_receiver:inst1|Baud8GeneratorAcc[14] ; clk ; clk ; None ; None ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -