📄 shift.fit.rpt
字号:
; Cells using turbo bit ; 15 / 64 ( 23 % ) ;
; Maximum fan-out node ; shiftout:inst|T_CLK ;
; Maximum fan-out ; 15 ;
; Total fan-out ; 129 ;
; Average fan-out ; 3.07 ;
+-------------------------------+---------------------+
+-----------------------------------------------------------------------------------------------------------------------------+
; Input Pins ;
+--------+-------+----------+-----+-----------------------+--------------------+--------+--------------+----------------------+
; Name ; Pin # ; I/O Bank ; LAB ; Combinational Fan-Out ; Registered Fan-Out ; Global ; I/O Standard ; Location assigned by ;
+--------+-------+----------+-----+-----------------------+--------------------+--------+--------------+----------------------+
; clk ; 37 ; -- ; -- ; 14 ; 0 ; yes ; LVTTL ; Fitter ;
; din[0] ; 22 ; -- ; 3 ; 1 ; 0 ; no ; LVTTL ; Fitter ;
; din[1] ; 25 ; -- ; 3 ; 1 ; 0 ; no ; LVTTL ; Fitter ;
; din[2] ; 23 ; -- ; 3 ; 1 ; 0 ; no ; LVTTL ; Fitter ;
; din[3] ; 10 ; -- ; 2 ; 1 ; 0 ; no ; LVTTL ; Fitter ;
; din[4] ; 31 ; -- ; 4 ; 1 ; 0 ; no ; LVTTL ; Fitter ;
; din[5] ; 21 ; -- ; 3 ; 1 ; 0 ; no ; LVTTL ; Fitter ;
; din[6] ; 40 ; -- ; -- ; 1 ; 0 ; no ; LVTTL ; Fitter ;
; din[7] ; 19 ; -- ; 3 ; 1 ; 0 ; no ; LVTTL ; Fitter ;
; load ; 34 ; -- ; 4 ; 13 ; 0 ; no ; LVTTL ; Fitter ;
; reset ; 35 ; -- ; 4 ; 14 ; 0 ; no ; LVTTL ; Fitter ;
; si ; 28 ; -- ; 4 ; 1 ; 0 ; no ; LVTTL ; Fitter ;
+--------+-------+----------+-----+-----------------------+--------------------+--------+--------------+----------------------+
+----------------------------------------------------------------------------------------------------------------------------------------+
; Output Pins ;
+---------+-------+----------+-----+-----------------+----------------+------------+---------------+--------------+----------------------+
; Name ; Pin # ; I/O Bank ; LAB ; Output Register ; Slow Slew Rate ; Open Drain ; TRI Primitive ; I/O Standard ; Location assigned by ;
+---------+-------+----------+-----+-----------------+----------------+------------+---------------+--------------+----------------------+
; T_CLK ; 5 ; -- ; 1 ; no ; no ; no ; no ; LVTTL ; Fitter ;
; dout[0] ; 14 ; -- ; 2 ; no ; no ; no ; no ; LVTTL ; Fitter ;
; dout[1] ; 13 ; -- ; 2 ; no ; no ; no ; no ; LVTTL ; Fitter ;
; dout[2] ; 12 ; -- ; 2 ; no ; no ; no ; no ; LVTTL ; Fitter ;
; dout[3] ; 6 ; -- ; 1 ; no ; no ; no ; no ; LVTTL ; Fitter ;
; dout[4] ; 42 ; -- ; 1 ; no ; no ; no ; no ; LVTTL ; Fitter ;
; dout[5] ; 2 ; -- ; 1 ; no ; no ; no ; no ; LVTTL ; Fitter ;
; dout[6] ; 43 ; -- ; 1 ; no ; no ; no ; no ; LVTTL ; Fitter ;
; dout[7] ; 44 ; -- ; 1 ; no ; no ; no ; no ; LVTTL ; Fitter ;
; rdy ; 3 ; -- ; 1 ; no ; no ; no ; no ; LVTTL ; Fitter ;
; so ; 15 ; -- ; 2 ; no ; no ; no ; no ; LVTTL ; Fitter ;
+---------+-------+----------+-----+-----------------+----------------+------------+---------------+--------------+----------------------+
+-------------------------------------------------------------------------------------------------------+
; All Package Pins ;
+----------+------------+----------+----------------+--------+--------------+---------+-----------------+
; Location ; Pad Number ; I/O Bank ; Pin Name/Usage ; Dir. ; I/O Standard ; Voltage ; User Assignment ;
+----------+------------+----------+----------------+--------+--------------+---------+-----------------+
; 1 ; 6 ; -- ; +TDI ; input ; LVTTL ; ; N ;
; 2 ; 7 ; -- ; dout[5] ; output ; LVTTL ; ; N ;
; 3 ; 8 ; -- ; rdy ; output ; LVTTL ; ; N ;
; 4 ; 9 ; -- ; GND ; gnd ; ; ; ;
; 5 ; 10 ; -- ; T_CLK ; output ; LVTTL ; ; N ;
; 6 ; 11 ; -- ; dout[3] ; output ; LVTTL ; ; N ;
; 7 ; 12 ; -- ; +TMS ; input ; LVTTL ; ; N ;
; 8 ; 13 ; -- ; RESERVED ; ; ; ; ;
; 9 ; 14 ; -- ; VCCIO ; power ; ; 3.3V ; ;
; 10 ; 15 ; -- ; din[3] ; input ; LVTTL ; ; N ;
; 11 ; 16 ; -- ; GND ; gnd ; ; ; ;
; 12 ; 17 ; -- ; dout[2] ; output ; LVTTL ; ; N ;
; 13 ; 18 ; -- ; dout[1] ; output ; LVTTL ; ; N ;
; 14 ; 19 ; -- ; dout[0] ; output ; LVTTL ; ; N ;
; 15 ; 20 ; -- ; so ; output ; LVTTL ; ; N ;
; 16 ; 21 ; -- ; GND ; gnd ; ; ; ;
; 17 ; 22 ; -- ; VCCINT ; power ; ; 3.3V ; ;
; 18 ; 23 ; -- ; RESERVED ; ; ; ; ;
; 19 ; 24 ; -- ; din[7] ; input ; LVTTL ; ; N ;
; 20 ; 25 ; -- ; RESERVED ; ; ; ; ;
; 21 ; 26 ; -- ; din[5] ; input ; LVTTL ; ; N ;
; 22 ; 27 ; -- ; din[0] ; input ; LVTTL ; ; N ;
; 23 ; 28 ; -- ; din[2] ; input ; LVTTL ; ; N ;
; 24 ; 29 ; -- ; GND ; gnd ; ; ; ;
; 25 ; 30 ; -- ; din[1] ; input ; LVTTL ; ; N ;
; 26 ; 31 ; -- ; +TCK ; input ; LVTTL ; ; N ;
; 27 ; 32 ; -- ; RESERVED ; ; ; ; ;
; 28 ; 33 ; -- ; si ; input ; LVTTL ; ; N ;
; 29 ; 34 ; -- ; VCCIO ; power ; ; 3.3V ; ;
; 30 ; 35 ; -- ; GND ; gnd ; ; ; ;
; 31 ; 36 ; -- ; din[4] ; input ; LVTTL ; ; N ;
; 32 ; 37 ; -- ; *TDO ; output ; LVTTL ; ; N ;
; 33 ; 38 ; -- ; RESERVED ; ; ; ; ;
; 34 ; 39 ; -- ; load ; input ; LVTTL ; ; N ;
; 35 ; 40 ; -- ; reset ; input ; LVTTL ; ; N ;
; 36 ; 41 ; -- ; GND ; gnd ; ; ; ;
; 37 ; 42 ; -- ; clk ; input ; LVTTL ; ; N ;
; 38 ; 43 ; -- ; GND+ ; ; ; ; ;
; 39 ; 0 ; -- ; GND+ ; ; ; ; ;
; 40 ; 1 ; -- ; din[6] ; input ; LVTTL ; ; N ;
; 41 ; 2 ; -- ; VCCINT ; power ; ; 3.3V ; ;
; 42 ; 3 ; -- ; dout[4] ; output ; LVTTL ; ; N ;
; 43 ; 4 ; -- ; dout[6] ; output ; LVTTL ; ; N ;
; 44 ; 5 ; -- ; dout[7] ; output ; LVTTL ; ; N ;
+----------+------------+----------+----------------+--------+--------------+---------+-----------------+
+--------------------------------------------------------------------------------------------------+
; I/O Standard ;
+--------------+------------+----------------------+-------------------+-------------------+-------+
; I/O Standard ; Input Vref ; Dedicated Input Pins ; Pins in I/O Bank1 ; Pins in I/O Bank2 ; Total ;
+--------------+------------+----------------------+-------------------+-------------------+-------+
; LVTTL ; - ; 2 ; 0 ; 0 ; 2 ;
+--------------+------------+----------------------+-------------------+-------------------+-------+
+----------------------------------------------------------------------+
; Dedicated Inputs I/O ;
+--------+-------+-------+-------+--------------+------------+---------+
; Name ; Pin # ; Type ; VCCIO ; I/O Standard ; Input Vref ; Current ;
+--------+-------+-------+-------+--------------+------------+---------+
; clk ; 37 ; Input ; -- ; LVTTL ; - ; 0 mA ;
; din[6] ; 40 ; Input ; -- ; LVTTL ; - ; 0 mA ;
+--------+-------+-------+-------+--------------+------------+---------+
+-----------------------------------------------+
; Output Pin Default Load For Reported TCO ;
+--------------+-------+------------------------+
; I/O Standard ; Load ; Termination Resistance ;
+--------------+-------+------------------------+
; LVTTL ; 10 pF ; Not Available ;
; LVCMOS ; 10 pF ; Not Available ;
; 3.3-V PCI ; 10 pF ; 25 Ohm (Parallel) ;
; 2.5 V ; 10 pF ; Not Available ;
+--------------+-------+------------------------+
+-----------------------------------------------------------------------+
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -