⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 lcd_v.fit.rpt

📁 FPGA实现的LCD接口
💻 RPT
📖 第 1 页 / 共 5 页
字号:
; Error detection CRC                          ; Off                                     ;
; Reserve nCEO pin after configuration         ; As output driving ground                ;
; Reserve ASDO pin after configuration.        ; As output driving an unspecified signal ;
; Reserve all unused pins                      ; As input tri-stated                     ;
; Base pin-out file on sameframe device        ; Off                                     ;
+----------------------------------------------+-----------------------------------------+


+------------------+
; Fitter Equations ;
+------------------+
The equations can be found in E:/code/EP2C35/S6_LCD_V/proj/lcd_v.fit.eqn.


+--------------+
; Pin-Out File ;
+--------------+
The pin-out file can be found in E:/code/EP2C35/S6_LCD_V/proj/lcd_v.pin.


+-----------------------------------------------------------------------------------+
; Fitter Resource Usage Summary                                                     ;
+---------------------------------------------+-------------------------------------+
; Resource                                    ; Usage                               ;
+---------------------------------------------+-------------------------------------+
; Total logic elements                        ; 454 / 33,216 ( 1 % )                ;
;     -- Combinational with no register       ; 81                                  ;
;     -- Register only                        ; 117                                 ;
;     -- Combinational with a register        ; 256                                 ;
;                                             ;                                     ;
; Logic element usage by number of LUT inputs ;                                     ;
;     -- 4 input functions                    ; 142                                 ;
;     -- 3 input functions                    ; 58                                  ;
;     -- <=2 input functions                  ; 137                                 ;
;     -- Register only                        ; 117                                 ;
;         -- Combinational cells for routing  ; 86                                  ;
;                                             ;                                     ;
; Logic elements by mode                      ;                                     ;
;     -- normal mode                          ; 267                                 ;
;     -- arithmetic mode                      ; 70                                  ;
;                                             ;                                     ;
; Total registers                             ; 373 / 33,216 ( 1 % )                ;
; Total LABs                                  ; 49 / 2,076 ( 2 % )                  ;
; User inserted logic elements                ; 0                                   ;
; Virtual pins                                ; 0                                   ;
; I/O pins                                    ; 13 / 322 ( 4 % )                    ;
;     -- Clock pins                           ; 1 / 8 ( 12 % )                      ;
; Global signals                              ; 12                                  ;
; M4Ks                                        ; 9 / 105 ( 8 % )                     ;
; Total memory bits                           ; 34,816 / 483,840 ( 7 % )            ;
; Total RAM block bits                        ; 41,472 / 483,840 ( 8 % )            ;
; Embedded Multiplier 9-bit elements          ; 0 / 70 ( 0 % )                      ;
; Global clocks                               ; 12 / 16 ( 75 % )                    ;
; Maximum fan-out node                        ; altera_internal_jtag~TCKUTAPclkctrl ;
; Maximum fan-out                             ; 216                                 ;
; Total fan-out                               ; 2642                                ;
; Average fan-out                             ; 3.15                                ;
+---------------------------------------------+-------------------------------------+


+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Input Pins                                                                                                                                                                                                                                                 ;
+------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+
; Name ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Combinational Fan-Out ; Registered Fan-Out ; Global ; Input Register ; Power Up High ; PCI I/O Enabled ; Bus Hold ; Weak Pull Up ; I/O Standard ; Termination ; Location assigned by ;
+------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+
; mclk ; W12   ; 7        ; 33           ; 0            ; 1           ; 1                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; User                 ;
; rst  ; AA3   ; 8        ; 1            ; 0            ; 3           ; 24                    ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; User                 ;
+------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+


+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Output Pins                                                                                                                                                                                                                                                                              ;
+---------+-------+----------+--------------+--------------+-------------+-----------------+------------------------+---------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+-------------+----------------------+------+
; Name    ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Output Register ; Output Enable Register ; Power Up High ; PCI I/O Enabled ; Open Drain ; TRI Primitive ; Bus Hold ; Weak Pull Up ; I/O Standard ; Current Strength ; Termination ; Location assigned by ; Load ;
+---------+-------+----------+--------------+--------------+-------------+-----------------+------------------------+---------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+-------------+----------------------+------+
; data[0] ; V9    ; 8        ; 16           ; 0            ; 2           ; no              ; no                     ; no            ; no              ; no         ; yes           ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ; 0 pF ;
; data[1] ; AB9   ; 8        ; 27           ; 0            ; 1           ; no              ; no                     ; no            ; no              ; no         ; yes           ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ; 0 pF ;
; data[2] ; AA10  ; 8        ; 31           ; 0            ; 2           ; no              ; no                     ; no            ; no              ; no         ; yes           ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ; 0 pF ;
; data[3] ; Y10   ; 8        ; 24           ; 0            ; 0           ; no              ; no                     ; no            ; no              ; no         ; yes           ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ; 0 pF ;
; data[4] ; AA11  ; 8        ; 31           ; 0            ; 0           ; no              ; no                     ; no            ; no              ; no         ; yes           ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ; 0 pF ;
; data[5] ; AB10  ; 8        ; 31           ; 0            ; 3           ; no              ; no                     ; no            ; no              ; no         ; yes           ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ; 0 pF ;
; data[6] ; V11   ; 8        ; 29           ; 0            ; 0           ; no              ; no                     ; no            ; no              ; no         ; yes           ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ; 0 pF ;
; data[7] ; W11   ; 8        ; 29           ; 0            ; 1           ; no              ; no                     ; no            ; no              ; yes        ; no            ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ; 0 pF ;
; lcd_e   ; AA9   ; 8        ; 27           ; 0            ; 0           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ; 0 pF ;
; lcd_rs  ; V8    ; 8        ; 14           ; 0            ; 2           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ; 0 pF ;
; lcd_rw  ; W9    ; 8        ; 18           ; 0            ; 2           ; no              ; no                     ; no            ; no              ; no         ; no            ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ; 0 pF ;
+---------+-------+----------+--------------+--------------+-------------+-----------------+------------------------+---------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+-------------+----------------------+------+


+------------------------------------------------------------+
; I/O Bank Usage                                             ;
+----------+------------------+---------------+--------------+
; I/O Bank ; Usage            ; VCCIO Voltage ; VREF Voltage ;
+----------+------------------+---------------+--------------+
; 1        ; 0 / 46 ( 0 % )   ; 3.3V          ; --           ;
; 2        ; 2 / 39 ( 5 % )   ; 3.3V          ; --           ;
; 3        ; 0 / 39 ( 0 % )   ; 3.3V          ; --           ;
; 4        ; 0 / 36 ( 0 % )   ; 3.3V          ; --           ;
; 5        ; 0 / 44 ( 0 % )   ; 3.3V          ; --           ;
; 6        ; 1 / 43 ( 2 % )   ; 3.3V          ; --           ;
; 7        ; 1 / 36 ( 2 % )   ; 3.3V          ; --           ;
; 8        ; 12 / 39 ( 30 % ) ; 3.3V          ; --           ;
+----------+------------------+---------------+--------------+


+-----------------------------------------------------------------------------------------------------------------------------+
; All Package Pins                                                                                                            ;
+----------+------------+----------+-------------------------+--------+--------------+---------+------------+-----------------+
; Location ; Pad Number ; I/O Bank ; Pin Name/Usage          ; Dir.   ; I/O Standard ; Voltage ; I/O Type   ; User Assignment ;
+----------+------------+----------+-------------------------+--------+--------------+---------+------------+-----------------+
; A1       ;            ;          ; GND                     ; gnd    ;              ;         ; --         ;                 ;
; A2       ;            ; 3        ; VCCIO3                  ; power  ;              ; 3.3V    ; --         ;                 ;
; A3       ; 485        ; 3        ; RESERVED_INPUT          ;        ;              ;         ; Column I/O ;                 ;
; A4       ; 484        ; 3        ; RESERVED_INPUT          ;        ;              ;         ; Column I/O ;                 ;
; A5       ; 482        ; 3        ; RESERVED_INPUT          ;        ;              ;         ; Column I/O ;                 ;
; A6       ; 480        ; 3        ; RESERVED_INPUT          ;        ;              ;         ; Column I/O ;                 ;

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -