⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 test.fit.rpt

📁 利用Verilog HDL对AD7705进行控制ADC采样
💻 RPT
📖 第 1 页 / 共 5 页
字号:
;      - SetData:inst|SDOdata[21]        ; 1                 ; ON      ;
;      - SetData:inst|SDOdata[20]        ; 1                 ; ON      ;
;      - SetData:inst|SDOdata[19]        ; 1                 ; ON      ;
;      - SetData:inst|SDOdata[18]        ; 1                 ; ON      ;
;      - SetData:inst|SDOdata[17]        ; 1                 ; ON      ;
;      - SetData:inst|SDOdata[16]        ; 1                 ; ON      ;
;      - SetData:inst|SDOdata[15]        ; 1                 ; ON      ;
;      - SetData:inst|SDOdata[14]        ; 1                 ; ON      ;
;      - SetData:inst|SDOdata[13]        ; 1                 ; ON      ;
;      - SetData:inst|SDOdata[12]        ; 1                 ; ON      ;
;      - SetData:inst|SDOdata[11]        ; 1                 ; ON      ;
;      - SetData:inst|SDOdata[10]        ; 1                 ; ON      ;
;      - SetData:inst|SDOdata[9]         ; 1                 ; ON      ;
;      - SetData:inst|SDOdata[8]         ; 1                 ; ON      ;
;      - SetData:inst|SDOdata[6]         ; 1                 ; ON      ;
;      - SetData:inst|SDOdata[5]         ; 1                 ; ON      ;
;      - SetData:inst|SDOdata[4]         ; 1                 ; ON      ;
;      - SetData:inst|SDOdata[3]         ; 1                 ; ON      ;
;      - SetData:inst|SDOdata[2]         ; 1                 ; ON      ;
;      - SetData:inst|SDOdata[1]         ; 1                 ; ON      ;
;      - SetData:inst|SDOdata[0]         ; 1                 ; ON      ;
;      - SetData:inst|count_rom[31]~5617 ; 1                 ; ON      ;
;      - SetData:inst|SDOdata[7]         ; 1                 ; ON      ;
+----------------------------------------+-------------------+---------+


+------------------------------------------------------------------------------------------------------------------------------------------+
; Control Signals                                                                                                                          ;
+---------------------------------+---------------+---------+---------------------------+--------+----------------------+------------------+
; Name                            ; Location      ; Fan-Out ; Usage                     ; Global ; Global Resource Used ; Global Line Name ;
+---------------------------------+---------------+---------+---------------------------+--------+----------------------+------------------+
; M10MHz:inst2|P10MHz             ; LC_X8_Y6_N5   ; 158     ; Clock                     ; yes    ; Global clock         ; GCLK3            ;
; SetData:inst|LessThan~4659      ; LC_X18_Y8_N6  ; 2       ; Clock enable              ; no     ; --                   ; --               ;
; SetData:inst|SDO_out[23]~481    ; LC_X18_Y5_N1  ; 24      ; Clock enable              ; no     ; --                   ; --               ;
; SetData:inst|SDOdata[0]~23      ; LC_X20_Y10_N6 ; 1       ; Clock enable              ; no     ; --                   ; --               ;
; SetData:inst|SDOdata[10]~13     ; LC_X22_Y9_N3  ; 1       ; Clock enable              ; no     ; --                   ; --               ;
; SetData:inst|SDOdata[11]~12     ; LC_X20_Y10_N3 ; 1       ; Clock enable              ; no     ; --                   ; --               ;
; SetData:inst|SDOdata[12]~11     ; LC_X22_Y10_N3 ; 1       ; Clock enable              ; no     ; --                   ; --               ;
; SetData:inst|SDOdata[13]~10     ; LC_X22_Y10_N7 ; 1       ; Clock enable              ; no     ; --                   ; --               ;
; SetData:inst|SDOdata[14]~9      ; LC_X22_Y10_N1 ; 1       ; Clock enable              ; no     ; --                   ; --               ;
; SetData:inst|SDOdata[15]~8      ; LC_X22_Y10_N4 ; 1       ; Clock enable              ; no     ; --                   ; --               ;
; SetData:inst|SDOdata[16]~7      ; LC_X20_Y10_N0 ; 1       ; Clock enable              ; no     ; --                   ; --               ;
; SetData:inst|SDOdata[17]~6      ; LC_X20_Y10_N1 ; 1       ; Clock enable              ; no     ; --                   ; --               ;
; SetData:inst|SDOdata[18]~5      ; LC_X21_Y9_N1  ; 1       ; Clock enable              ; no     ; --                   ; --               ;
; SetData:inst|SDOdata[19]~4      ; LC_X20_Y8_N3  ; 1       ; Clock enable              ; no     ; --                   ; --               ;
; SetData:inst|SDOdata[1]~22      ; LC_X20_Y10_N9 ; 1       ; Clock enable              ; no     ; --                   ; --               ;
; SetData:inst|SDOdata[20]~3      ; LC_X21_Y9_N2  ; 1       ; Clock enable              ; no     ; --                   ; --               ;
; SetData:inst|SDOdata[21]~2      ; LC_X21_Y9_N3  ; 1       ; Clock enable              ; no     ; --                   ; --               ;
; SetData:inst|SDOdata[22]~1      ; LC_X21_Y9_N5  ; 1       ; Clock enable              ; no     ; --                   ; --               ;
; SetData:inst|SDOdata[23]~0      ; LC_X21_Y8_N2  ; 1       ; Clock enable              ; no     ; --                   ; --               ;
; SetData:inst|SDOdata[2]~21      ; LC_X22_Y9_N6  ; 1       ; Clock enable              ; no     ; --                   ; --               ;
; SetData:inst|SDOdata[3]~20      ; LC_X20_Y8_N4  ; 1       ; Clock enable              ; no     ; --                   ; --               ;
; SetData:inst|SDOdata[4]~19      ; LC_X21_Y9_N9  ; 1       ; Clock enable              ; no     ; --                   ; --               ;
; SetData:inst|SDOdata[5]~18      ; LC_X21_Y9_N6  ; 1       ; Clock enable              ; no     ; --                   ; --               ;
; SetData:inst|SDOdata[6]~17      ; LC_X21_Y9_N4  ; 1       ; Clock enable              ; no     ; --                   ; --               ;
; SetData:inst|SDOdata[7]~16      ; LC_X21_Y8_N8  ; 1       ; Clock enable              ; no     ; --                   ; --               ;
; SetData:inst|SDOdata[8]~15      ; LC_X22_Y9_N7  ; 1       ; Clock enable              ; no     ; --                   ; --               ;
; SetData:inst|SDOdata[9]~14      ; LC_X22_Y9_N1  ; 1       ; Clock enable              ; no     ; --                   ; --               ;
; SetData:inst|count[26]~1046     ; LC_X18_Y8_N0  ; 30      ; Clock enable              ; no     ; --                   ; --               ;
; SetData:inst|count_end[5]~463   ; LC_X19_Y7_N9  ; 1       ; Clock enable              ; no     ; --                   ; --               ;
; SetData:inst|count_rom[31]~5617 ; LC_X17_Y6_N3  ; 32      ; Sync. load                ; no     ; --                   ; --               ;
; SetData:inst|data[31]~591       ; LC_X18_Y8_N9  ; 10      ; Clock enable              ; no     ; --                   ; --               ;
; SetData:inst|divider            ; LC_X19_Y6_N0  ; 29      ; Clock enable, Sync. clear ; no     ; --                   ; --               ;
; clk                             ; PIN_66        ; 33      ; Clock                     ; yes    ; Global clock         ; GCLK6            ;
+---------------------------------+---------------+---------+---------------------------+--------+----------------------+------------------+


+---------------------------------------------------------------------------------------+
; Global & Other Fast Signals                                                           ;
+---------------------+-------------+---------+----------------------+------------------+
; Name                ; Location    ; Fan-Out ; Global Resource Used ; Global Line Name ;
+---------------------+-------------+---------+----------------------+------------------+
; M10MHz:inst2|P10MHz ; LC_X8_Y6_N5 ; 158     ; Global clock         ; GCLK3            ;
; clk                 ; PIN_66      ; 33      ; Global clock         ; GCLK6            ;
+---------------------+-------------+---------+----------------------+------------------+


+-------------------------------------------+
; Non-Global High Fan-Out Signals           ;
+---------------------------------+---------+
; Name                            ; Fan-Out ;
+---------------------------------+---------+
; SetData:inst|count_rom[31]~5617 ; 32      ;
; SetData:inst|count~1045         ; 32      ;
; SetData:inst|count[26]~1046     ; 30      ;
; SetData:inst|divider            ; 29      ;
; SDO                             ; 26      ;
; SetData:inst|LessThan~4623      ; 26      ;
; SetData:inst|add~3855           ; 26      ;
; SetData:inst|SDO_out[23]~481    ; 24      ;
; SetData:inst|count[1]           ; 22      ;
; SetData:inst|count[0]           ; 22      ;
; SetData:inst|count[2]           ; 21      ;
; ~GND                            ; 20      ;
; SetData:inst|add~3856           ; 18      ;
; SetData:inst|count_rom[0]       ; 17      ;
; SetData:inst|count_rom[2]       ; 17      ;
; SetData:inst|count_rom[1]       ; 15      ;
; SetData:inst|count_rom[8]       ; 15      ;
; SetData:inst|count_rom[3]       ; 14      ;
; SetData:inst|count_rom[10]      ; 13      ;
; SetData:inst|count_rom[9]       ; 13      ;
; SetData:inst|count_rom[6]       ; 11      ;
; SetData:inst|count_rom[7]       ; 11      ;
; SetData:inst|count_rom[16]      ; 11      ;
; SetData:inst|data[31]~591       ; 10      ;
; SetData:inst|count_rom[12]      ; 10      ;
; SetData:inst|count_rom[4]       ; 9       ;
; SetData:inst|count_rom[11]      ; 9       ;
; SetData:inst|count_rom[17]      ; 9       ;
; SetData:inst|count_rom[21]      ; 8       ;
; SetData:inst|count_rom[5]       ; 7       ;
; SetData:inst|count_rom[31]      ; 7       ;
; SetData:inst|count_rom[14]      ; 7       ;
; SetData:inst|count_rom[15]      ; 7       ;
; SetData:inst|count_rom[22]      ; 6       ;
; SetData:inst|count_rom[20]      ; 6       ;
; SetData:inst|count_rom[19]      ; 6       ;
; SetData:inst|count_rom[18]      ; 6       ;
; SetData:inst|LessThan~4630      ; 6       ;
; SetData:inst|count[3]           ; 6       ;
; SetData:inst|count_end[3]       ; 6       ;
; M10MHz:inst2|add~638            ; 5       ;
; M10MHz:inst2|add~613            ; 5       ;
; M10MHz:inst2|add~588            ; 5       ;
; M10MHz:inst2|add~563            ; 5       ;
; M10MHz:inst2|add~538            ; 5       ;
; M10MHz:inst2|add~513            ; 5       ;
; M10MHz:inst1|add~638            ; 5       ;
; M10MHz:inst1|add~613            ; 5       ;
; M10MHz:inst1|add~588            ; 5       ;
; M10MHz:inst1|add~563            ; 5       ;
+---------------------------------+---------+


+----------------------------------------------------+
; Interconnect Usage Summary                         ;
+----------------------------+-----------------------+
; Interconnect Resource Type ; Usage                 ;
+----------------------------+-----------------------+
; C4s                        ; 349 / 8,840 ( 3 % )   ;
; Direct links               ; 93 / 11,506 ( < 1 % ) ;

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -