⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 test.fit.rpt

📁 利用Verilog HDL对AD7705进行控制ADC采样
💻 RPT
📖 第 1 页 / 共 5 页
字号:
; 42       ; 50         ; 4        ; SDO_out[20]    ; output ; LVTTL        ;         ; Column I/O ; N               ;
; 43       ;            ;          ; GND            ; gnd    ;              ;         ; --         ;                 ;
; 44       ;            ;          ; VCCINT         ; power  ;              ; 1.5V    ; --         ;                 ;
; 45       ;            ;          ; GND            ; gnd    ;              ;         ; --         ;                 ;
; 46       ;            ; 4        ; VCCIO4         ; power  ;              ; 3.3V    ; --         ;                 ;
; 47       ; 51         ; 4        ; SDO_out[21]    ; output ; LVTTL        ;         ; Column I/O ; N               ;
; 48       ; 52         ; 4        ; SDO_out[18]    ; output ; LVTTL        ;         ; Column I/O ; N               ;
; 49       ; 55         ; 4        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; 50       ; 56         ; 4        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; 51       ; 57         ; 3        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; 52       ; 58         ; 3        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; 53       ; 59         ; 3        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; 54       ; 60         ; 3        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; 55       ; 61         ; 3        ; SDO_out[17]    ; output ; LVTTL        ;         ; Row I/O    ; N               ;
; 56       ; 62         ; 3        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; 57       ; 63         ; 3        ; SDO_out[19]    ; output ; LVTTL        ;         ; Row I/O    ; N               ;
; 58       ;            ;          ; GND            ; gnd    ;              ;         ; --         ;                 ;
; 59       ;            ; 3        ; VCCIO3         ; power  ;              ; 3.3V    ; --         ;                 ;
; 60       ; 68         ; 3        ; ^CONF_DONE     ;        ;              ;         ; --         ;                 ;
; 61       ; 69         ; 3        ; ^nSTATUS       ;        ;              ;         ; --         ;                 ;
; 62       ; 70         ; 3        ; #TCK           ; input  ;              ;         ; --         ;                 ;
; 63       ; 71         ; 3        ; #TMS           ; input  ;              ;         ; --         ;                 ;
; 64       ; 72         ; 3        ; #TDO           ; output ;              ;         ; --         ;                 ;
; 65       ; 73         ; 3        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; 66       ; 75         ; 3        ; clk            ; input  ; LVTTL        ;         ; Row I/O    ; Y               ;
; 67       ; 77         ; 3        ; #TDI           ; input  ;              ;         ; --         ;                 ;
; 68       ; 78         ; 3        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; 69       ; 79         ; 3        ; SDI            ; output ; LVTTL        ;         ; Row I/O    ; Y               ;
; 70       ; 80         ; 3        ; SDO_out[22]    ; output ; LVTTL        ;         ; Row I/O    ; N               ;
; 71       ; 81         ; 3        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; 72       ; 82         ; 3        ; CS             ; output ; LVTTL        ;         ; Row I/O    ; Y               ;
; 73       ; 84         ; 3        ; SCLK           ; output ; LVTTL        ;         ; Row I/O    ; Y               ;
; 74       ; 87         ; 3        ; SDO            ; input  ; LVTTL        ;         ; Row I/O    ; Y               ;
; 75       ; 88         ; 3        ; SDO_out[4]     ; output ; LVTTL        ;         ; Row I/O    ; N               ;
; 76       ; 89         ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; 77       ; 90         ; 2        ; SDO_out[0]     ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; 78       ; 93         ; 2        ; SDO_out[1]     ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; 79       ; 94         ; 2        ; SDO_out[2]     ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; 80       ;            ; 2        ; VCCIO2         ; power  ;              ; 3.3V    ; --         ;                 ;
; 81       ;            ;          ; GND            ; gnd    ;              ;         ; --         ;                 ;
; 82       ;            ;          ; VCCINT         ; power  ;              ; 1.5V    ; --         ;                 ;
; 83       ;            ;          ; GND            ; gnd    ;              ;         ; --         ;                 ;
; 84       ; 95         ; 2        ; SDO_out[3]     ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; 85       ; 96         ; 2        ; 200KHz         ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; 86       ; 99         ; 2        ; SDO_out[5]     ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; 87       ; 100        ; 2        ; SDO_out[6]     ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; 88       ; 101        ; 2        ; SDO_out[7]     ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; 89       ; 105        ; 2        ; SDO_out[8]     ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; 90       ; 106        ; 2        ; SDO_out[9]     ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; 91       ; 109        ; 2        ; SDO_out[10]    ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; 92       ; 110        ; 2        ; SDO_out[11]    ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; 93       ;            ;          ; VCCINT         ; power  ;              ; 1.5V    ; --         ;                 ;
; 94       ;            ;          ; GND            ; gnd    ;              ;         ; --         ;                 ;
; 95       ;            ; 2        ; VCCIO2         ; power  ;              ; 3.3V    ; --         ;                 ;
; 96       ;            ;          ; GND            ; gnd    ;              ;         ; --         ;                 ;
; 97       ; 111        ; 2        ; SDO_out[12]    ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; 98       ; 112        ; 2        ; SDO_out[13]    ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; 99       ; 115        ; 2        ; SDO_out[14]    ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; 100      ; 116        ; 2        ; SDO_out[15]    ; output ; LVTTL        ;         ; Column I/O ; Y               ;
+----------+------------+----------+----------------+--------+--------------+---------+------------+-----------------+


+------------------------------------------------------------------+
; Output Pin Default Load For Reported TCO                         ;
+---------------------+-------+------------------------------------+
; I/O Standard        ; Load  ; Termination Resistance             ;
+---------------------+-------+------------------------------------+
; LVTTL               ; 10 pF ; Not Available                      ;
; LVCMOS              ; 10 pF ; Not Available                      ;
; 2.5 V               ; 10 pF ; Not Available                      ;
; 1.8 V               ; 10 pF ; Not Available                      ;
; 1.5 V               ; 10 pF ; Not Available                      ;
; SSTL-3 Class I      ; 30 pF ; 50 Ohm (Parallel), 25 Ohm (Serial) ;
; SSTL-3 Class II     ; 30 pF ; 25 Ohm (Parallel), 25 Ohm (Serial) ;
; SSTL-2 Class I      ; 30 pF ; 50 Ohm (Parallel), 25 Ohm (Serial) ;
; SSTL-2 Class II     ; 30 pF ; 25 Ohm (Parallel), 25 Ohm (Serial) ;
; Differential SSTL-2 ; 30 pF ; (See SSTL-2)                       ;
+---------------------+-------+------------------------------------+
Note: User assignments will override these defaults. The user specified values are listed in the Output Pins and Bidir Pins tables.


+-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Fitter Resource Utilization by Entity                                                                                                                                                     ;
+----------------------------+-------------+--------------+-------------+------+--------------+--------------+-------------------+------------------+-----------------+---------------------+
; Compilation Hierarchy Node ; Logic Cells ; LC Registers ; Memory Bits ; Pins ; Virtual Pins ; LUT-Only LCs ; Register-Only LCs ; LUT/Register LCs ; Carry Chain LCs ; Full Hierarchy Name ;
+----------------------------+-------------+--------------+-------------+------+--------------+--------------+-------------------+------------------+-----------------+---------------------+
; |test                      ; 462 (1)     ; 190          ; 0           ; 30   ; 0            ; 272 (1)      ; 90 (0)            ; 100 (0)          ; 128 (0)         ; |test               ;
;    |M10MHz:inst1|          ; 67 (67)     ; 33           ; 0           ; 0    ; 0            ; 34 (34)      ; 20 (20)           ; 13 (13)          ; 32 (32)         ; |test|M10MHz:inst1  ;
;    |M10MHz:inst2|          ; 67 (67)     ; 33           ; 0           ; 0    ; 0            ; 34 (34)      ; 20 (20)           ; 13 (13)          ; 32 (32)         ; |test|M10MHz:inst2  ;
;    |SetData:inst|          ; 327 (327)   ; 124          ; 0           ; 0    ; 0            ; 203 (203)    ; 50 (50)           ; 74 (74)          ; 64 (64)         ; |test|SetData:inst  ;
+----------------------------+-------------+--------------+-------------+------+--------------+--------------+-------------------+------------------+-----------------+---------------------+
Note: For table entries with two numbers listed, the numbers in parentheses indicate the number of resources of the given type used by the specific entity alone. The numbers listed outside of parentheses indicate the total resources of the given type used by the specific entity and all of its sub-entities in the hierarchy.


+--------------------------------------------------------------------------------------+
; Delay Chain Summary                                                                  ;
+-------------+----------+---------------+---------------+-----------------------+-----+
; Name        ; Pin Type ; Pad to Core 0 ; Pad to Core 1 ; Pad to Input Register ; TCO ;
+-------------+----------+---------------+---------------+-----------------------+-----+
; clk         ; Input    ; OFF           ; OFF           ; --                    ; --  ;
; SDO         ; Input    ; ON            ; ON            ; --                    ; --  ;
; SDI         ; Output   ; --            ; --            ; --                    ; --  ;
; SCLK        ; Output   ; --            ; --            ; --                    ; --  ;
; CS          ; Output   ; --            ; --            ; --                    ; --  ;
; 200KHz      ; Output   ; --            ; --            ; --                    ; --  ;
; SDO_out[23] ; Output   ; --            ; --            ; --                    ; --  ;
; SDO_out[22] ; Output   ; --            ; --            ; --                    ; --  ;
; SDO_out[21] ; Output   ; --            ; --            ; --                    ; --  ;
; SDO_out[20] ; Output   ; --            ; --            ; --                    ; --  ;
; SDO_out[19] ; Output   ; --            ; --            ; --                    ; --  ;
; SDO_out[18] ; Output   ; --            ; --            ; --                    ; --  ;
; SDO_out[17] ; Output   ; --            ; --            ; --                    ; --  ;
; SDO_out[16] ; Output   ; --            ; --            ; --                    ; --  ;
; SDO_out[15] ; Output   ; --            ; --            ; --                    ; --  ;
; SDO_out[14] ; Output   ; --            ; --            ; --                    ; --  ;
; SDO_out[13] ; Output   ; --            ; --            ; --                    ; --  ;
; SDO_out[12] ; Output   ; --            ; --            ; --                    ; --  ;
; SDO_out[11] ; Output   ; --            ; --            ; --                    ; --  ;
; SDO_out[10] ; Output   ; --            ; --            ; --                    ; --  ;
; SDO_out[9]  ; Output   ; --            ; --            ; --                    ; --  ;
; SDO_out[8]  ; Output   ; --            ; --            ; --                    ; --  ;
; SDO_out[7]  ; Output   ; --            ; --            ; --                    ; --  ;
; SDO_out[6]  ; Output   ; --            ; --            ; --                    ; --  ;
; SDO_out[5]  ; Output   ; --            ; --            ; --                    ; --  ;
; SDO_out[4]  ; Output   ; --            ; --            ; --                    ; --  ;
; SDO_out[3]  ; Output   ; --            ; --            ; --                    ; --  ;
; SDO_out[2]  ; Output   ; --            ; --            ; --                    ; --  ;
; SDO_out[1]  ; Output   ; --            ; --            ; --                    ; --  ;
; SDO_out[0]  ; Output   ; --            ; --            ; --                    ; --  ;
+-------------+----------+---------------+---------------+-----------------------+-----+


+----------------------------------------------------------------------+
; Pad To Core Delay Chain Fanout                                       ;
+----------------------------------------+-------------------+---------+
; Source Pin / Fanout                    ; Pad To Core Index ; Setting ;
+----------------------------------------+-------------------+---------+
; clk                                    ;                   ;         ;
; SDO                                    ;                   ;         ;
;      - SetData:inst|SDOdata[23]        ; 1                 ; ON      ;
;      - SetData:inst|flag               ; 1                 ; ON      ;
;      - SetData:inst|SDOdata[22]        ; 1                 ; ON      ;

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -