⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 test.tan.rpt

📁 利用Verilog HDL对AD7705进行控制ADC采样
💻 RPT
📖 第 1 页 / 共 5 页
字号:
; Cut off feedback from I/O pins                        ; On                 ;      ;    ;             ;
; Report Combined Fast/Slow Timing                      ; Off                ;      ;    ;             ;
; Ignore Clock Settings                                 ; Off                ;      ;    ;             ;
; Analyze latches as synchronous elements               ; Off                ;      ;    ;             ;
; Enable Recovery/Removal analysis                      ; Off                ;      ;    ;             ;
; Enable Clock Latency                                  ; Off                ;      ;    ;             ;
+-------------------------------------------------------+--------------------+------+----+-------------+


+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Settings Summary                                                                                                                                                             ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
; Clock Node Name ; Clock Setting Name ; Type     ; Fmax Requirement ; Early Latency ; Late Latency ; Based on ; Multiply Base Fmax by ; Divide Base Fmax by ; Offset ; Phase offset ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
; clk             ;                    ; User Pin ; NONE             ; 0.000 ns      ; 0.000 ns     ; NONE     ; N/A                   ; N/A                 ; N/A    ;              ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+


+--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Setup: 'clk'                                                                                                                                                                                                                                                 ;
+-----------------------------------------+-----------------------------------------------------+----------------------------+---------------------------+------------+----------+-----------------------------+---------------------------+-------------------------+
; Slack                                   ; Actual fmax (period)                                ; From                       ; To                        ; From Clock ; To Clock ; Required Setup Relationship ; Required Longest P2P Time ; Actual Longest P2P Time ;
+-----------------------------------------+-----------------------------------------------------+----------------------------+---------------------------+------------+----------+-----------------------------+---------------------------+-------------------------+
; N/A                                     ; 68.68 MHz ( period = 14.561 ns )                    ; SetData:inst|count_rom[13] ; SetData:inst|count[28]    ; clk        ; clk      ; None                        ; None                      ; 14.364 ns               ;
; N/A                                     ; 68.72 MHz ( period = 14.552 ns )                    ; SetData:inst|count_rom[13] ; SetData:inst|count[7]     ; clk        ; clk      ; None                        ; None                      ; 14.355 ns               ;
; N/A                                     ; 68.72 MHz ( period = 14.552 ns )                    ; SetData:inst|count_rom[13] ; SetData:inst|count[8]     ; clk        ; clk      ; None                        ; None                      ; 14.355 ns               ;
; N/A                                     ; 68.72 MHz ( period = 14.552 ns )                    ; SetData:inst|count_rom[13] ; SetData:inst|count[9]     ; clk        ; clk      ; None                        ; None                      ; 14.355 ns               ;
; N/A                                     ; 68.72 MHz ( period = 14.552 ns )                    ; SetData:inst|count_rom[13] ; SetData:inst|count[10]    ; clk        ; clk      ; None                        ; None                      ; 14.355 ns               ;
; N/A                                     ; 68.72 MHz ( period = 14.552 ns )                    ; SetData:inst|count_rom[13] ; SetData:inst|count[12]    ; clk        ; clk      ; None                        ; None                      ; 14.355 ns               ;
; N/A                                     ; 68.72 MHz ( period = 14.552 ns )                    ; SetData:inst|count_rom[13] ; SetData:inst|count[6]     ; clk        ; clk      ; None                        ; None                      ; 14.355 ns               ;
; N/A                                     ; 68.73 MHz ( period = 14.550 ns )                    ; SetData:inst|count_rom[13] ; SetData:inst|count[11]    ; clk        ; clk      ; None                        ; None                      ; 14.353 ns               ;
; N/A                                     ; 68.73 MHz ( period = 14.550 ns )                    ; SetData:inst|count_rom[13] ; SetData:inst|count[13]    ; clk        ; clk      ; None                        ; None                      ; 14.353 ns               ;
; N/A                                     ; 68.73 MHz ( period = 14.550 ns )                    ; SetData:inst|count_rom[13] ; SetData:inst|count[14]    ; clk        ; clk      ; None                        ; None                      ; 14.353 ns               ;
; N/A                                     ; 68.73 MHz ( period = 14.550 ns )                    ; SetData:inst|count_rom[13] ; SetData:inst|count[15]    ; clk        ; clk      ; None                        ; None                      ; 14.353 ns               ;
; N/A                                     ; 68.73 MHz ( period = 14.550 ns )                    ; SetData:inst|count_rom[13] ; SetData:inst|count[16]    ; clk        ; clk      ; None                        ; None                      ; 14.353 ns               ;
; N/A                                     ; 68.73 MHz ( period = 14.550 ns )                    ; SetData:inst|count_rom[13] ; SetData:inst|count[17]    ; clk        ; clk      ; None                        ; None                      ; 14.353 ns               ;
; N/A                                     ; 68.73 MHz ( period = 14.550 ns )                    ; SetData:inst|count_rom[13] ; SetData:inst|count[18]    ; clk        ; clk      ; None                        ; None                      ; 14.353 ns               ;
; N/A                                     ; 68.73 MHz ( period = 14.550 ns )                    ; SetData:inst|count_rom[13] ; SetData:inst|count[5]     ; clk        ; clk      ; None                        ; None                      ; 14.353 ns               ;
; N/A                                     ; 68.78 MHz ( period = 14.540 ns )                    ; SetData:inst|count_rom[13] ; SetData:inst|count[24]    ; clk        ; clk      ; None                        ; None                      ; 14.343 ns               ;
; N/A                                     ; 68.78 MHz ( period = 14.540 ns )                    ; SetData:inst|count_rom[13] ; SetData:inst|count[4]     ; clk        ; clk      ; None                        ; None                      ; 14.343 ns               ;
; N/A                                     ; 68.86 MHz ( period = 14.523 ns )                    ; SetData:inst|count_rom[13] ; SetData:inst|count[25]    ; clk        ; clk      ; None                        ; None                      ; 14.326 ns               ;
; N/A                                     ; 68.86 MHz ( period = 14.523 ns )                    ; SetData:inst|count_rom[13] ; SetData:inst|count[1]     ; clk        ; clk      ; None                        ; None                      ; 14.326 ns               ;
; N/A                                     ; 68.86 MHz ( period = 14.523 ns )                    ; SetData:inst|count_rom[13] ; SetData:inst|count[3]     ; clk        ; clk      ; None                        ; None                      ; 14.326 ns               ;
; N/A                                     ; 69.19 MHz ( period = 14.454 ns )                    ; SetData:inst|count_rom[13] ; SetData:inst|count[26]    ; clk        ; clk      ; None                        ; None                      ; 14.257 ns               ;
; N/A                                     ; 69.19 MHz ( period = 14.454 ns )                    ; SetData:inst|count_rom[13] ; SetData:inst|count[27]    ; clk        ; clk      ; None                        ; None                      ; 14.257 ns               ;
; N/A                                     ; 69.23 MHz ( period = 14.444 ns )                    ; SetData:inst|count_rom[13] ; SetData:inst|count[19]    ; clk        ; clk      ; None                        ; None                      ; 14.247 ns               ;
; N/A                                     ; 69.23 MHz ( period = 14.444 ns )                    ; SetData:inst|count_rom[13] ; SetData:inst|count[20]    ; clk        ; clk      ; None                        ; None                      ; 14.247 ns               ;
; N/A                                     ; 69.23 MHz ( period = 14.444 ns )                    ; SetData:inst|count_rom[13] ; SetData:inst|count[21]    ; clk        ; clk      ; None                        ; None                      ; 14.247 ns               ;
; N/A                                     ; 69.23 MHz ( period = 14.444 ns )                    ; SetData:inst|count_rom[13] ; SetData:inst|count[22]    ; clk        ; clk      ; None                        ; None                      ; 14.247 ns               ;
; N/A                                     ; 69.23 MHz ( period = 14.444 ns )                    ; SetData:inst|count_rom[13] ; SetData:inst|count[2]     ; clk        ; clk      ; None                        ; None                      ; 14.247 ns               ;
; N/A                                     ; 69.27 MHz ( period = 14.437 ns )                    ; SetData:inst|count_rom[13] ; SetData:inst|count[23]    ; clk        ; clk      ; None                        ; None                      ; 14.240 ns               ;
; N/A                                     ; 69.27 MHz ( period = 14.437 ns )                    ; SetData:inst|count_rom[13] ; SetData:inst|count[0]     ; clk        ; clk      ; None                        ; None                      ; 14.240 ns               ;
; N/A                                     ; 69.90 MHz ( period = 14.306 ns )                    ; SetData:inst|count_rom[14] ; SetData:inst|count[28]    ; clk        ; clk      ; None                        ; None                      ; 14.109 ns               ;
; N/A                                     ; 69.94 MHz ( period = 14.297 ns )                    ; SetData:inst|count_rom[14] ; SetData:inst|count[7]     ; clk        ; clk      ; None                        ; None                      ; 14.100 ns               ;
; N/A                                     ; 69.94 MHz ( period = 14.297 ns )                    ; SetData:inst|count_rom[14] ; SetData:inst|count[8]     ; clk        ; clk      ; None                        ; None                      ; 14.100 ns               ;
; N/A                                     ; 69.94 MHz ( period = 14.297 ns )                    ; SetData:inst|count_rom[14] ; SetData:inst|count[9]     ; clk        ; clk      ; None                        ; None                      ; 14.100 ns               ;
; N/A                                     ; 69.94 MHz ( period = 14.297 ns )                    ; SetData:inst|count_rom[14] ; SetData:inst|count[10]    ; clk        ; clk      ; None                        ; None                      ; 14.100 ns               ;
; N/A                                     ; 69.94 MHz ( period = 14.297 ns )                    ; SetData:inst|count_rom[14] ; SetData:inst|count[12]    ; clk        ; clk      ; None                        ; None                      ; 14.100 ns               ;
; N/A                                     ; 69.94 MHz ( period = 14.297 ns )                    ; SetData:inst|count_rom[14] ; SetData:inst|count[6]     ; clk        ; clk      ; None                        ; None                      ; 14.100 ns               ;
; N/A                                     ; 69.95 MHz ( period = 14.295 ns )                    ; SetData:inst|count_rom[14] ; SetData:inst|count[11]    ; clk        ; clk      ; None                        ; None                      ; 14.098 ns               ;
; N/A                                     ; 69.95 MHz ( period = 14.295 ns )                    ; SetData:inst|count_rom[14] ; SetData:inst|count[13]    ; clk        ; clk      ; None                        ; None                      ; 14.098 ns               ;
; N/A                                     ; 69.95 MHz ( period = 14.295 ns )                    ; SetData:inst|count_rom[14] ; SetData:inst|count[14]    ; clk        ; clk      ; None                        ; None                      ; 14.098 ns               ;
; N/A                                     ; 69.95 MHz ( period = 14.295 ns )                    ; SetData:inst|count_rom[14] ; SetData:inst|count[15]    ; clk        ; clk      ; None                        ; None                      ; 14.098 ns               ;
; N/A                                     ; 69.95 MHz ( period = 14.295 ns )                    ; SetData:inst|count_rom[14] ; SetData:inst|count[16]    ; clk        ; clk      ; None                        ; None                      ; 14.098 ns               ;
; N/A                                     ; 69.95 MHz ( period = 14.295 ns )                    ; SetData:inst|count_rom[14] ; SetData:inst|count[17]    ; clk        ; clk      ; None                        ; None                      ; 14.098 ns               ;
; N/A                                     ; 69.95 MHz ( period = 14.295 ns )                    ; SetData:inst|count_rom[14] ; SetData:inst|count[18]    ; clk        ; clk      ; None                        ; None                      ; 14.098 ns               ;
; N/A                                     ; 69.95 MHz ( period = 14.295 ns )                    ; SetData:inst|count_rom[14] ; SetData:inst|count[5]     ; clk        ; clk      ; None                        ; None                      ; 14.098 ns               ;
; N/A                                     ; 70.00 MHz ( period = 14.285 ns )                    ; SetData:inst|count_rom[14] ; SetData:inst|count[24]    ; clk        ; clk      ; None                        ; None                      ; 14.088 ns               ;

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -