⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 fre_test.fit.rpt

📁 等精度数字频率计 的一个工程---包括vhdl源程序和编译后产生的相关文件
💻 RPT
📖 第 1 页 / 共 5 页
字号:
; 69       ; 79         ; 3        ; GND*                                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 70       ; 80         ; 3        ; GND*                                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 71       ; 81         ; 3        ; GND*                                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 72       ; 82         ; 3        ; GND*                                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 73       ; 84         ; 3        ; GND*                                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 74       ; 87         ; 3        ; GND*                                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 75       ; 88         ; 3        ; GND*                                     ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 76       ; 89         ; 2        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 77       ; 90         ; 2        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 78       ; 93         ; 2        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 79       ; 94         ; 2        ; BCLK                                     ; input  ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
; 80       ;            ; 2        ; VCCIO2                                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
; 81       ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
; 82       ;            ;          ; VCCINT                                   ; power  ;              ; 1.5V    ; --         ;                 ; --       ; --           ;
; 83       ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
; 84       ; 95         ; 2        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 85       ; 96         ; 2        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 86       ; 99         ; 2        ; DATA[1]                                  ; output ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
; 87       ; 100        ; 2        ; SEL[2]                                   ; input  ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
; 88       ; 101        ; 2        ; CL                                       ; input  ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
; 89       ; 105        ; 2        ; DATA[6]                                  ; output ; 3.3-V LVTTL  ;         ; Column I/O ; N               ; no       ; Off          ;
; 90       ; 106        ; 2        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 91       ; 109        ; 2        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 92       ; 110        ; 2        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 93       ;            ;          ; VCCINT                                   ; power  ;              ; 1.5V    ; --         ;                 ; --       ; --           ;
; 94       ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
; 95       ;            ; 2        ; VCCIO2                                   ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
; 96       ;            ;          ; GND                                      ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
; 97       ; 111        ; 2        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 98       ; 112        ; 2        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 99       ; 115        ; 2        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 100      ; 116        ; 2        ; GND*                                     ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
+----------+------------+----------+------------------------------------------+--------+--------------+---------+------------+-----------------+----------+--------------+


+------------------------------------------------------------------+
; Output Pin Default Load For Reported TCO                         ;
+---------------------+-------+------------------------------------+
; I/O Standard        ; Load  ; Termination Resistance             ;
+---------------------+-------+------------------------------------+
; 3.3-V LVTTL         ; 10 pF ; Not Available                      ;
; 3.3-V LVCMOS        ; 10 pF ; Not Available                      ;
; 2.5 V               ; 10 pF ; Not Available                      ;
; 1.8 V               ; 10 pF ; Not Available                      ;
; 1.5 V               ; 10 pF ; Not Available                      ;
; SSTL-3 Class I      ; 30 pF ; 50 Ohm (Parallel), 25 Ohm (Serial) ;
; SSTL-3 Class II     ; 30 pF ; 25 Ohm (Parallel), 25 Ohm (Serial) ;
; SSTL-2 Class I      ; 30 pF ; 50 Ohm (Parallel), 25 Ohm (Serial) ;
; SSTL-2 Class II     ; 30 pF ; 25 Ohm (Parallel), 25 Ohm (Serial) ;
; Differential SSTL-2 ; 10 pF ; (See SSTL-2)                       ;
+---------------------+-------+------------------------------------+
Note: User assignments will override these defaults. The user specified values are listed in the Output Pins and Bidir Pins tables.


+-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Fitter Resource Utilization by Entity                                                                                                                                                                             ;
+----------------------------+-------------+--------------+-------------+------+------+--------------+--------------+-------------------+------------------+-----------------+------------+-------------------------+
; Compilation Hierarchy Node ; Logic Cells ; LC Registers ; Memory Bits ; M4Ks ; Pins ; Virtual Pins ; LUT-Only LCs ; Register-Only LCs ; LUT/Register LCs ; Carry Chain LCs ; Packed LCs ; Full Hierarchy Name     ;
+----------------------------+-------------+--------------+-------------+------+------+--------------+--------------+-------------------+------------------+-----------------+------------+-------------------------+
; |fre_test                  ; 135 (1)     ; 33           ; 0           ; 0    ; 16   ; 0            ; 102 (0)      ; 0 (0)             ; 33 (1)           ; 62 (0)          ; 1 (0)      ; |fre_test               ;
;    |bzq:inst1|             ; 62 (62)     ; 0            ; 0           ; 0    ; 0    ; 0            ; 62 (62)      ; 0 (0)             ; 0 (0)            ; 31 (31)         ; 1 (1)      ; |fre_test|bzq:inst1     ;
;    |mux64_8:inst3|         ; 40 (40)     ; 0            ; 0           ; 0    ; 0    ; 0            ; 40 (40)      ; 0 (0)             ; 0 (0)            ; 0 (0)           ; 0 (0)      ; |fre_test|mux64_8:inst3 ;
;    |tf:inst2|              ; 32 (32)     ; 32           ; 0           ; 0    ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 32 (32)          ; 31 (31)         ; 0 (0)      ; |fre_test|tf:inst2      ;
+----------------------------+-------------+--------------+-------------+------+------+--------------+--------------+-------------------+------------------+-----------------+------------+-------------------------+
Note: For table entries with two numbers listed, the numbers in parentheses indicate the number of resources of the given type used by the specific entity alone. The numbers listed outside of parentheses indicate the total resources of the given type used by the specific entity and all of its sub-entities in the hierarchy.


+----------------------------------------------------------------------------------+
; Delay Chain Summary                                                              ;
+---------+----------+---------------+---------------+-----------------------+-----+
; Name    ; Pin Type ; Pad to Core 0 ; Pad to Core 1 ; Pad to Input Register ; TCO ;
+---------+----------+---------------+---------------+-----------------------+-----+
; START   ; Output   ; --            ; --            ; --                    ; --  ;
; DATA[7] ; Output   ; --            ; --            ; --                    ; --  ;
; DATA[6] ; Output   ; --            ; --            ; --                    ; --  ;
; DATA[5] ; Output   ; --            ; --            ; --                    ; --  ;
; DATA[4] ; Output   ; --            ; --            ; --                    ; --  ;
; DATA[3] ; Output   ; --            ; --            ; --                    ; --  ;
; DATA[2] ; Output   ; --            ; --            ; --                    ; --  ;
; DATA[1] ; Output   ; --            ; --            ; --                    ; --  ;
; DATA[0] ; Output   ; --            ; --            ; --                    ; --  ;
; BCLK    ; Input    ; OFF           ; OFF           ; --                    ; --  ;
; SEL[0]  ; Input    ; ON            ; ON            ; --                    ; --  ;
; SEL[1]  ; Input    ; ON            ; ON            ; --                    ; --  ;
; SEL[2]  ; Input    ; ON            ; ON            ; --                    ; --  ;
; CL      ; Input    ; ON            ; ON            ; --                    ; --  ;
; TCLK    ; Input    ; OFF           ; OFF           ; --                    ; --  ;
; CLR     ; Input    ; OFF           ; OFF           ; --                    ; --  ;
+---------+----------+---------------+---------------+-----------------------+-----+


+-----------------------------------------------------------------+
; Pad To Core Delay Chain Fanout                                  ;
+-----------------------------------+-------------------+---------+
; Source Pin / Fanout               ; Pad To Core Index ; Setting ;
+-----------------------------------+-------------------+---------+
; BCLK                              ;                   ;         ;
; SEL[0]                            ;                   ;         ;
;      - mux64_8:inst3|data[7]~3568 ; 0                 ; ON      ;
;      - mux64_8:inst3|data[7]~3569 ; 0                 ; ON      ;
;      - mux64_8:inst3|data[7]~3570 ; 0                 ; ON      ;
;      - mux64_8:inst3|data[6]~3573 ; 0                 ; ON      ;
;      - mux64_8:inst3|data[6]~3574 ; 0                 ; ON      ;
;      - mux64_8:inst3|data[6]~3575 ; 0                 ; ON      ;
;      - mux64_8:inst3|data[5]~3578 ; 0                 ; ON      ;
;      - mux64_8:inst3|data[5]~3579 ; 0                 ; ON      ;
;      - mux64_8:inst3|data[5]~3580 ; 0                 ; ON      ;
;      - mux64_8:inst3|data[4]~3583 ; 0                 ; ON      ;
;      - mux64_8:inst3|data[4]~3584 ; 0                 ; ON      ;
;      - mux64_8:inst3|data[4]~3585 ; 0                 ; ON      ;
;      - mux64_8:inst3|data[3]~3588 ; 0                 ; ON      ;
;      - mux64_8:inst3|data[3]~3589 ; 0                 ; ON      ;
;      - mux64_8:inst3|data[3]~3590 ; 0                 ; ON      ;
;      - mux64_8:inst3|data[2]~3593 ; 0                 ; ON      ;
;      - mux64_8:inst3|data[2]~3594 ; 0                 ; ON      ;
;      - mux64_8:inst3|data[2]~3595 ; 0                 ; ON      ;
;      - mux64_8:inst3|data[1]~3598 ; 0                 ; ON      ;
;      - mux64_8:inst3|data[1]~3599 ; 0                 ; ON      ;
;      - mux64_8:inst3|data[1]~3600 ; 0                 ; ON      ;
;      - mux64_8:inst3|data[0]~3603 ; 0                 ; ON      ;
;      - mux64_8:inst3|data[0]~3604 ; 0                 ; ON      ;
;      - mux64_8:inst3|data[0]~3605 ; 0                 ; ON      ;
; SEL[1]                            ;                   ;         ;
;      - mux64_8:inst3|data[7]~3568 ; 0                 ; ON      ;
;      - mux64_8:inst3|data[7]~3570 ; 0                 ; ON      ;
;      - mux64_8:inst3|data[7]~3571 ; 0                 ; ON      ;
;      - mux64_8:inst3|data[6]~3573 ; 0                 ; ON      ;
;      - mux64_8:inst3|data[6]~3575 ; 0                 ; ON      ;
;      - mux64_8:inst3|data[6]~3576 ; 0                 ; ON      ;
;      - mux64_8:inst3|data[5]~3578 ; 0                 ; ON      ;
;      - mux64_8:inst3|data[5]~3580 ; 0                 ; ON      ;
;      - mux64_8:inst3|data[5]~3581 ; 0                 ; ON      ;
;      - mux64_8:inst3|data[4]~3583 ; 0                 ; ON      ;
;      - mux64_8:inst3|data[4]~3585 ; 0                 ; ON      ;
;      - mux64_8:inst3|data[4]~3586 ; 0                 ; ON      ;
;      - mux64_8:inst3|data[3]~3588 ; 0                 ; ON      ;
;      - mux64_8:inst3|data[3]~3590 ; 0                 ; ON      ;
;      - mux64_8:inst3|data[3]~3591 ; 0                 ; ON      ;
;      - mux64_8:inst3|data[2]~3593 ; 0                 ; ON      ;
;      - mux64_8:inst3|data[2]~3595 ; 0                 ; ON      ;
;      - mux64_8:inst3|data[2]~3596 ; 0                 ; ON      ;
;      - mux64_8:inst3|data[1]~3598 ; 0                 ; ON      ;
;      - mux64_8:inst3|data[1]~3600 ; 0                 ; ON      ;
;      - mux64_8:inst3|data[1]~3601 ; 0                 ; ON      ;
;      - mux64_8:inst3|data[0]~3603 ; 0                 ; ON      ;

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -