⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 ch_fir.fit.rpt

📁 基于分布式算法的FPGA实现的FIR滤波器源码
💻 RPT
📖 第 1 页 / 共 5 页
字号:
; 1.5-V HSTL Class II              ; 0 pF  ; 25 Ohm (Parallel)                  ;
; 1.8-V HSTL Class I               ; 0 pF  ; 50 Ohm (Parallel)                  ;
; 1.8-V HSTL Class II              ; 0 pF  ; 25 Ohm (Parallel)                  ;
; Differential SSTL-2              ; 0 pF  ; (See SSTL-2)                       ;
; Differential 2.5-V SSTL Class II ; 0 pF  ; (See SSTL-2 Class II)              ;
; Differential 1.8-V SSTL Class I  ; 0 pF  ; (See 1.8-V SSTL Class I)           ;
; Differential 1.8-V SSTL Class II ; 0 pF  ; (See 1.8-V SSTL Class II)          ;
; Differential 1.5-V HSTL Class I  ; 0 pF  ; (See 1.5-V HSTL Class I)           ;
; Differential 1.5-V HSTL Class II ; 0 pF  ; (See 1.5-V HSTL Class II)          ;
; Differential 1.8-V HSTL Class I  ; 0 pF  ; (See 1.8-V HSTL Class I)           ;
; Differential 1.8-V HSTL Class II ; 0 pF  ; (See 1.8-V HSTL Class II)          ;
; LVDS                             ; 0 pF  ; 100 Ohm (Differential)             ;
; mini-LVDS                        ; 0 pF  ; 100 Ohm (Differential)             ;
; RSDS                             ; 0 pF  ; 100 Ohm (Differential)             ;
; Simple RSDS                      ; 0 pF  ; Not Available                      ;
; Differential LVPECL              ; 0 pF  ; 100 Ohm (Differential)             ;
+----------------------------------+-------+------------------------------------+
Note: User assignments will override these defaults. The user specified values are listed in the Output Pins and Bidir Pins tables.


+----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Fitter Resource Utilization by Entity                                                                                                                                                                                                                                                                                                        ;
+-------------------------------------------------+-------------+---------------------------+---------------+-------------+------+--------------+---------+-----------+------+--------------+--------------+-------------------+------------------+--------------------------------------------------------------------------------------------+
; Compilation Hierarchy Node                      ; Logic Cells ; Dedicated Logic Registers ; I/O Registers ; Memory Bits ; M4Ks ; DSP Elements ; DSP 9x9 ; DSP 18x18 ; Pins ; Virtual Pins ; LUT-Only LCs ; Register-Only LCs ; LUT/Register LCs ; Full Hierarchy Name                                                                        ;
+-------------------------------------------------+-------------+---------------------------+---------------+-------------+------+--------------+---------+-----------+------+--------------+--------------+-------------------+------------------+--------------------------------------------------------------------------------------------+
; |CH_FIR                                         ; 117 (0)     ; 116 (0)                   ; 0 (0)         ; 160         ; 1    ; 0            ; 0       ; 0         ; 21   ; 0            ; 1 (0)        ; 70 (0)            ; 46 (0)           ; |CH_FIR                                                                                    ;
;    |LATCH8:inst1|                               ; 11 (11)     ; 11 (11)                   ; 0 (0)         ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 0 (0)        ; 11 (11)           ; 0 (0)            ; |CH_FIR|LATCH8:inst1                                                                       ;
;    |controller:inst3|                           ; 10 (0)      ; 9 (0)                     ; 0 (0)         ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 1 (0)        ; 0 (0)             ; 9 (0)            ; |CH_FIR|controller:inst3                                                                   ;
;       |cc:inst|                                 ; 5 (5)       ; 4 (4)                     ; 0 (0)         ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 1 (1)        ; 0 (0)             ; 4 (4)            ; |CH_FIR|controller:inst3|cc:inst                                                           ;
;       |div9:inst1|                              ; 5 (5)       ; 5 (5)                     ; 0 (0)         ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 5 (5)            ; |CH_FIR|controller:inst3|div9:inst1                                                        ;
;    |input_process:inst|                         ; 75 (0)      ; 75 (0)                    ; 0 (0)         ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 0 (0)        ; 59 (0)            ; 16 (0)           ; |CH_FIR|input_process:inst                                                                 ;
;       |Serial_adder4:inst|                      ; 8 (0)       ; 4 (0)                     ; 0 (0)         ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 8 (0)            ; |CH_FIR|input_process:inst|Serial_adder4:inst                                              ;
;          |serial_adder:\label1:0:serial_adderx| ; 2 (2)       ; 1 (1)                     ; 0 (0)         ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 2 (2)            ; |CH_FIR|input_process:inst|Serial_adder4:inst|serial_adder:\label1:0:serial_adderx         ;
;          |serial_adder:\label1:1:serial_adderx| ; 2 (2)       ; 1 (1)                     ; 0 (0)         ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 2 (2)            ; |CH_FIR|input_process:inst|Serial_adder4:inst|serial_adder:\label1:1:serial_adderx         ;
;          |serial_adder:\label1:2:serial_adderx| ; 2 (2)       ; 1 (1)                     ; 0 (0)         ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 2 (2)            ; |CH_FIR|input_process:inst|Serial_adder4:inst|serial_adder:\label1:2:serial_adderx         ;
;          |serial_adder:\label1:3:serial_adderx| ; 2 (2)       ; 1 (1)                     ; 0 (0)         ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 2 (2)            ; |CH_FIR|input_process:inst|Serial_adder4:inst|serial_adder:\label1:3:serial_adderx         ;
;       |ptos:inst2|                              ; 8 (8)       ; 8 (8)                     ; 0 (0)         ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 8 (8)            ; |CH_FIR|input_process:inst|ptos:inst2                                                      ;
;       |shiftregister:inst1|                     ; 63 (0)      ; 63 (0)                    ; 0 (0)         ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 0 (0)        ; 59 (0)            ; 4 (0)            ; |CH_FIR|input_process:inst|shiftregister:inst1                                             ;
;          |shift_reg:\label2:0:shift_regx|       ; 9 (9)       ; 9 (9)                     ; 0 (0)         ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 0 (0)        ; 9 (9)             ; 0 (0)            ; |CH_FIR|input_process:inst|shiftregister:inst1|shift_reg:\label2:0:shift_regx              ;
;          |shift_reg:\label2:1:shift_regx|       ; 9 (9)       ; 9 (9)                     ; 0 (0)         ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 0 (0)        ; 9 (9)             ; 0 (0)            ; |CH_FIR|input_process:inst|shiftregister:inst1|shift_reg:\label2:1:shift_regx              ;
;          |shift_reg:\label2:2:shift_regx|       ; 9 (9)       ; 9 (9)                     ; 0 (0)         ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 0 (0)        ; 8 (8)             ; 1 (1)            ; |CH_FIR|input_process:inst|shiftregister:inst1|shift_reg:\label2:2:shift_regx              ;
;          |shift_reg:\label2:3:shift_regx|       ; 9 (9)       ; 9 (9)                     ; 0 (0)         ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 0 (0)        ; 9 (9)             ; 0 (0)            ; |CH_FIR|input_process:inst|shiftregister:inst1|shift_reg:\label2:3:shift_regx              ;
;          |shift_reg:\label2:4:shift_regx|       ; 9 (9)       ; 9 (9)                     ; 0 (0)         ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 0 (0)        ; 8 (8)             ; 1 (1)            ; |CH_FIR|input_process:inst|shiftregister:inst1|shift_reg:\label2:4:shift_regx              ;
;          |shift_reg:\label2:5:shift_regx|       ; 9 (9)       ; 9 (9)                     ; 0 (0)         ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 0 (0)        ; 8 (8)             ; 1 (1)            ; |CH_FIR|input_process:inst|shiftregister:inst1|shift_reg:\label2:5:shift_regx              ;
;          |shift_reg:\label2:6:shift_regx|       ; 9 (9)       ; 9 (9)                     ; 0 (0)         ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 0 (0)        ; 8 (8)             ; 1 (1)            ; |CH_FIR|input_process:inst|shiftregister:inst1|shift_reg:\label2:6:shift_regx              ;
;    |mac:inst2|                                  ; 21 (0)      ; 21 (0)                    ; 0 (0)         ; 160         ; 1    ; 0            ; 0       ; 0         ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 21 (0)           ; |CH_FIR|mac:inst2                                                                          ;
;       |rom:inst1|                               ; 0 (0)       ; 0 (0)                     ; 0 (0)         ; 160         ; 1    ; 0            ; 0       ; 0         ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 0 (0)            ; |CH_FIR|mac:inst2|rom:inst1                                                                ;
;          |altsyncram:altsyncram_component|      ; 0 (0)       ; 0 (0)                     ; 0 (0)         ; 160         ; 1    ; 0            ; 0       ; 0         ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 0 (0)            ; |CH_FIR|mac:inst2|rom:inst1|altsyncram:altsyncram_component                                ;
;             |altsyncram_jp61:auto_generated|    ; 0 (0)       ; 0 (0)                     ; 0 (0)         ; 160         ; 1    ; 0            ; 0       ; 0         ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 0 (0)            ; |CH_FIR|mac:inst2|rom:inst1|altsyncram:altsyncram_component|altsyncram_jp61:auto_generated ;
;       |sa:inst|                                 ; 21 (21)     ; 21 (21)                   ; 0 (0)         ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 21 (21)          ; |CH_FIR|mac:inst2|sa:inst                                                                  ;
+-------------------------------------------------+-------------+---------------------------+---------------+-------------+------+--------------+---------+-----------+------+--------------+--------------+-------------------+------------------+--------------------------------------------------------------------------------------------+
Note: For table entries with two numbers listed, the numbers in parentheses indicate the number of resources of the given type used by the specific entity alone. The numbers listed outside of parentheses indicate the total resources of the given type used by the specific entity and all of its sub-entities in the hierarchy.


+----------------------------------------------------------------------------------+
; Delay Chain Summary                                                              ;
+---------+----------+---------------+---------------+-----------------------+-----+
; Name    ; Pin Type ; Pad to Core 0 ; Pad to Core 1 ; Pad to Input Register ; TCO ;
+---------+----------+---------------+---------------+-----------------------+-----+
; Q[10]   ; Output   ; --            ; --            ; --                    ; --  ;
; Q[9]    ; Output   ; --            ; --            ; --                    ; --  ;
; Q[8]    ; Output   ; --            ; --            ; --                    ; --  ;
; Q[7]    ; Output   ; --            ; --            ; --                    ; --  ;
; Q[6]    ; Output   ; --            ; --            ; --                    ; --  ;
; Q[5]    ; Output   ; --            ; --            ; --                    ; --  ;
; Q[4]    ; Output   ; --            ; --            ; --                    ; --  ;
; Q[3]    ; Output   ; --            ; --            ; --                    ; --  ;
; Q[2]    ; Output   ; --            ; --            ; --                    ; --  ;
; Q[1]    ; Output   ; --            ; --            ; --                    ; --  ;
; Q[0]    ; Output   ; --            ; --            ; --                    ; --  ;
; clk     ; Input    ; 0             ; 0             ; --                    ; --  ;
; start   ; Input    ; 6             ; 6             ; --                    ; --  ;
; data[0] ; Input    ; 6             ; 6             ; --                    ; --  ;
; data[1] ; Input    ; 6             ; 6             ; --                    ; --  ;
; data[2] ; Input    ; 6             ; 6             ; --                    ; --  ;
; data[3] ; Input    ; 6             ; 6             ; --                    ; --  ;
; data[4] ; Input    ; 0             ; 0             ; --                    ; --  ;
; data[5] ; Input    ; 0             ; 0             ; --                    ; --  ;
; data[6] ; Input    ; 0             ; 0             ; --                    ; --  ;
; data[7] ; Input    ; 0             ; 0             ; --                    ; --  ;
+---------+----------+---------------+---------------+-----------------------+-----+


+-----------------------------------------------------------------------------------+
; Pad To Core Delay Chain Fanout                                                    ;
+-----------------------------------------------------+-------------------+---------+
; Source Pin / Fanout                                 ; Pad To Core Index ; Setting ;
+-----------------------------------------------------+-------------------+---------+
; clk                                                 ;                   ;         ;
; start                                               ;                   ;         ;
;      - controller:inst3|cc:inst|Selector0~8         ; 0                 ; 6       ;
;      - controller:inst3|cc:inst|present_state.s0~42 ; 0                 ; 6       ;
; data[0]                                             ;                   ;         ;
;      - input_process:inst|ptos:inst2|q_temP~105     ; 1                 ; 6       ;
; data[1]                                             ;                   ;         ;
;      - input_process:inst|ptos:inst2|q_temP~106     ; 0                 ; 6       ;
; data[2]                                             ;     

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -