📄 dds.sim.rpt
字号:
; |dds|AddrLock:inst3|ADDRLOCK[30] ; |dds|AddrLock:inst3|ADDRLOCK[30] ; regout ;
; |dds|AddrLock:inst3|ADDRLOCK[30] ; |dds|AddrLock:inst3|ADDRLOCK[30]~167COUT1_226 ; cout1 ;
; |dds|AddrLock:inst3|ADDROUT[8] ; |dds|AddrLock:inst3|ADDROUT[8] ; regout ;
; |dds|lpm_add_pharse:inst1|lpm_add_sub:lpm_add_sub_component|addcore:adder1_0[1]|a_csnbuffer:result_node|sout_node[9] ; |dds|lpm_add_pharse:inst1|lpm_add_sub:lpm_add_sub_component|addcore:adder1_0[1]|a_csnbuffer:result_node|sout_node[9] ; regout ;
; |dds|lpm_add_pharse:inst1|lpm_add_sub:lpm_add_sub_component|addcore:adder1_0[1]|a_csnbuffer:result_node|sout_node[9] ; |dds|lpm_add_pharse:inst1|lpm_add_sub:lpm_add_sub_component|addcore:adder1_0[1]|a_csnbuffer:result_node|sout_node[9]~121 ; cout0 ;
; |dds|lpm_add_pharse:inst1|lpm_add_sub:lpm_add_sub_component|addcore:adder1_0[1]|a_csnbuffer:result_node|sout_node[9] ; |dds|lpm_add_pharse:inst1|lpm_add_sub:lpm_add_sub_component|addcore:adder1_0[1]|a_csnbuffer:result_node|sout_node[9]~121COUT1_184 ; cout1 ;
; |dds|lpm_add_pharse:inst1|lpm_add_sub:lpm_add_sub_component|addcore:adder1_0[1]|a_csnbuffer:result_node|sout_node[10] ; |dds|lpm_add_pharse:inst1|lpm_add_sub:lpm_add_sub_component|addcore:adder1_0[1]|a_csnbuffer:result_node|sout_node[10] ; regout ;
; |dds|lpm_add_pharse:inst1|lpm_add_sub:lpm_add_sub_component|addcore:adder1_0[1]|a_csnbuffer:result_node|sout_node[10] ; |dds|lpm_add_pharse:inst1|lpm_add_sub:lpm_add_sub_component|addcore:adder1_0[1]|a_csnbuffer:result_node|sout_node[10]~125 ; cout0 ;
; |dds|lpm_add_pharse:inst1|lpm_add_sub:lpm_add_sub_component|addcore:adder1_0[1]|a_csnbuffer:result_node|sout_node[10] ; |dds|lpm_add_pharse:inst1|lpm_add_sub:lpm_add_sub_component|addcore:adder1_0[1]|a_csnbuffer:result_node|sout_node[10]~125COUT1_185 ; cout1 ;
; |dds|lpm_add_pharse:inst1|lpm_add_sub:lpm_add_sub_component|addcore:adder1_0[1]|a_csnbuffer:result_node|sout_node[11] ; |dds|lpm_add_pharse:inst1|lpm_add_sub:lpm_add_sub_component|addcore:adder1_0[1]|a_csnbuffer:result_node|sout_node[11] ; regout ;
; |dds|lpm_add_pharse:inst1|lpm_add_sub:lpm_add_sub_component|addcore:adder1_0[1]|a_csnbuffer:result_node|sout_node[11] ; |dds|lpm_add_pharse:inst1|lpm_add_sub:lpm_add_sub_component|addcore:adder1_0[1]|a_csnbuffer:result_node|sout_node[11]~129 ; cout0 ;
; |dds|lpm_add_pharse:inst1|lpm_add_sub:lpm_add_sub_component|addcore:adder1_0[1]|a_csnbuffer:result_node|sout_node[11] ; |dds|lpm_add_pharse:inst1|lpm_add_sub:lpm_add_sub_component|addcore:adder1_0[1]|a_csnbuffer:result_node|sout_node[11]~129COUT1_186 ; cout1 ;
; |dds|lpm_add_pharse:inst1|lpm_add_sub:lpm_add_sub_component|addcore:adder1_0[1]|a_csnbuffer:result_node|sout_node[12] ; |dds|lpm_add_pharse:inst1|lpm_add_sub:lpm_add_sub_component|addcore:adder1_0[1]|a_csnbuffer:result_node|sout_node[12] ; regout ;
; |dds|lpm_add_pharse:inst1|lpm_add_sub:lpm_add_sub_component|addcore:adder1_0[1]|a_csnbuffer:result_node|sout_node[12] ; |dds|lpm_add_pharse:inst1|lpm_add_sub:lpm_add_sub_component|addcore:adder1_0[1]|a_csnbuffer:result_node|sout_node[12]~133 ; cout ;
; |dds|lpm_add_pharse:inst1|lpm_add_sub:lpm_add_sub_component|addcore:adder1_0[1]|a_csnbuffer:result_node|sout_node[13] ; |dds|lpm_add_pharse:inst1|lpm_add_sub:lpm_add_sub_component|addcore:adder1_0[1]|a_csnbuffer:result_node|sout_node[13] ; regout ;
; |dds|lpm_add_pharse:inst1|lpm_add_sub:lpm_add_sub_component|addcore:adder1_0[1]|a_csnbuffer:result_node|sout_node[13] ; |dds|lpm_add_pharse:inst1|lpm_add_sub:lpm_add_sub_component|addcore:adder1_0[1]|a_csnbuffer:result_node|sout_node[13]~137COUT1_187 ; cout1 ;
; |dds|lpm_add_pharse:inst1|lpm_add_sub:lpm_add_sub_component|addcore:adder1_0[1]|a_csnbuffer:result_node|sout_node[14] ; |dds|lpm_add_pharse:inst1|lpm_add_sub:lpm_add_sub_component|addcore:adder1_0[1]|a_csnbuffer:result_node|sout_node[14] ; regout ;
; |dds|lpm_add_pharse:inst1|lpm_add_sub:lpm_add_sub_component|addcore:adder1_0[1]|a_csnbuffer:result_node|sout_node[14] ; |dds|lpm_add_pharse:inst1|lpm_add_sub:lpm_add_sub_component|addcore:adder1_0[1]|a_csnbuffer:result_node|sout_node[14]~141COUT1_188 ; cout1 ;
; |dds|lpm_add_pharse:inst1|lpm_add_sub:lpm_add_sub_component|addcore:adder1_0[1]|a_csnbuffer:result_node|sout_node[15] ; |dds|lpm_add_pharse:inst1|lpm_add_sub:lpm_add_sub_component|addcore:adder1_0[1]|a_csnbuffer:result_node|sout_node[15] ; regout ;
; |dds|clk ; |dds|clk ; combout ;
; |dds|q_out[13] ; |dds|q_out[13] ; padio ;
; |dds|q_out[12] ; |dds|q_out[12] ; padio ;
; |dds|q_out[11] ; |dds|q_out[11] ; padio ;
; |dds|q_out[10] ; |dds|q_out[10] ; padio ;
; |dds|q_out[9] ; |dds|q_out[9] ; padio ;
; |dds|q_out[8] ; |dds|q_out[8] ; padio ;
; |dds|q_out[7] ; |dds|q_out[7] ; padio ;
; |dds|q_out[6] ; |dds|q_out[6] ; padio ;
; |dds|q_out[5] ; |dds|q_out[5] ; padio ;
; |dds|q_out[4] ; |dds|q_out[4] ; padio ;
; |dds|q_out[3] ; |dds|q_out[3] ; padio ;
; |dds|q_out[2] ; |dds|q_out[2] ; padio ;
; |dds|q_out[1] ; |dds|q_out[1] ; padio ;
; |dds|q_out[0] ; |dds|q_out[0] ; padio ;
+-----------------------------------------------------------------------------------------------------------------------+------------------------------------------------------------------------------------------------------------------------------------+------------------+
The following table displays output ports that do not toggle to 1 during simulation.
+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Missing 1-Value Coverage ;
+-----------------------------------------------------------------------------------------------------------------------+-----------------------------------------------------------------------------------------------------------------------------------+------------------+
; Node Name ; Output Port Name ; Output Port Type ;
+-----------------------------------------------------------------------------------------------------------------------+-----------------------------------------------------------------------------------------------------------------------------------+------------------+
; |dds|AddrLock:inst3|ADDRLOCK[23] ; |dds|AddrLock:inst3|ADDRLOCK[23] ; regout ;
; |dds|AddrLock:inst3|ADDRLOCK[23] ; |dds|AddrLock:inst3|ADDRLOCK[23]~139 ; cout ;
; |dds|AddrLock:inst3|ADDRLOCK[24] ; |dds|AddrLock:inst3|ADDRLOCK[24] ; regout ;
; |dds|AddrLock:inst3|ADDRLOCK[24] ; |dds|AddrLock:inst3|ADDRLOCK[24]~143 ; cout0 ;
; |dds|AddrLock:inst3|ADDRLOCK[24] ; |dds|AddrLock:inst3|ADDRLOCK[24]~143COUT1_221 ; cout1 ;
; |dds|AddrLock:inst3|ADDRLOCK[25] ; |dds|AddrLock:inst3|ADDRLOCK[25]~147 ; cout0 ;
; |dds|AddrLock:inst3|ADDRLOCK[25] ; |dds|AddrLock:inst3|ADDRLOCK[25]~147COUT1_222 ; cout1 ;
; |dds|AddrLock:inst3|ADDRLOCK[26] ; |dds|AddrLock:inst3|ADDRLOCK[26]~151 ; cout0 ;
; |dds|AddrLock:inst3|ADDRLOCK[26] ; |dds|AddrLock:inst3|ADDRLOCK[26]~151COUT1_223 ; cout1 ;
; |dds|AddrLock:inst3|ADDRLOCK[27] ; |dds|AddrLock:inst3|ADDRLOCK[27]~155 ; cout0 ;
; |dds|AddrLock:inst3|ADDRLOCK[27] ; |dds|AddrLock:inst3|ADDRLOCK[27]~155COUT1_224 ; cout1 ;
; |dds|AddrLock:inst3|ADDRLOCK[28] ; |dds|AddrLock:inst3|ADDRLOCK[28]~159 ; cout ;
; |dds|AddrLock:inst3|ADDRLOCK[29] ; |dds|AddrLock:inst3|ADDRLOCK[29]~163 ; cout0 ;
; |dds|AddrLock:inst3|ADDRLOCK[30] ; |dds|AddrLock:inst3|ADDRLOCK[30]~167 ; cout0 ;
; |dds|lpm_add_pharse:inst1|lpm_add_sub:lpm_add_sub_component|addcore:adder1_0[1]|a_csnbuffer:result_node|sout_node[7] ; |dds|lpm_add_pharse:inst1|lpm_add_sub:lpm_add_sub_component|addcore:adder1_0[1]|a_csnbuffer:result_node|sout_node[7] ; regout ;
; |dds|lpm_add_pharse:inst1|lpm_add_sub:lpm_add_sub_component|addcore:adder1_0[1]|a_csnbuffer:result_node|sout_node[7] ; |dds|lpm_add_pharse:inst1|lpm_add_sub:lpm_add_sub_component|addcore:adder1_0[1]|a_csnbuffer:result_node|sout_node[7]~113 ; cout ;
; |dds|AddrLock:inst3|ADDRLOCK[22] ; |dds|AddrLock:inst3|ADDRLOCK[22] ; regout ;
; |dds|AddrLock:inst3|ADDRLOCK[22] ; |dds|AddrLock:inst3|ADDRLOCK[22]~171 ; cout0 ;
; |dds|AddrLock:inst3|ADDRLOCK[22] ; |dds|AddrLock:inst3|ADDRLOCK[22]~171COUT1_220 ; cout1 ;
; |dds|lpm_add_pharse:inst1|lpm_add_sub:lpm_add_sub_component|addcore:adder1_0[1]|a_csnbuffer:result_node|sout_node[8] ; |dds|lpm_add_pharse:inst1|lpm_add_sub:lpm_add_sub_component|addcore:adder1_0[1]|a_csnbuffer:result_node|sout_node[8] ; regout ;
; |dds|lpm_add_pharse:inst1|lpm_add_sub:lpm_add_sub_component|addcore:adder1_0[1]|a_csnbuffer:result_node|sout_node[8] ; |dds|lpm_add_pharse:inst1|lpm_add_sub:lpm_add_sub_component|addcore:adder1_0[1]|a_csnbuffer:result_node|sout_node[8]~117 ; cout0 ;
; |dds|lpm_add_pharse:inst1|lpm_add_sub:lpm_add_sub_component|addcore:adder1_0[1]|a_csnbuffer:result_node|sout_node[8] ; |dds|lpm_add_pharse:inst1|lpm_add_sub:lpm_add_sub_component|addcore:adder1_0[1]|a_csnbuffer:result_node|sout_node[8]~117COUT1_183 ; cout1 ;
; |dds|lpm_add_pharse:inst1|lpm_add_sub:lpm_add_sub_component|addcore:adder1_0[1]|a_csnbuffer:result_node|sout_node[13] ; |dds|lpm_add_pharse:inst1|lpm_add_sub:lpm_add_sub_component|addcore:adder1_0[1]|a_csnbuffer:result_node|sout_node[13]~137 ; cout0 ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -