⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 dds51.fit.rpt

📁 DDs直接数字频率合成器的源代码
💻 RPT
📖 第 1 页 / 共 5 页
字号:
; Name                        ; DPLL:inst4|altpll:altpll_component|pll ;
+-----------------------------+----------------------------------------+
; PLL type                    ; -                                      ;
; Scan chain                  ; None                                   ;
; PLL mode                    ; Normal                                 ;
; Feedback source             ; --                                     ;
; Compensate clock            ; clock0                                 ;
; Switchover on loss of clock ; --                                     ;
; Switchover counter          ; --                                     ;
; Primary clock               ; --                                     ;
; Input frequency 0           ; 40.0 MHz                               ;
; Input frequency 1           ; --                                     ;
; Nominal PFD frequency       ; 40.0 MHz                               ;
; Nominal VCO frequency       ; 800.0 MHz                              ;
; Freq min lock               ; 24.55 MHz                              ;
; Freq max lock               ; 50.0 MHz                               ;
; Clock Offset                ; 0 ps                                   ;
; M VCO Tap                   ; 0                                      ;
; M Initial                   ; 1                                      ;
; M value                     ; 20                                     ;
; N value                     ; 1                                      ;
; M counter delay             ; --                                     ;
; N counter delay             ; --                                     ;
; M2 value                    ; --                                     ;
; N2 value                    ; --                                     ;
; SS counter                  ; --                                     ;
; Downspread                  ; --                                     ;
; Spread frequency            ; --                                     ;
; enable0 counter             ; --                                     ;
; enable1 counter             ; --                                     ;
; Real time reconfigurable    ; --                                     ;
; Scan chain MIF file         ; --                                     ;
; Preserve counter order      ; Off                                    ;
; PLL location                ; PLL_1                                  ;
; Inclk0 signal               ; clk                                    ;
; Inclk1 signal               ; --                                     ;
+-----------------------------+----------------------------------------+


+-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; PLL Usage                                                                                                                                                                                             ;
+------------------------------------------+--------------+------+-----+------------------+-------------+-------+------------+---------+---------------+---------------+------------+---------+---------+
; Name                                     ; Output Clock ; Mult ; Div ; Output Frequency ; Phase Shift ; Delay ; Duty Cycle ; Counter ; Counter Delay ; Counter Value ; High / Low ; Initial ; VCO Tap ;
+------------------------------------------+--------------+------+-----+------------------+-------------+-------+------------+---------+---------------+---------------+------------+---------+---------+
; DPLL:inst4|altpll:altpll_component|_clk0 ; clock0       ; 2    ; 1   ; 80.0 MHz         ; 0 (0 ps)    ; 0 ps  ; 50/50      ; G1      ; --            ; 10            ; 5/5 Even   ; 1       ; 0       ;
+------------------------------------------+--------------+------+-----+------------------+-------------+-------+------------+---------+---------------+---------------+------------+---------+---------+


+------------------------------------------------------------------+
; Output Pin Default Load For Reported TCO                         ;
+---------------------+-------+------------------------------------+
; I/O Standard        ; Load  ; Termination Resistance             ;
+---------------------+-------+------------------------------------+
; LVTTL               ; 10 pF ; Not Available                      ;
; LVCMOS              ; 10 pF ; Not Available                      ;
; 2.5 V               ; 10 pF ; Not Available                      ;
; 1.8 V               ; 10 pF ; Not Available                      ;
; 1.5 V               ; 10 pF ; Not Available                      ;
; SSTL-3 Class I      ; 30 pF ; 50 Ohm (Parallel), 25 Ohm (Serial) ;
; SSTL-3 Class II     ; 30 pF ; 25 Ohm (Parallel), 25 Ohm (Serial) ;
; SSTL-2 Class I      ; 30 pF ; 50 Ohm (Parallel), 25 Ohm (Serial) ;
; SSTL-2 Class II     ; 30 pF ; 25 Ohm (Parallel), 25 Ohm (Serial) ;
; Differential SSTL-2 ; 30 pF ; (See SSTL-2)                       ;
; LVDS                ; 4 pF  ; 100 Ohm (Differential)             ;
; RSDS                ; 0 pF  ; 100 Ohm (Differential)             ;
+---------------------+-------+------------------------------------+
Note: User assignments will override these defaults. The user specified values are listed in the Output Pins and Bidir Pins tables.


+-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Fitter Resource Utilization by Entity                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 ;
+---------------------------------------------------------------------------------------------------+-------------+--------------+-------------+------+--------------+--------------+-------------------+------------------+-----------------+------------+-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Compilation Hierarchy Node                                                                        ; Logic Cells ; LC Registers ; Memory Bits ; Pins ; Virtual Pins ; LUT-Only LCs ; Register-Only LCs ; LUT/Register LCs ; Carry Chain LCs ; Packed LCs ; Full Hierarchy Name                                                                                                                                                                                                                                         ;
+---------------------------------------------------------------------------------------------------+-------------+--------------+-------------+------+--------------+--------------+-------------------+------------------+-----------------+------------+-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; |dds                                                                                              ; 596 (1)     ; 473          ; 41984       ; 11   ; 0            ; 123 (1)      ; 130 (0)           ; 343 (0)          ; 127 (0)         ; 25 (2)     ; |dds                                                                                                                                                                                                                                                        ;
;    |AddrLock:inst3|                                                                               ; 32 (32)     ; 32           ; 0           ; 0    ; 0            ; 0 (0)        ; 16 (16)           ; 16 (16)          ; 16 (16)         ; 0 (0)      ; |dds|AddrLock:inst3                                                                                                                                                                                                                                         ;
;    |DPLL:inst4|                                                                                   ; 0 (0)       ; 0            ; 0           ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; 0 (0)      ; |dds|DPLL:inst4                                                                                                                                                                                                                                             ;
;       |altpll:altpll_component|                                                                   ; 0 (0)       ; 0            ; 0           ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; 0 (0)      ; |dds|DPLL:inst4|altpll:altpll_component                                                                                                                                                                                                                     ;
;    |lpm_add_pharse:inst1|                                                                         ; 33 (0)      ; 33           ; 0           ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 33 (0)           ; 33 (0)          ; 0 (0)      ; |dds|lpm_add_pharse:inst1                                                                                                                                                                                                                                   ;
;       |lpm_add_sub:lpm_add_sub_component|                                                         ; 33 (0)      ; 33           ; 0           ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 33 (0)           ; 33 (0)          ; 0 (0)      ; |dds|lpm_add_pharse:inst1|lpm_add_sub:lpm_add_sub_component                                                                                                                                                                                                 ;
;          |addcore:adder1[0]|                                                                      ; 17 (0)      ; 17           ; 0           ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 17 (0)           ; 17 (0)          ; 0 (0)      ; |dds|lpm_add_pharse:inst1|lpm_add_sub:lpm_add_sub_component|addcore:adder1[0]                                                                                                                                                                               ;
;             |a_csnbuffer:result_node|                                                             ; 17 (17)     ; 17           ; 0           ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 17 (17)          ; 17 (17)         ; 0 (0)      ; |dds|lpm_add_pharse:inst1|lpm_add_sub:lpm_add_sub_component|addcore:adder1[0]|a_csnbuffer:result_node                                                                                                                                                       ;
;          |addcore:adder1_0[1]|                                                                    ; 16 (0)      ; 16           ; 0           ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 16 (0)           ; 16 (0)          ; 0 (0)      ; |dds|lpm_add_pharse:inst1|lpm_add_sub:lpm_add_sub_component|addcore:adder1_0[1]                                                                                                                                                                             ;
;             |a_csnbuffer:result_node|                                                             ; 16 (16)     ; 16           ; 0           ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 16 (16)          ; 16 (16)         ; 0 (0)      ; |dds|lpm_add_pharse:inst1|lpm_add_sub:lpm_add_sub_component|addcore:adder1_0[1]|a_csnbuffer:result_node                                                                                                                                                     ;
;    |lpm_constant0:inst2|                                                                          ; 89 (0)      ; 75           ; 0           ; 0    ; 0            ; 14 (0)       ; 22 (0)            ; 53 (0)           ; 0 (0)           ; 0 (0)      ; |dds|lpm_constant0:inst2                                                                                                                                                                                                                                    ;
;       |lpm_constant0_lpm_constant_ama:lpm_constant0_lpm_constant_ama_component|                   ; 89 (0)      ; 75           ; 0           ; 0    ; 0            ; 14 (0)       ; 22 (0)            ; 53 (0)           ; 0 (0)           ; 0 (0)      ; |dds|lpm_constant0:inst2|lpm_constant0_lpm_constant_ama:lpm_constant0_lpm_constant_ama_component                                                                                                                                                            ;
;          |sld_mod_ram_rom:mgl_prim1|                                                              ; 89 (72)     ; 75           ; 0           ; 0    ; 0            ; 14 (5)       ; 22 (22)           ; 53 (45)          ; 0 (0)           ; 0 (0)      ; |dds|lpm_constant0:inst2|lpm_constant0_lpm_constant_ama:lpm_constant0_lpm_constant_ama_component|sld_mod_ram_rom:mgl_prim1                                                                                                                                  ;
;             |sld_rom_sr:\constant_logic_gen:name_gen:info_rom_sr|                                 ; 17 (17)     ; 8            ; 0           ; 0    ; 0            ; 9 (9)        ; 0 (0)             ; 8 (8)            ; 0 (0)           ; 0 (0)      ; |dds|lpm_constant0:inst2|lpm_constant0_lpm_constant_ama:lpm_constant0_lpm_constant_ama_component|sld_mod_ram_rom:mgl_prim1|sld_rom_sr:\constant_logic_gen:name_gen:info_rom_sr                                                                              ;
;    |lpm_rom0:inst|                                                                                ; 60 (0)      ; 38           ; 5120        ; 0    ; 0            ; 22 (0)       ; 2 (0)             ; 36 (0)           ; 18 (0)          ; 0 (0)      ; |dds|lpm_rom0:inst                                                                                                                                                                                                                                          ;
;       |altsyncram:altsyncram_component|                                                           ; 60 (0)      ; 38           ; 5120        ; 0    ; 0            ; 22 (0)       ; 2 (0)             ; 36 (0)           ; 18 (0)          ; 0 (0)      ; |dds|lpm_rom0:inst|altsyncram:altsyncram_component                                                                                                                                                                                                          ;
;          |altsyncram_p0u:auto_generated|                                                          ; 60 (0)      ; 38           ; 5120        ; 0    ; 0            ; 22 (0)       ; 2 (0)             ; 36 (0)           ; 18 (0)          ; 0 (0)      ; |dds|lpm_rom0:inst|altsyncram:altsyncram_component|altsyncram_p0u:auto_generated                                                                                                                                                                            ;
;             |altsyncram_6r92:altsyncram1|                                                         ; 0 (0)       ; 0            ; 5120        ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; 0 (0)      ; |dds|lpm_rom0:inst|altsyncram:altsyncram_component|altsyncram_p0u:auto_generated|altsyncram_6r92:altsyncram1                                                                                                                                                ;
;             |sld_mod_ram_rom:mgl_prim2|                                                           ; 60 (41)     ; 38           ; 0           ; 0    ; 0            ; 22 (12)      ; 2 (2)             ; 36 (27)          ; 18 (13)         ; 0 (0)      ; |dds|lpm_rom0:inst|altsyncram:altsyncram_component|altsyncram_p0u:auto_generated|sld_mod_ram_rom:mgl_prim2                          

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -