📄 clock.tan.rpt
字号:
; Cut off read during write signal paths ; On ; ; ; ;
; Cut off feedback from I/O pins ; On ; ; ; ;
; Report Combined Fast/Slow Timing ; Off ; ; ; ;
; Ignore Clock Settings ; Off ; ; ; ;
; Analyze latches as synchronous elements ; On ; ; ; ;
; Enable Recovery/Removal analysis ; Off ; ; ; ;
; Enable Clock Latency ; Off ; ; ; ;
; Use TimeQuest Timing Analyzer ; Off ; ; ; ;
+-------------------------------------------------------+--------------------+------+----+-------------+
+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Settings Summary ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
; Clock Node Name ; Clock Setting Name ; Type ; Fmax Requirement ; Early Latency ; Late Latency ; Based on ; Multiply Base Fmax by ; Divide Base Fmax by ; Offset ; Phase offset ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
; clk2 ; ; User Pin ; None ; 0.000 ns ; 0.000 ns ; -- ; N/A ; N/A ; N/A ; ;
; clk ; ; User Pin ; None ; 0.000 ns ; 0.000 ns ; -- ; N/A ; N/A ; N/A ; ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Setup: 'clk2' ;
+-------+------------------------------------------------+----------------+----------------+------------+----------+-----------------------------+---------------------------+-------------------------+
; Slack ; Actual fmax (period) ; From ; To ; From Clock ; To Clock ; Required Setup Relationship ; Required Longest P2P Time ; Actual Longest P2P Time ;
+-------+------------------------------------------------+----------------+----------------+------------+----------+-----------------------------+---------------------------+-------------------------+
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; decode[1]~reg0 ; t[2] ; clk2 ; clk2 ; None ; None ; 3.134 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; decode[1]~reg0 ; tempt[0] ; clk2 ; clk2 ; None ; None ; 3.064 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; decode[1]~reg0 ; tempt[3] ; clk2 ; clk2 ; None ; None ; 3.047 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; decode[0]~reg0 ; tempt[3] ; clk2 ; clk2 ; None ; None ; 3.003 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; decode[0]~reg0 ; t[2] ; clk2 ; clk2 ; None ; None ; 2.950 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; decode[0]~reg0 ; tempt[0] ; clk2 ; clk2 ; None ; None ; 2.934 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; tempt[3] ; show[0]~reg0 ; clk2 ; clk2 ; None ; None ; 2.907 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; t[3] ; show[4]~reg0 ; clk2 ; clk2 ; None ; None ; 2.880 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; t[0] ; show[0]~reg0 ; clk2 ; clk2 ; None ; None ; 2.855 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; t[1] ; show[0]~reg0 ; clk2 ; clk2 ; None ; None ; 2.782 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; t[2] ; show[4]~reg0 ; clk2 ; clk2 ; None ; None ; 2.771 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; t[2] ; show[6]~reg0 ; clk2 ; clk2 ; None ; None ; 2.733 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; decode[1]~reg0 ; tempt[1] ; clk2 ; clk2 ; None ; None ; 2.715 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; t[1] ; show[6]~reg0 ; clk2 ; clk2 ; None ; None ; 2.704 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; t[1] ; show[4]~reg0 ; clk2 ; clk2 ; None ; None ; 2.694 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; t[2] ; show[3]~reg0 ; clk2 ; clk2 ; None ; None ; 2.672 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; t[2] ; show[2]~reg0 ; clk2 ; clk2 ; None ; None ; 2.671 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; tempt[3] ; show[2]~reg0 ; clk2 ; clk2 ; None ; None ; 2.669 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; decode[0]~reg0 ; t[3] ; clk2 ; clk2 ; None ; None ; 2.676 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; decode[1]~reg0 ; t[3] ; clk2 ; clk2 ; None ; None ; 2.675 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; tempt[0] ; show[0]~reg0 ; clk2 ; clk2 ; None ; None ; 2.665 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; tempt[2] ; show[1]~reg0 ; clk2 ; clk2 ; None ; None ; 2.629 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; decode[1]~reg0 ; t[0] ; clk2 ; clk2 ; None ; None ; 2.625 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; t[0] ; show[1]~reg0 ; clk2 ; clk2 ; None ; None ; 2.620 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; decode[1]~reg0 ; t[1] ; clk2 ; clk2 ; None ; None ; 2.608 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; tempt[0] ; show[5]~reg0 ; clk2 ; clk2 ; None ; None ; 2.587 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; t[0] ; show[3]~reg0 ; clk2 ; clk2 ; None ; None ; 2.582 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; t[0] ; show[2]~reg0 ; clk2 ; clk2 ; None ; None ; 2.580 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; decode[0]~reg0 ; tempt[2] ; clk2 ; clk2 ; None ; None ; 2.584 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; tempt[1] ; show[0]~reg0 ; clk2 ; clk2 ; None ; None ; 2.545 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; t[1] ; show[1]~reg0 ; clk2 ; clk2 ; None ; None ; 2.555 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; t[3] ; show[6]~reg0 ; clk2 ; clk2 ; None ; None ; 2.545 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; tempt[1] ; show[2]~reg0 ; clk2 ; clk2 ; None ; None ; 2.522 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; tempt[2] ; show[2]~reg0 ; clk2 ; clk2 ; None ; None ; 2.486 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; decode[0]~reg0 ; tempt[1] ; clk2 ; clk2 ; None ; None ; 2.503 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; decode[0]~reg0 ; t[0] ; clk2 ; clk2 ; None ; None ; 2.492 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; decode[0]~reg0 ; t[1] ; clk2 ; clk2 ; None ; None ; 2.472 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; tempt[1] ; show[1]~reg0 ; clk2 ; clk2 ; None ; None ; 2.455 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; t[3] ; show[5]~reg0 ; clk2 ; clk2 ; None ; None ; 2.443 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; tempt[3] ; show[3]~reg0 ; clk2 ; clk2 ; None ; None ; 2.419 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; decode[1]~reg0 ; tempt[2] ; clk2 ; clk2 ; None ; None ; 2.439 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; tempt[0] ; show[2]~reg0 ; clk2 ; clk2 ; None ; None ; 2.403 ns ;
; N/A ; Restricted to 275.03 MHz ( period = 3.636 ns ) ; tempt[2] ; show[0]~reg0 ; clk2 ; clk2 ; None ; None ; 2.405 ns ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -