📄 sram_2.tan.rpt
字号:
; 94.418 ns ; 179.15 MHz ( period = 5.582 ns ) ; tmp_addr[16] ; SRAM_ADDR[17]~reg0 ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; 100.000 ns ; 99.795 ns ; 5.377 ns ;
; 94.418 ns ; 179.15 MHz ( period = 5.582 ns ) ; tmp_addr[16] ; SRAM_ADDR[15]~reg0 ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; 100.000 ns ; 99.795 ns ; 5.377 ns ;
; 94.418 ns ; 179.15 MHz ( period = 5.582 ns ) ; tmp_addr[16] ; SRAM_ADDR[1]~reg0 ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; 100.000 ns ; 99.795 ns ; 5.377 ns ;
; 94.421 ns ; 179.24 MHz ( period = 5.579 ns ) ; tmp_addr[2] ; tmp_data[8] ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; 100.000 ns ; 99.775 ns ; 5.354 ns ;
; 94.425 ns ; 179.37 MHz ( period = 5.575 ns ) ; tmp_addr[5] ; tmp_data[6] ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; 100.000 ns ; 99.778 ns ; 5.353 ns ;
; 94.425 ns ; 179.37 MHz ( period = 5.575 ns ) ; tmp_addr[16] ; tmp_addr[17] ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; 100.000 ns ; 99.790 ns ; 5.365 ns ;
; 94.428 ns ; 179.47 MHz ( period = 5.572 ns ) ; tmp_addr[16] ; SRAM_DQ[13]~reg0 ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; 100.000 ns ; 99.808 ns ; 5.380 ns ;
; 94.428 ns ; 179.47 MHz ( period = 5.572 ns ) ; tmp_addr[16] ; SRAM_DQ[14]~reg0 ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; 100.000 ns ; 99.808 ns ; 5.380 ns ;
; 94.428 ns ; 179.47 MHz ( period = 5.572 ns ) ; tmp_addr[16] ; SRAM_DQ[15]~reg0 ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; 100.000 ns ; 99.808 ns ; 5.380 ns ;
; 94.432 ns ; 179.60 MHz ( period = 5.568 ns ) ; tmp_addr[3] ; tmp_data[15] ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; 100.000 ns ; 99.775 ns ; 5.343 ns ;
; 94.432 ns ; 179.60 MHz ( period = 5.568 ns ) ; tmp_addr[16] ; tmp_addr[0] ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; 100.000 ns ; 99.787 ns ; 5.355 ns ;
; 94.432 ns ; 179.60 MHz ( period = 5.568 ns ) ; tmp_addr[16] ; tmp_addr[3] ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; 100.000 ns ; 99.787 ns ; 5.355 ns ;
; 94.432 ns ; 179.60 MHz ( period = 5.568 ns ) ; tmp_addr[16] ; tmp_addr[2] ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; 100.000 ns ; 99.787 ns ; 5.355 ns ;
; 94.432 ns ; 179.60 MHz ( period = 5.568 ns ) ; tmp_addr[16] ; tmp_addr[1] ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; 100.000 ns ; 99.787 ns ; 5.355 ns ;
; 94.437 ns ; 179.76 MHz ( period = 5.563 ns ) ; tmp_addr[2] ; tmp_addr[15] ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; 100.000 ns ; 99.785 ns ; 5.348 ns ;
; 94.437 ns ; 179.76 MHz ( period = 5.563 ns ) ; tmp_addr[2] ; tmp_addr[16] ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; 100.000 ns ; 99.785 ns ; 5.348 ns ;
; 94.437 ns ; 179.76 MHz ( period = 5.563 ns ) ; tmp_addr[2] ; tmp_addr[6] ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; 100.000 ns ; 99.785 ns ; 5.348 ns ;
; 94.437 ns ; 179.76 MHz ( period = 5.563 ns ) ; tmp_addr[2] ; tmp_addr[13] ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; 100.000 ns ; 99.785 ns ; 5.348 ns ;
; 94.437 ns ; 179.76 MHz ( period = 5.563 ns ) ; tmp_addr[2] ; tmp_addr[12] ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; 100.000 ns ; 99.785 ns ; 5.348 ns ;
; 94.437 ns ; 179.76 MHz ( period = 5.563 ns ) ; tmp_addr[2] ; tmp_addr[8] ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; 100.000 ns ; 99.785 ns ; 5.348 ns ;
; 94.437 ns ; 179.76 MHz ( period = 5.563 ns ) ; tmp_addr[2] ; tmp_addr[9] ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; 100.000 ns ; 99.785 ns ; 5.348 ns ;
; 94.443 ns ; 179.95 MHz ( period = 5.557 ns ) ; tmp_addr[1] ; SRAM_ADDR[6]~reg0 ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; 100.000 ns ; 99.768 ns ; 5.325 ns ;
; 94.443 ns ; 179.95 MHz ( period = 5.557 ns ) ; tmp_addr[16] ; tmp_data[8] ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; 100.000 ns ; 99.776 ns ; 5.333 ns ;
; 94.446 ns ; 180.05 MHz ( period = 5.554 ns ) ; tmp_addr[12] ; tmp_data[15] ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; 100.000 ns ; 99.776 ns ; 5.330 ns ;
; 94.448 ns ; 180.12 MHz ( period = 5.552 ns ) ; tmp_addr[2] ; SRAM_ADDR[14]~reg0 ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; 100.000 ns ; 99.787 ns ; 5.339 ns ;
; 94.448 ns ; 180.12 MHz ( period = 5.552 ns ) ; tmp_addr[2] ; SRAM_ADDR[12]~reg0 ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; 100.000 ns ; 99.787 ns ; 5.339 ns ;
; 94.448 ns ; 180.12 MHz ( period = 5.552 ns ) ; tmp_addr[2] ; SRAM_ADDR[11]~reg0 ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; 100.000 ns ; 99.787 ns ; 5.339 ns ;
; 94.452 ns ; 180.25 MHz ( period = 5.548 ns ) ; tmp_addr[5] ; SRAM_ADDR[9]~reg0 ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; 100.000 ns ; 99.796 ns ; 5.344 ns ;
; 94.452 ns ; 180.25 MHz ( period = 5.548 ns ) ; tmp_addr[5] ; SRAM_ADDR[5]~reg0 ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; 100.000 ns ; 99.796 ns ; 5.344 ns ;
; 94.452 ns ; 180.25 MHz ( period = 5.548 ns ) ; tmp_addr[5] ; SRAM_DQ[12]~reg0 ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; 100.000 ns ; 99.796 ns ; 5.344 ns ;
; 94.452 ns ; 180.25 MHz ( period = 5.548 ns ) ; tmp_addr[5] ; SRAM_DQ[10]~reg0 ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; 100.000 ns ; 99.796 ns ; 5.344 ns ;
; 94.452 ns ; 180.25 MHz ( period = 5.548 ns ) ; tmp_addr[5] ; SRAM_DQ[8]~reg0 ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; 100.000 ns ; 99.796 ns ; 5.344 ns ;
; 94.452 ns ; 180.25 MHz ( period = 5.548 ns ) ; tmp_addr[5] ; SRAM_DQ[11]~reg0 ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; 100.000 ns ; 99.796 ns ; 5.344 ns ;
; 94.452 ns ; 180.25 MHz ( period = 5.548 ns ) ; tmp_addr[5] ; SRAM_DQ[9]~reg0 ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; 100.000 ns ; 99.796 ns ; 5.344 ns ;
; 94.452 ns ; 180.25 MHz ( period = 5.548 ns ) ; tmp_addr[5] ; SRAM_DQ[4]~reg0 ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; 100.000 ns ; 99.796 ns ; 5.344 ns ;
; 94.452 ns ; 180.25 MHz ( period = 5.548 ns ) ; tmp_addr[5] ; SRAM_DQ[7]~reg0 ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; 100.000 ns ; 99.796 ns ; 5.344 ns ;
; 94.452 ns ; 180.25 MHz ( period = 5.548 ns ) ; tmp_addr[5] ; SRAM_DQ[6]~reg0 ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; 100.000 ns ; 99.796 ns ; 5.344 ns ;
; 94.452 ns ; 180.25 MHz ( period = 5.548 ns ) ; tmp_addr[5] ; SRAM_DQ[5]~reg0 ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; 100.000 ns ; 99.796 ns ; 5.344 ns ;
; 94.452 ns ; 180.25 MHz ( period = 5.548 ns ) ; tmp_addr[5] ; SRAM_DQ[0]~reg0 ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; 100.000 ns ; 99.796 ns ; 5.344 ns ;
; 94.452 ns ; 180.25 MHz ( period = 5.548 ns ) ; tmp_addr[5] ; SRAM_DQ[1]~reg0 ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; 100.000 ns ; 99.796 ns ; 5.344 ns ;
; 94.452 ns ; 180.25 MHz ( period = 5.548 ns ) ; tmp_addr[5] ; SRAM_DQ[3]~reg0 ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; 100.000 ns ; 99.796 ns ; 5.344 ns ;
; 94.452 ns ; 180.25 MHz ( period = 5.548 ns ) ; tmp_addr[5] ; SRAM_DQ[2]~reg0 ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; 100.000 ns ; 99.796 ns ; 5.344 ns ;
; 94.452 ns ; 180.25 MHz ( period = 5.548 ns ) ; tmp_addr[5] ; SRAM_DQ[0]~en ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; 100.000 ns ; 99.796 ns ; 5.344 ns ;
; 94.454 ns ; 180.31 MHz ( period = 5.546 ns ) ; tmp_addr[4] ; tmp_data[14] ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; 100.000 ns ; 99.778 ns ; 5.324 ns ;
; 94.454 ns ; 180.31 MHz ( period = 5.546 ns ) ; tmp_addr[15] ; tmp_data[9] ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; 100.000 ns ; 99.776 ns ; 5.322 ns ;
; 94.459 ns ; 180.47 MHz ( period = 5.541 ns ) ; tmp_addr[16] ; tmp_addr[15] ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; 100.000 ns ; 99.786 ns ; 5.327 ns ;
; 94.459 ns ; 180.47 MHz ( period = 5.541 ns ) ; tmp_addr[16] ; tmp_addr[16] ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; 100.000 ns ; 99.786 ns ; 5.327 ns ;
; 94.459 ns ; 180.47 MHz ( period = 5.541 ns ) ; tmp_addr[16] ; tmp_addr[6] ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; 100.000 ns ; 99.786 ns ; 5.327 ns ;
; 94.459 ns ; 180.47 MHz ( period = 5.541 ns ) ; tmp_addr[16] ; tmp_addr[13] ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; 100.000 ns ; 99.786 ns ; 5.327 ns ;
; 94.459 ns ; 180.47 MHz ( period = 5.541 ns ) ; tmp_addr[16] ; tmp_addr[12] ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; 100.000 ns ; 99.786 ns ; 5.327 ns ;
; 94.459 ns ; 180.47 MHz ( period = 5.541 ns ) ; tmp_addr[16] ; tmp_addr[8] ; CLK_10MHZ:M1|altpll:altpll_component|_clk0 ; CLK_10M
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -