📄 i2c.tan.rpt
字号:
; 13.925 ns ; 120.53 MHz ( period = 8.297 ns ) ; cnt_scan[0] ; phase3 ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.588 ns ;
; 13.927 ns ; 120.55 MHz ( period = 8.295 ns ) ; cnt_delay[15] ; main_state.10 ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.586 ns ;
; 13.962 ns ; 121.07 MHz ( period = 8.260 ns ) ; i2c_state.write_data ; inner_state.ack ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.551 ns ;
; 13.974 ns ; 121.24 MHz ( period = 8.248 ns ) ; i2c_state.read_ini ; main_state.00 ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.539 ns ;
; 13.975 ns ; 121.26 MHz ( period = 8.247 ns ) ; cnt_delay[9] ; cnt_delay[13] ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.538 ns ;
; 13.976 ns ; 121.27 MHz ( period = 8.246 ns ) ; i2c_state.sendaddr ; inner_state.ack ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.537 ns ;
; 13.978 ns ; 121.30 MHz ( period = 8.244 ns ) ; cnt_delay[9] ; cnt_delay[10] ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.535 ns ;
; 13.983 ns ; 121.37 MHz ( period = 8.239 ns ) ; cnt_delay[9] ; cnt_delay[12] ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.530 ns ;
; 13.985 ns ; 121.40 MHz ( period = 8.237 ns ) ; cnt_delay[9] ; cnt_delay[8] ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.528 ns ;
; 13.988 ns ; 121.45 MHz ( period = 8.234 ns ) ; cnt_delay[9] ; cnt_delay[18] ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.525 ns ;
; 13.992 ns ; 121.51 MHz ( period = 8.230 ns ) ; main_state.01 ; sda_buf ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.521 ns ;
; 13.998 ns ; 121.60 MHz ( period = 8.224 ns ) ; i2c_state.read_data ; main_state.00 ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.515 ns ;
; 13.999 ns ; 121.61 MHz ( period = 8.223 ns ) ; phase3 ; inner_state.fourth ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.514 ns ;
; 14.000 ns ; 121.62 MHz ( period = 8.222 ns ) ; phase3 ; inner_state.third ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.513 ns ;
; 14.001 ns ; 121.64 MHz ( period = 8.221 ns ) ; phase3 ; inner_state.second ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.512 ns ;
; 14.003 ns ; 121.67 MHz ( period = 8.219 ns ) ; cnt_delay[13] ; main_state.10 ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.510 ns ;
; 14.011 ns ; 121.79 MHz ( period = 8.211 ns ) ; cnt_delay[4] ; cnt_delay[0] ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.502 ns ;
; 14.011 ns ; 121.79 MHz ( period = 8.211 ns ) ; phase3 ; inner_state.fifth ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.502 ns ;
; 14.017 ns ; 121.88 MHz ( period = 8.205 ns ) ; phase3 ; inner_state.sixth ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.496 ns ;
; 14.027 ns ; 122.03 MHz ( period = 8.195 ns ) ; inner_state.ack ; main_state.10 ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.486 ns ;
; 14.028 ns ; 122.04 MHz ( period = 8.194 ns ) ; i2c_state.read_ini ; inner_state.first ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.485 ns ;
; 14.043 ns ; 122.26 MHz ( period = 8.179 ns ) ; cnt_delay[0] ; cnt_delay[16] ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.470 ns ;
; 14.067 ns ; 122.62 MHz ( period = 8.155 ns ) ; cnt_delay[4] ; main_state.00 ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.446 ns ;
; 14.081 ns ; 122.84 MHz ( period = 8.141 ns ) ; cnt_delay[14] ; main_state.10 ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.432 ns ;
; 14.090 ns ; 122.97 MHz ( period = 8.132 ns ) ; inner_state.start ; inner_state.fourth ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.423 ns ;
; 14.091 ns ; 122.99 MHz ( period = 8.131 ns ) ; i2c_state.read_data ; sda_buf ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.422 ns ;
; 14.091 ns ; 122.99 MHz ( period = 8.131 ns ) ; inner_state.start ; inner_state.third ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.422 ns ;
; 14.092 ns ; 123.00 MHz ( period = 8.130 ns ) ; cnt_delay[1] ; cnt_delay[9] ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.421 ns ;
; 14.092 ns ; 123.00 MHz ( period = 8.130 ns ) ; inner_state.start ; inner_state.second ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.421 ns ;
; 14.102 ns ; 123.15 MHz ( period = 8.120 ns ) ; inner_state.start ; inner_state.fifth ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.411 ns ;
; 14.108 ns ; 123.24 MHz ( period = 8.114 ns ) ; inner_state.start ; inner_state.sixth ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.405 ns ;
; 14.146 ns ; 123.82 MHz ( period = 8.076 ns ) ; cnt_delay[19] ; main_state.01 ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.367 ns ;
; 14.146 ns ; 123.82 MHz ( period = 8.076 ns ) ; i2c_state.read_ini ; inner_state.seventh ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.367 ns ;
; 14.156 ns ; 123.98 MHz ( period = 8.066 ns ) ; cnt_delay[3] ; cnt_delay[0] ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.357 ns ;
; 14.161 ns ; 124.05 MHz ( period = 8.061 ns ) ; cnt_delay[16] ; cnt_delay[0] ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.352 ns ;
; 14.164 ns ; 124.10 MHz ( period = 8.058 ns ) ; cnt_scan[0] ; phase1 ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.349 ns ;
; 14.172 ns ; 124.22 MHz ( period = 8.050 ns ) ; i2c_state.read_ini ; main_state.10 ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.341 ns ;
; 14.172 ns ; 124.22 MHz ( period = 8.050 ns ) ; i2c_state.ini ; inner_state.fourth ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.341 ns ;
; 14.177 ns ; 124.30 MHz ( period = 8.045 ns ) ; cnt_delay[9] ; cnt_delay[15] ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.336 ns ;
; 14.187 ns ; 124.46 MHz ( period = 8.035 ns ) ; cnt_delay[1] ; cnt_delay[18] ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.326 ns ;
; 14.194 ns ; 124.56 MHz ( period = 8.028 ns ) ; cnt_delay[18] ; main_state.10 ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.319 ns ;
; 14.199 ns ; 124.64 MHz ( period = 8.023 ns ) ; cnt_delay[0] ; cnt_delay[13] ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.314 ns ;
; 14.200 ns ; 124.66 MHz ( period = 8.022 ns ) ; main_state.01 ; inner_state.fifth ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.313 ns ;
; 14.202 ns ; 124.69 MHz ( period = 8.020 ns ) ; cnt_delay[0] ; cnt_delay[10] ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.311 ns ;
; 14.207 ns ; 124.77 MHz ( period = 8.015 ns ) ; cnt_delay[0] ; cnt_delay[12] ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.306 ns ;
; 14.209 ns ; 124.80 MHz ( period = 8.013 ns ) ; cnt_delay[0] ; cnt_delay[8] ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.304 ns ;
; 14.212 ns ; 124.84 MHz ( period = 8.010 ns ) ; cnt_delay[3] ; main_state.00 ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.301 ns ;
; 14.212 ns ; 124.84 MHz ( period = 8.010 ns ) ; cnt_delay[0] ; cnt_delay[18] ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.301 ns ;
; 14.217 ns ; 124.92 MHz ( period = 8.005 ns ) ; cnt_delay[16] ; main_state.00 ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.296 ns ;
; 14.217 ns ; 124.92 MHz ( period = 8.005 ns ) ; inner_state.stop ; inner_state.seventh ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.296 ns ;
; 14.227 ns ; 125.08 MHz ( period = 7.995 ns ) ; i2c_state.sendaddr ; inner_state.seventh ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.286 ns ;
; 14.233 ns ; 125.17 MHz ( period = 7.989 ns ) ; cnt_delay[6] ; start_delaycnt ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.280 ns ;
; 14.234 ns ; 125.19 MHz ( period = 7.988 ns ) ; cnt_delay[19] ; main_state.00 ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.279 ns ;
; 14.234 ns ; 125.19 MHz ( period = 7.988 ns ) ; cnt_delay[15] ; main_state.01 ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.279 ns ;
; 14.240 ns ; 125.28 MHz ( period = 7.982 ns ) ; inner_state.ack ; inner_state.ack ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.273 ns ;
; 14.244 ns ; 125.34 MHz ( period = 7.978 ns ) ; i2c_state.read_data ; inner_state.start ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.269 ns ;
; 14.244 ns ; 125.34 MHz ( period = 7.978 ns ) ; cnt_delay[1] ; cnt_delay[11] ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.269 ns ;
; 14.255 ns ; 125.52 MHz ( period = 7.967 ns ) ; cnt_delay[1] ; cnt_delay[14] ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.258 ns ;
; 14.259 ns ; 125.58 MHz ( period = 7.963 ns ) ; cnt_delay[1] ; cnt_delay[17] ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.254 ns ;
; 14.263 ns ; 125.64 MHz ( period = 7.959 ns ) ; cnt_delay[0] ; cnt_delay[9] ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.250 ns ;
; 14.269 ns ; 125.74 MHz ( period = 7.953 ns ) ; cnt_delay[8] ; cnt_delay[15] ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.244 ns ;
; 14.279 ns ; 125.90 MHz ( period = 7.943 ns ) ; i2c_state.ini ; inner_state.third ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.234 ns ;
; 14.287 ns ; 126.02 MHz ( period = 7.935 ns ) ; cnt_delay[1] ; cnt_delay[0] ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.226 ns ;
; 14.288 ns ; 126.04 MHz ( period = 7.934 ns ) ; cnt_delay[2] ; cnt_delay[0] ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.225 ns ;
; 14.294 ns ; 126.14 MHz ( period = 7.928 ns ) ; inner_state.ack ; inner_state.first ; clk ; clk ; 22.222 ns ; 21.513 ns ; 7.219 ns ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -