⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 sin.fit.rpt

📁 基于Quartus II 5.0编写的正弦波发生器
💻 RPT
📖 第 1 页 / 共 5 页
字号:
; 85       ; 67         ; 3        ; fword[3]             ; input  ; LVTTL        ;         ; Row I/O    ; N               ;
; 86       ; 68         ; 3        ; ^CONF_DONE           ;        ;              ;         ; --         ;                 ;
; 87       ; 69         ; 3        ; ^nSTATUS             ;        ;              ;         ; --         ;                 ;
; 88       ; 70         ; 3        ; #altera_reserved_tck ; input  ; LVTTL        ;         ; --         ; N               ;
; 89       ; 71         ; 3        ; #altera_reserved_tms ; input  ; LVTTL        ;         ; --         ; N               ;
; 90       ; 72         ; 3        ; #altera_reserved_tdo ; output ; LVTTL        ;         ; --         ; N               ;
; 91       ; 73         ; 3        ; GND*                 ;        ;              ;         ; Row I/O    ;                 ;
; 92       ; 74         ; 3        ; GND+                 ;        ;              ;         ; Row I/O    ;                 ;
; 93       ; 75         ; 3        ; GND+                 ;        ;              ;         ; Row I/O    ;                 ;
; 94       ; 76         ; 3        ; GND*                 ;        ;              ;         ; Row I/O    ;                 ;
; 95       ; 77         ; 3        ; #altera_reserved_tdi ; input  ; LVTTL        ;         ; --         ; N               ;
; 96       ; 78         ; 3        ; GND*                 ;        ;              ;         ; Row I/O    ;                 ;
; 97       ; 79         ; 3        ; GND*                 ;        ;              ;         ; Row I/O    ;                 ;
; 98       ; 80         ; 3        ; GND*                 ;        ;              ;         ; Row I/O    ;                 ;
; 99       ; 81         ; 3        ; GND*                 ;        ;              ;         ; Row I/O    ;                 ;
; 100      ; 82         ; 3        ; GND*                 ;        ;              ;         ; Row I/O    ;                 ;
; 101      ;            ;          ; GND                  ; gnd    ;              ;         ; --         ;                 ;
; 102      ;            ; 3        ; VCCIO3               ; power  ;              ; 3.3V    ; --         ;                 ;
; 103      ; 83         ; 3        ; GND*                 ;        ;              ;         ; Row I/O    ;                 ;
; 104      ; 84         ; 3        ; GND*                 ;        ;              ;         ; Row I/O    ;                 ;
; 105      ; 85         ; 3        ; GND*                 ;        ;              ;         ; Row I/O    ;                 ;
; 106      ; 86         ; 3        ; GND*                 ;        ;              ;         ; Row I/O    ;                 ;
; 107      ; 87         ; 3        ; GND*                 ;        ;              ;         ; Row I/O    ;                 ;
; 108      ; 88         ; 3        ; GND*                 ;        ;              ;         ; Row I/O    ;                 ;
; 109      ; 89         ; 2        ; GND*                 ;        ;              ;         ; Column I/O ;                 ;
; 110      ; 90         ; 2        ; GND*                 ;        ;              ;         ; Column I/O ;                 ;
; 111      ; 91         ; 2        ; GND*                 ;        ;              ;         ; Column I/O ;                 ;
; 112      ; 92         ; 2        ; GND*                 ;        ;              ;         ; Column I/O ;                 ;
; 113      ; 93         ; 2        ; GND*                 ;        ;              ;         ; Column I/O ;                 ;
; 114      ; 94         ; 2        ; GND*                 ;        ;              ;         ; Column I/O ;                 ;
; 115      ;            ; 2        ; VCCIO2               ; power  ;              ; 3.3V    ; --         ;                 ;
; 116      ;            ;          ; GND                  ; gnd    ;              ;         ; --         ;                 ;
; 117      ;            ;          ; VCCINT               ; power  ;              ; 1.5V    ; --         ;                 ;
; 118      ;            ;          ; GND                  ; gnd    ;              ;         ; --         ;                 ;
; 119      ; 95         ; 2        ; GND*                 ;        ;              ;         ; Column I/O ;                 ;
; 120      ; 96         ; 2        ; GND*                 ;        ;              ;         ; Column I/O ;                 ;
; 121      ; 97         ; 2        ; GND*                 ;        ;              ;         ; Column I/O ;                 ;
; 122      ; 98         ; 2        ; fword[1]             ; input  ; LVTTL        ;         ; Column I/O ; N               ;
; 123      ; 99         ; 2        ; GND*                 ;        ;              ;         ; Column I/O ;                 ;
; 124      ; 100        ; 2        ; fword[7]             ; input  ; LVTTL        ;         ; Column I/O ; N               ;
; 125      ; 101        ; 2        ; dout[6]              ; output ; LVTTL        ;         ; Column I/O ; N               ;
; 126      ; 102        ; 2        ; fword[6]             ; input  ; LVTTL        ;         ; Column I/O ; N               ;
; 127      ; 103        ; 2        ; dout[5]              ; output ; LVTTL        ;         ; Column I/O ; N               ;
; 128      ; 104        ; 2        ; GND*                 ;        ;              ;         ; Column I/O ;                 ;
; 129      ; 105        ; 2        ; dout[4]              ; output ; LVTTL        ;         ; Column I/O ; N               ;
; 130      ; 106        ; 2        ; GND*                 ;        ;              ;         ; Column I/O ;                 ;
; 131      ; 107        ; 2        ; GND*                 ;        ;              ;         ; Column I/O ;                 ;
; 132      ; 108        ; 2        ; GND*                 ;        ;              ;         ; Column I/O ;                 ;
; 133      ; 109        ; 2        ; GND*                 ;        ;              ;         ; Column I/O ;                 ;
; 134      ; 110        ; 2        ; GND*                 ;        ;              ;         ; Column I/O ;                 ;
; 135      ;            ;          ; VCCINT               ; power  ;              ; 1.5V    ; --         ;                 ;
; 136      ;            ;          ; GND                  ; gnd    ;              ;         ; --         ;                 ;
; 137      ;            ; 2        ; VCCIO2               ; power  ;              ; 3.3V    ; --         ;                 ;
; 138      ;            ;          ; GND                  ; gnd    ;              ;         ; --         ;                 ;
; 139      ; 111        ; 2        ; GND*                 ;        ;              ;         ; Column I/O ;                 ;
; 140      ; 112        ; 2        ; GND*                 ;        ;              ;         ; Column I/O ;                 ;
; 141      ; 113        ; 2        ; GND*                 ;        ;              ;         ; Column I/O ;                 ;
; 142      ; 114        ; 2        ; GND*                 ;        ;              ;         ; Column I/O ;                 ;
; 143      ; 115        ; 2        ; GND*                 ;        ;              ;         ; Column I/O ;                 ;
; 144      ; 116        ; 2        ; GND*                 ;        ;              ;         ; Column I/O ;                 ;
+----------+------------+----------+----------------------+--------+--------------+---------+------------+-----------------+


+------------------------------------------------------------------+
; Output Pin Default Load For Reported TCO                         ;
+---------------------+-------+------------------------------------+
; I/O Standard        ; Load  ; Termination Resistance             ;
+---------------------+-------+------------------------------------+
; LVTTL               ; 10 pF ; Not Available                      ;
; LVCMOS              ; 10 pF ; Not Available                      ;
; 2.5 V               ; 10 pF ; Not Available                      ;
; 1.8 V               ; 10 pF ; Not Available                      ;
; 1.5 V               ; 10 pF ; Not Available                      ;
; SSTL-3 Class I      ; 30 pF ; 50 Ohm (Parallel), 25 Ohm (Serial) ;
; SSTL-3 Class II     ; 30 pF ; 25 Ohm (Parallel), 25 Ohm (Serial) ;
; SSTL-2 Class I      ; 30 pF ; 50 Ohm (Parallel), 25 Ohm (Serial) ;
; SSTL-2 Class II     ; 30 pF ; 25 Ohm (Parallel), 25 Ohm (Serial) ;
; Differential SSTL-2 ; 30 pF ; (See SSTL-2)                       ;
; LVDS                ; 4 pF  ; 100 Ohm (Differential)             ;
; RSDS                ; 0 pF  ; 100 Ohm (Differential)             ;
+---------------------+-------+------------------------------------+
Note: User assignments will override these defaults. The user specified values are listed in the Output Pins and Bidir Pins tables.


+----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Fitter Resource Utilization by Entity                                                                                                                                                                                                                                                                                                                                      ;
+---------------------------------------------------------------------+-------------+--------------+-------------+------+--------------+--------------+-------------------+------------------+-----------------+-------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Compilation Hierarchy Node                                          ; Logic Cells ; LC Registers ; Memory Bits ; Pins ; Virtual Pins ; LUT-Only LCs ; Register-Only LCs ; LUT/Register LCs ; Carry Chain LCs ; Full Hierarchy Name                                                                                                                                         ;
+---------------------------------------------------------------------+-------------+--------------+-------------+------+--------------+--------------+-------------------+------------------+-----------------+-------------------------------------------------------------------------------------------------------------------------------------------------------------+
; |sin                                                                ; 168 (0)     ; 116          ; 8192        ; 17   ; 0            ; 52 (0)       ; 18 (0)            ; 98 (0)           ; 34 (0)          ; |sin                                                                                                                                                        ;
;    |data_rom:u3|                                                    ; 62 (0)      ; 37           ; 8192        ; 0    ; 0            ; 25 (0)       ; 4 (0)             ; 33 (0)           ; 19 (0)          ; |sin|data_rom:u3                                                                                                                                            ;
;       |altsyncram:altsyncram_component|                             ; 62 (0)      ; 37           ; 8192        ; 0    ; 0            ; 25 (0)       ; 4 (0)             ; 33 (0)           ; 19 (0)          ; |sin|data_rom:u3|altsyncram:altsyncram_component                                                                                                            ;
;          |altsyncram_cfu:auto_generated|                            ; 62 (0)      ; 37           ; 8192        ; 0    ; 0            ; 25 (0)       ; 4 (0)             ; 33 (0)           ; 19 (0)          ; |sin|data_rom:u3|altsyncram:altsyncram_component|altsyncram_cfu:auto_generated                                                                              ;
;             |altsyncram_aac2:altsyncram1|                           ; 0 (0)       ; 0            ; 8192        ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |sin|data_rom:u3|altsyncram:altsyncram_component|altsyncram_cfu:auto_generated|altsyncram_aac2:altsyncram1                                                  ;
;             |sld_mod_ram_rom:mgl_prim2|                             ; 62 (39)     ; 37           ; 0           ; 0    ; 0            ; 25 (11)      ; 4 (4)             ; 33 (24)          ; 19 (14)         ; |sin|data_rom:u3|altsyncram:altsyncram_component|altsyncram_cfu:auto_generated|sld_mod_ram_rom:mgl_prim2                                                    ;
;                |sld_rom_sr:\ram_rom_logic_gen:name_gen:info_rom_sr| ; 23 (23)     ; 9            ; 0           ; 0    ; 0            ; 14 (14)      ; 0 (0)             ; 9 (9)            ; 5 (5)           ; |sin|data_rom:u3|altsyncram:altsyncram_component|altsyncram_cfu:auto_generated|sld_mod_ram_rom:mgl_prim2|sld_rom_sr:\ram_rom_logic_gen:name_gen:info_rom_sr ;
;    |reg16b:u2|                                                      ; 10 (10)     ; 10           ; 0           ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 10 (10)          ; 10 (10)         ; |sin|reg16b:u2                                                                                                                                              ;
;    |sld_hub:sld_hub_inst|                                           ; 96 (22)     ; 69           ; 0           ; 0    ; 0            ; 27 (16)      ; 14 (0)            ; 55 (6)           ; 5 (0)           ; |sin|sld_hub:sld_hub_inst                                                                                                                                   ;
;       |lpm_decode:instruction_decoder|                              ; 5 (0)       ; 5            ; 0           ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 5 (0)            ; 0 (0)           ; |sin|sld_hub:sld_hub_inst|lpm_decode:instruction_decoder                                                                                                    ;
;          |decode_9ie:auto_generated|                                ; 5 (5)       ; 5            ; 0           ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 5 (5)            ; 0 (0)           ; |sin|sld_hub:sld_hub_inst|lpm_decode:instruction_decoder|decode_9ie:auto_generated                                                                          ;
;       |lpm_shiftreg:jtag_ir_register|                               ; 10 (10)     ; 10           ; 0           ; 0    ; 0            ; 0 (0)        ; 8 (8)             ; 2 (2)            ; 0 (0)           ; |sin|sld_hub:sld_hub_inst|lpm_shiftreg:jtag_ir_register                                                                                                     ;
;       |sld_dffex:BROADCAST|                                         ; 1 (1)       ; 1            ; 0           ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 1 (1)            ; 0 (0)           ; |sin|sld_hub:sld_hub_inst|sld_dffex:BROADCAST                                                                                                               ;
;       |sld_dffex:IRF_ENA_0|                                         ; 1 (1)       ; 1            ; 0           ; 0    ; 0            ; 0 (0)        ; 1 (1)             ; 0 (0)            ; 0 (0)           ; |sin|sld_hub:sld_hub_inst|sld_dffex:IRF_ENA_0                                                                                                               ;
;       |sld_dffex:IRF_ENA|                                           ; 1 (1)       ; 1            ; 0           ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 1 (1)            ; 0 (0)           ; |sin|sld_hub:sld_hub_inst|sld_dffex:IRF_ENA                                                                                                                 ;
;       |sld_dffex:IRSR|                                              ; 7 (7)       ; 6            ; 0           ; 0    ; 0            ; 1 (1)        ; 0 (0)             ; 6 (6)            ; 0 (0)           ; |sin|sld_hub:sld_hub_inst|sld_dffex:IRSR                                                                                                                    ;

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -