⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 ledwater.fit.rpt

📁 流水灯 Verylog编写的 Quartus II平台的简单设计实例 附仿真波形
💻 RPT
📖 第 1 页 / 共 3 页
字号:
+------+----------+---------+-------+--------+----------------------+------------------+
; Name ; Location ; Fan-Out ; Usage ; Global ; Global Resource Used ; Global Line Name ;
+------+----------+---------+-------+--------+----------------------+------------------+
; CLK  ; PIN_83   ; 12      ; Clock ; yes    ; On                   ; --               ;
+------+----------+---------+-------+--------+----------------------+------------------+


+---------------------------------------------------------------------+
; Global & Other Fast Signals                                         ;
+------+----------+---------+----------------------+------------------+
; Name ; Location ; Fan-Out ; Global Resource Used ; Global Line Name ;
+------+----------+---------+----------------------+------------------+
; CLK  ; PIN_83   ; 12      ; On                   ; --               ;
+------+----------+---------+----------------------+------------------+


+---------------------------------+
; Non-Global High Fan-Out Signals ;
+-----------+---------------------+
; Name      ; Fan-Out             ;
+-----------+---------------------+
; LREGN[1]  ; 13                  ;
; LREGN[2]  ; 13                  ;
; LREGN[12] ; 13                  ;
; LREGN[11] ; 13                  ;
; LREGN[10] ; 13                  ;
; LREGN[9]  ; 13                  ;
; LREGN[8]  ; 13                  ;
; LREGN[7]  ; 13                  ;
; LREGN[6]  ; 13                  ;
; LREGN[5]  ; 13                  ;
; LREGN[4]  ; 13                  ;
; LREGN[3]  ; 13                  ;
+-----------+---------------------+


+------------------------------------------------+
; Interconnect Usage Summary                     ;
+----------------------------+-------------------+
; Interconnect Resource Type ; Usage             ;
+----------------------------+-------------------+
; Output enables             ; 0 / 6 ( 0 % )     ;
; PIA buffers                ; 24 / 288 ( 8 % )  ;
; PIAs                       ; 36 / 288 ( 13 % ) ;
+----------------------------+-------------------+


+----------------------------------------------------------------------------+
; LAB External Interconnect                                                  ;
+----------------------------------------------+-----------------------------+
; LAB External Interconnects  (Average = 4.50) ; Number of LABs  (Total = 3) ;
+----------------------------------------------+-----------------------------+
; 0                                            ; 5                           ;
; 1                                            ; 0                           ;
; 2                                            ; 0                           ;
; 3                                            ; 0                           ;
; 4                                            ; 0                           ;
; 5                                            ; 0                           ;
; 6                                            ; 0                           ;
; 7                                            ; 0                           ;
; 8                                            ; 0                           ;
; 9                                            ; 0                           ;
; 10                                           ; 0                           ;
; 11                                           ; 0                           ;
; 12                                           ; 3                           ;
+----------------------------------------------+-----------------------------+


+----------------------------------------------------------------------+
; LAB Macrocells                                                       ;
+----------------------------------------+-----------------------------+
; Number of Macrocells  (Average = 1.50) ; Number of LABs  (Total = 3) ;
+----------------------------------------+-----------------------------+
; 0                                      ; 5                           ;
; 1                                      ; 0                           ;
; 2                                      ; 2                           ;
; 3                                      ; 0                           ;
; 4                                      ; 0                           ;
; 5                                      ; 0                           ;
; 6                                      ; 0                           ;
; 7                                      ; 0                           ;
; 8                                      ; 1                           ;
+----------------------------------------+-----------------------------+


+--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Logic Cell Interconnection                                                                                                                                                                                                                                                           ;
+-----+------------+--------------------------------------------------------------------------------------------------------------------------------+----------------------------------------------------------------------------------------------------------------------------------+
; LAB ; Logic Cell ; Input                                                                                                                          ; Output                                                                                                                           ;
+-----+------------+--------------------------------------------------------------------------------------------------------------------------------+----------------------------------------------------------------------------------------------------------------------------------+
;  C  ; LC35       ; CLK, LREGN[1], LREGN[2], LREGN[3], LREGN[4], LREGN[5], LREGN[6], LREGN[7], LREGN[8], LREGN[9], LREGN[11], LREGN[12], LREGN[10] ; LREGN[3], LREGN[4], LREGN[5], LREGN[6], LREGN[7], LREGN[8], LREGN[9], LREGN[10], LREGN[11], L[11], LREGN[12], LREGN[2], LREGN[1] ;
;  C  ; LC37       ; CLK, LREGN[1], LREGN[2], LREGN[3], LREGN[4], LREGN[5], LREGN[6], LREGN[7], LREGN[8], LREGN[9], LREGN[10], LREGN[12], LREGN[11] ; LREGN[3], LREGN[4], LREGN[5], LREGN[6], LREGN[7], LREGN[8], LREGN[9], LREGN[10], LREGN[11], LREGN[12], L[12], LREGN[2], LREGN[1] ;
;  D  ; LC49       ; CLK, LREGN[1], LREGN[3], LREGN[4], LREGN[5], LREGN[6], LREGN[7], LREGN[8], LREGN[9], LREGN[10], LREGN[11], LREGN[12], LREGN[2] ; LREGN[3], L[3], LREGN[4], LREGN[5], LREGN[6], LREGN[7], LREGN[8], LREGN[9], LREGN[10], LREGN[11], LREGN[12], LREGN[2], LREGN[1]  ;
;  D  ; LC51       ; CLK, LREGN[1], LREGN[2], LREGN[4], LREGN[5], LREGN[6], LREGN[7], LREGN[8], LREGN[9], LREGN[10], LREGN[11], LREGN[12], LREGN[3] ; LREGN[3], LREGN[4], L[4], LREGN[5], LREGN[6], LREGN[7], LREGN[8], LREGN[9], LREGN[10], LREGN[11], LREGN[12], LREGN[2], LREGN[1]  ;
;  D  ; LC53       ; CLK, LREGN[1], LREGN[2], LREGN[3], LREGN[5], LREGN[6], LREGN[7], LREGN[8], LREGN[9], LREGN[10], LREGN[11], LREGN[12], LREGN[4] ; LREGN[3], LREGN[4], LREGN[5], L[5], LREGN[6], LREGN[7], LREGN[8], LREGN[9], LREGN[10], LREGN[11], LREGN[12], LREGN[2], LREGN[1]  ;
;  D  ; LC56       ; CLK, LREGN[1], LREGN[2], LREGN[3], LREGN[4], LREGN[6], LREGN[7], LREGN[8], LREGN[9], LREGN[10], LREGN[11], LREGN[12], LREGN[5] ; LREGN[3], LREGN[4], LREGN[5], LREGN[6], L[6], LREGN[7], LREGN[8], LREGN[9], LREGN[10], LREGN[11], LREGN[12], LREGN[2], LREGN[1]  ;
;  D  ; LC57       ; CLK, LREGN[1], LREGN[2], LREGN[3], LREGN[4], LREGN[5], LREGN[7], LREGN[8], LREGN[9], LREGN[10], LREGN[11], LREGN[12], LREGN[6] ; LREGN[3], LREGN[4], LREGN[5], LREGN[6], LREGN[7], L[7], LREGN[8], LREGN[9], LREGN[10], LREGN[11], LREGN[12], LREGN[2], LREGN[1]  ;
;  D  ; LC59       ; CLK, LREGN[1], LREGN[2], LREGN[3], LREGN[4], LREGN[5], LREGN[6], LREGN[8], LREGN[9], LREGN[10], LREGN[11], LREGN[12], LREGN[7] ; LREGN[3], LREGN[4], LREGN[5], LREGN[6], LREGN[7], LREGN[8], L[8], LREGN[9], LREGN[10], LREGN[11], LREGN[12], LREGN[2], LREGN[1]  ;
;  D  ; LC61       ; CLK, LREGN[1], LREGN[2], LREGN[3], LREGN[4], LREGN[5], LREGN[6], LREGN[7], LREGN[9], LREGN[10], LREGN[11], LREGN[12], LREGN[8] ; LREGN[3], LREGN[4], LREGN[5], LREGN[6], LREGN[7], LREGN[8], LREGN[9], L[9], LREGN[10], LREGN[11], LREGN[12], LREGN[2], LREGN[1]  ;
;  D  ; LC64       ; CLK, LREGN[1], LREGN[2], LREGN[3], LREGN[4], LREGN[5], LREGN[6], LREGN[7], LREGN[8], LREGN[10], LREGN[11], LREGN[12], LREGN[9] ; LREGN[3], LREGN[4], LREGN[5], LREGN[6], LREGN[7], LREGN[8], LREGN[9], LREGN[10], L[10], LREGN[11], LREGN[12], LREGN[2], LREGN[1] ;
;  E  ; LC65       ; CLK, LREGN[2], LREGN[3], LREGN[4], LREGN[5], LREGN[6], LREGN[7], LREGN[8], LREGN[9], LREGN[10], LREGN[11], LREGN[12], LREGN[1] ; LREGN[3], LREGN[4], LREGN[5], LREGN[6], LREGN[7], LREGN[8], LREGN[9], LREGN[10], LREGN[11], LREGN[12], LREGN[2], L[2], LREGN[1]  ;
;  E  ; LC67       ; CLK, LREGN[1], LREGN[2], LREGN[3], LREGN[4], LREGN[5], LREGN[6], LREGN[7], LREGN[8], LREGN[9], LREGN[10], LREGN[11], LREGN[12] ; LREGN[3], LREGN[4], LREGN[5], LREGN[6], LREGN[7], LREGN[8], LREGN[9], LREGN[10], LREGN[11], LREGN[12], LREGN[2], LREGN[1], L[1]  ;
+-----+------------+--------------------------------------------------------------------------------------------------------------------------------+----------------------------------------------------------------------------------------------------------------------------------+


+----------------------------------------------------------------------------------------+
; Fitter Device Options                                                                  ;
+----------------------------------------------+-----------------------------------------+
; Option                                       ; Setting                                 ;
+----------------------------------------------+-----------------------------------------+
; Enable user-supplied start-up clock (CLKUSR) ; Off                                     ;
; Enable device-wide reset (DEV_CLRn)          ; Off                                     ;
; Enable device-wide output enable (DEV_OE)    ; Off                                     ;
; Enable INIT_DONE output                      ; Off                                     ;
; Configuration scheme                         ; Passive Serial                          ;
; Reserve all unused pins                      ; As output driving an unspecified signal ;
; Security bit                                 ; Off                                     ;
; Base pin-out file on sameframe device        ; Off                                     ;
+----------------------------------------------+-----------------------------------------+


+-----------------+
; Fitter Messages ;
+-----------------+
Info: *******************************************************************
Info: Running Quartus II Fitter
    Info: Version 6.0 Build 178 04/27/2006 SJ Full Version
    Info: Processing started: Tue May 20 19:50:22 2008
Info: Command: quartus_fit --read_settings_files=off --write_settings_files=off LEDWATER -c LEDWATER
Info: Selected device EPM7128SLC84-15 for design "LEDWATER"
Info: Quartus II Fitter was successful. 0 errors, 0 warnings
    Info: Processing ended: Tue May 20 19:50:22 2008
    Info: Elapsed time: 00:00:03


⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -