📄 pn_generator.fit.rpt
字号:
Fitter report for PN_GENERATOR
Sun May 04 21:49:26 2008
Quartus II Version 7.2 Build 175 11/20/2007 Service Pack 1 SJ Full Version
---------------------
; Table of Contents ;
---------------------
1. Legal Notice
2. Fitter Summary
3. Fitter Settings
4. Pin-Out File
5. Fitter Resource Usage Summary
6. Input Pins
7. Output Pins
8. All Package Pins
9. I/O Standard
10. Dedicated Inputs I/O
11. Output Pin Default Load For Reported TCO
12. Fitter Resource Utilization by Entity
13. Control Signals
14. Global & Other Fast Signals
15. Non-Global High Fan-Out Signals
16. Interconnect Usage Summary
17. LAB Macrocells
18. Logic Cell Interconnection
19. Fitter Device Options
20. Fitter Messages
----------------
; Legal Notice ;
----------------
Copyright (C) 1991-2007 Altera Corporation
Your use of Altera Corporation's design tools, logic functions
and other software and tools, and its AMPP partner logic
functions, and any output files from any of the foregoing
(including device programming or simulation files), and any
associated documentation or information are expressly subject
to the terms and conditions of the Altera Program License
Subscription Agreement, Altera MegaCore Function License
Agreement, or other applicable license agreement, including,
without limitation, that your use is for the sole purpose of
programming logic devices manufactured by Altera and sold by
Altera or its authorized distributors. Please refer to the
applicable agreement for further details.
+-----------------------------------------------------------------------+
; Fitter Summary ;
+-----------------------+-----------------------------------------------+
; Fitter Status ; Successful - Sun May 04 21:49:26 2008 ;
; Quartus II Version ; 7.2 Build 175 11/20/2007 SP 1 SJ Full Version ;
; Revision Name ; PN_GENERATOR ;
; Top-level Entity Name ; PN_GENERATOR ;
; Family ; MAX3000A ;
; Device ; EPM3064ALC44-10 ;
; Timing Models ; Final ;
; Total macrocells ; 7 / 64 ( 11 % ) ;
; Total pins ; 8 / 34 ( 24 % ) ;
+-----------------------+-----------------------------------------------+
+------------------------------------------------------------------------------------+
; Fitter Settings ;
+--------------------------------------------------+-----------------+---------------+
; Option ; Setting ; Default Value ;
+--------------------------------------------------+-----------------+---------------+
; Device ; EPM3064ALC44-10 ; ;
; Use smart compilation ; Off ; Off ;
; Use TimeQuest Timing Analyzer ; Off ; Off ;
; Equivalent RAM and MLAB Paused Read Capabilities ; Care ; Care ;
; Optimize IOC Register Placement for Timing ; On ; On ;
; Limit to One Fitting Attempt ; Off ; Off ;
; Fitter Initial Placement Seed ; 1 ; 1 ;
; Slow Slew Rate ; Off ; Off ;
; Fitter Effort ; Auto Fit ; Auto Fit ;
+--------------------------------------------------+-----------------+---------------+
+--------------+
; Pin-Out File ;
+--------------+
The pin-out file can be found in D:/Study/EDA/FPGA_Project/PN/PN_GENERATOR.pin.
+-----------------------------------------------------+
; Fitter Resource Usage Summary ;
+-----------------------------------+-----------------+
; Resource ; Usage ;
+-----------------------------------+-----------------+
; Logic cells ; 7 / 64 ( 11 % ) ;
; Registers ; 7 / 64 ( 11 % ) ;
; Number of pterms used ; 16 ;
; User inserted logic elements ; 0 ;
; I/O pins ; 8 / 34 ( 24 % ) ;
; -- Clock pins ; 1 / 2 ( 50 % ) ;
; -- Dedicated input pins ; 0 / 2 ( 0 % ) ;
; Global signals ; 1 ;
; Shareable expanders ; 0 / 64 ( 0 % ) ;
; Parallel expanders ; 0 / 60 ( 0 % ) ;
; Cells using turbo bit ; 7 / 64 ( 11 % ) ;
; Maximum fan-out node ; CLK ;
; Maximum fan-out ; 7 ;
; Highest non-global fan-out signal ; EN ;
; Highest non-global fan-out ; 7 ;
; Total fan-out ; 37 ;
; Average fan-out ; 2.47 ;
+-----------------------------------+-----------------+
+---------------------------------------------------------------------------------------------------------------------------+
; Input Pins ;
+------+-------+----------+-----+-----------------------+--------------------+--------+--------------+----------------------+
; Name ; Pin # ; I/O Bank ; LAB ; Combinational Fan-Out ; Registered Fan-Out ; Global ; I/O Standard ; Location assigned by ;
+------+-------+----------+-----+-----------------------+--------------------+--------+--------------+----------------------+
; CLK ; 43 ; -- ; -- ; 7 ; 0 ; yes ; 3.3-V LVTTL ; Fitter ;
; CLR ; 5 ; -- ; 1 ; 7 ; 0 ; no ; 3.3-V LVTTL ; Fitter ;
; EN ; 41 ; -- ; 4 ; 7 ; 0 ; no ; 3.3-V LVTTL ; Fitter ;
+------+-------+----------+-----+-----------------------+--------------------+--------+--------------+----------------------+
+---------------------------------------------------------------------------------------------------------------------------------------------+
; Output Pins ;
+------+-------+----------+-----+-----------------+----------------+------------+---------------+--------------+----------------------+-------+
; Name ; Pin # ; I/O Bank ; LAB ; Output Register ; Slow Slew Rate ; Open Drain ; TRI Primitive ; I/O Standard ; Location assigned by ; Load ;
+------+-------+----------+-----+-----------------+----------------+------------+---------------+--------------+----------------------+-------+
; PN ; 12 ; -- ; 1 ; no ; no ; no ; no ; 3.3-V LVTTL ; Fitter ; 10 pF ;
+------+-------+----------+-----+-----------------+----------------+------------+---------------+--------------+----------------------+-------+
+-------------------------------------------------------------------------------------------------------+
; All Package Pins ;
+----------+------------+----------+----------------+--------+--------------+---------+-----------------+
; Location ; Pad Number ; I/O Bank ; Pin Name/Usage ; Dir. ; I/O Standard ; Voltage ; User Assignment ;
+----------+------------+----------+----------------+--------+--------------+---------+-----------------+
; 1 ; 0 ; -- ; GND+ ; ; ; ; ;
; 2 ; 1 ; -- ; GND+ ; ; ; ; ;
; 3 ; 2 ; -- ; VCCINT ; power ; ; 3.3V ; ;
; 4 ; 3 ; -- ; RESERVED ; ; ; ; ;
; 5 ; 4 ; -- ; CLR ; input ; 3.3-V LVTTL ; ; N ;
; 6 ; 5 ; -- ; RESERVED ; ; ; ; ;
; 7 ; 6 ; -- ; TDI ; input ; 3.3-V LVTTL ; ; N ;
; 8 ; 7 ; -- ; RESERVED ; ; ; ; ;
; 9 ; 8 ; -- ; RESERVED ; ; ; ; ;
; 10 ; 9 ; -- ; GND ; gnd ; ; ; ;
; 11 ; 10 ; -- ; RESERVED ; ; ; ; ;
; 12 ; 11 ; -- ; PN ; output ; 3.3-V LVTTL ; ; N ;
; 13 ; 12 ; -- ; TMS ; input ; 3.3-V LVTTL ; ; N ;
; 14 ; 13 ; -- ; RESERVED ; ; ; ; ;
; 15 ; 14 ; -- ; VCCIO ; power ; ; 3.3V ; ;
; 16 ; 15 ; -- ; RESERVED ; ; ; ; ;
; 17 ; 16 ; -- ; GND ; gnd ; ; ; ;
; 18 ; 17 ; -- ; RESERVED ; ; ; ; ;
; 19 ; 18 ; -- ; RESERVED ; ; ; ; ;
; 20 ; 19 ; -- ; RESERVED ; ; ; ; ;
; 21 ; 20 ; -- ; RESERVED ; ; ; ; ;
; 22 ; 21 ; -- ; GND ; gnd ; ; ; ;
; 23 ; 22 ; -- ; VCCINT ; power ; ; 3.3V ; ;
; 24 ; 23 ; -- ; RESERVED ; ; ; ; ;
; 25 ; 24 ; -- ; RESERVED ; ; ; ; ;
; 26 ; 25 ; -- ; RESERVED ; ; ; ; ;
; 27 ; 26 ; -- ; RESERVED ; ; ; ; ;
; 28 ; 27 ; -- ; RESERVED ; ; ; ; ;
; 29 ; 28 ; -- ; RESERVED ; ; ; ; ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -