📄 vga_colour_bar.tan.rpt
字号:
+-------------------------------------------------------+--------------------+------+----+-------------+
+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Settings Summary ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
; Clock Node Name ; Clock Setting Name ; Type ; Fmax Requirement ; Early Latency ; Late Latency ; Based on ; Multiply Base Fmax by ; Divide Base Fmax by ; Offset ; Phase offset ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
; clk ; ; User Pin ; None ; 0.000 ns ; 0.000 ns ; -- ; N/A ; N/A ; N/A ; ;
; enmode ; ; User Pin ; None ; 0.000 ns ; 0.000 ns ; -- ; N/A ; N/A ; N/A ; ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
+----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Setup: 'clk' ;
+-----------------------------------------+-----------------------------------------------------+----------------+-----------------+------------+----------+-----------------------------+---------------------------+-------------------------+
; Slack ; Actual fmax (period) ; From ; To ; From Clock ; To Clock ; Required Setup Relationship ; Required Longest P2P Time ; Actual Longest P2P Time ;
+-----------------------------------------+-----------------------------------------------------+----------------+-----------------+------------+----------+-----------------------------+---------------------------+-------------------------+
; N/A ; 377.64 MHz ( period = 2.648 ns ) ; v_cnt[10]~reg0 ; v_cnt[5]~reg0 ; clk ; clk ; None ; None ; 2.464 ns ;
; N/A ; 377.64 MHz ( period = 2.648 ns ) ; v_cnt[10]~reg0 ; v_cnt[2]~reg0 ; clk ; clk ; None ; None ; 2.464 ns ;
; N/A ; 377.64 MHz ( period = 2.648 ns ) ; v_cnt[10]~reg0 ; v_cnt[0]~reg0 ; clk ; clk ; None ; None ; 2.464 ns ;
; N/A ; 377.64 MHz ( period = 2.648 ns ) ; v_cnt[10]~reg0 ; v_cnt[1]~reg0 ; clk ; clk ; None ; None ; 2.464 ns ;
; N/A ; 377.64 MHz ( period = 2.648 ns ) ; v_cnt[10]~reg0 ; v_cnt[4]~reg0 ; clk ; clk ; None ; None ; 2.464 ns ;
; N/A ; 377.64 MHz ( period = 2.648 ns ) ; v_cnt[10]~reg0 ; v_cnt[8]~reg0 ; clk ; clk ; None ; None ; 2.464 ns ;
; N/A ; 377.64 MHz ( period = 2.648 ns ) ; v_cnt[10]~reg0 ; v_cnt[9]~reg0 ; clk ; clk ; None ; None ; 2.464 ns ;
; N/A ; 377.64 MHz ( period = 2.648 ns ) ; v_cnt[10]~reg0 ; v_cnt[7]~reg0 ; clk ; clk ; None ; None ; 2.464 ns ;
; N/A ; 377.64 MHz ( period = 2.648 ns ) ; v_cnt[10]~reg0 ; v_cnt[3]~reg0 ; clk ; clk ; None ; None ; 2.464 ns ;
; N/A ; 377.64 MHz ( period = 2.648 ns ) ; v_cnt[10]~reg0 ; v_cnt[10]~reg0 ; clk ; clk ; None ; None ; 2.464 ns ;
; N/A ; 377.64 MHz ( period = 2.648 ns ) ; v_cnt[10]~reg0 ; v_cnt[6]~reg0 ; clk ; clk ; None ; None ; 2.464 ns ;
; N/A ; 381.53 MHz ( period = 2.621 ns ) ; h_cnt[0]~reg0 ; h_state[1]~reg0 ; clk ; clk ; None ; None ; 2.437 ns ;
; N/A ; 381.68 MHz ( period = 2.620 ns ) ; h_cnt[0]~reg0 ; h_state[0]~reg0 ; clk ; clk ; None ; None ; 2.436 ns ;
; N/A ; 394.32 MHz ( period = 2.536 ns ) ; h_cnt[3]~reg0 ; h_state[1]~reg0 ; clk ; clk ; None ; None ; 2.352 ns ;
; N/A ; 394.48 MHz ( period = 2.535 ns ) ; h_cnt[3]~reg0 ; h_state[0]~reg0 ; clk ; clk ; None ; None ; 2.351 ns ;
; N/A ; 396.20 MHz ( period = 2.524 ns ) ; h_cnt[1]~reg0 ; h_state[1]~reg0 ; clk ; clk ; None ; None ; 2.340 ns ;
; N/A ; 396.35 MHz ( period = 2.523 ns ) ; h_cnt[1]~reg0 ; h_state[0]~reg0 ; clk ; clk ; None ; None ; 2.339 ns ;
; N/A ; 400.32 MHz ( period = 2.498 ns ) ; v_cnt[3]~reg0 ; v_cnt[5]~reg0 ; clk ; clk ; None ; None ; 2.314 ns ;
; N/A ; 400.32 MHz ( period = 2.498 ns ) ; v_cnt[3]~reg0 ; v_cnt[2]~reg0 ; clk ; clk ; None ; None ; 2.314 ns ;
; N/A ; 400.32 MHz ( period = 2.498 ns ) ; v_cnt[3]~reg0 ; v_cnt[0]~reg0 ; clk ; clk ; None ; None ; 2.314 ns ;
; N/A ; 400.32 MHz ( period = 2.498 ns ) ; v_cnt[3]~reg0 ; v_cnt[1]~reg0 ; clk ; clk ; None ; None ; 2.314 ns ;
; N/A ; 400.32 MHz ( period = 2.498 ns ) ; v_cnt[3]~reg0 ; v_cnt[4]~reg0 ; clk ; clk ; None ; None ; 2.314 ns ;
; N/A ; 400.32 MHz ( period = 2.498 ns ) ; v_cnt[3]~reg0 ; v_cnt[8]~reg0 ; clk ; clk ; None ; None ; 2.314 ns ;
; N/A ; 400.32 MHz ( period = 2.498 ns ) ; v_cnt[3]~reg0 ; v_cnt[9]~reg0 ; clk ; clk ; None ; None ; 2.314 ns ;
; N/A ; 400.32 MHz ( period = 2.498 ns ) ; v_cnt[3]~reg0 ; v_cnt[7]~reg0 ; clk ; clk ; None ; None ; 2.314 ns ;
; N/A ; 400.32 MHz ( period = 2.498 ns ) ; v_cnt[3]~reg0 ; v_cnt[3]~reg0 ; clk ; clk ; None ; None ; 2.314 ns ;
; N/A ; 400.32 MHz ( period = 2.498 ns ) ; v_cnt[3]~reg0 ; v_cnt[10]~reg0 ; clk ; clk ; None ; None ; 2.314 ns ;
; N/A ; 400.32 MHz ( period = 2.498 ns ) ; v_cnt[3]~reg0 ; v_cnt[6]~reg0 ; clk ; clk ; None ; None ; 2.314 ns ;
; N/A ; 405.52 MHz ( period = 2.466 ns ) ; v_cnt[6]~reg0 ; v_cnt[5]~reg0 ; clk ; clk ; None ; None ; 2.282 ns ;
; N/A ; 405.52 MHz ( period = 2.466 ns ) ; v_cnt[6]~reg0 ; v_cnt[2]~reg0 ; clk ; clk ; None ; None ; 2.282 ns ;
; N/A ; 405.52 MHz ( period = 2.466 ns ) ; v_cnt[6]~reg0 ; v_cnt[0]~reg0 ; clk ; clk ; None ; None ; 2.282 ns ;
; N/A ; 405.52 MHz ( period = 2.466 ns ) ; v_cnt[6]~reg0 ; v_cnt[1]~reg0 ; clk ; clk ; None ; None ; 2.282 ns ;
; N/A ; 405.52 MHz ( period = 2.466 ns ) ; v_cnt[6]~reg0 ; v_cnt[4]~reg0 ; clk ; clk ; None ; None ; 2.282 ns ;
; N/A ; 405.52 MHz ( period = 2.466 ns ) ; v_cnt[6]~reg0 ; v_cnt[8]~reg0 ; clk ; clk ; None ; None ; 2.282 ns ;
; N/A ; 405.52 MHz ( period = 2.466 ns ) ; v_cnt[6]~reg0 ; v_cnt[9]~reg0 ; clk ; clk ; None ; None ; 2.282 ns ;
; N/A ; 405.52 MHz ( period = 2.466 ns ) ; v_cnt[6]~reg0 ; v_cnt[7]~reg0 ; clk ; clk ; None ; None ; 2.282 ns ;
; N/A ; 405.52 MHz ( period = 2.466 ns ) ; v_cnt[6]~reg0 ; v_cnt[3]~reg0 ; clk ; clk ; None ; None ; 2.282 ns ;
; N/A ; 405.52 MHz ( period = 2.466 ns ) ; v_cnt[6]~reg0 ; v_cnt[10]~reg0 ; clk ; clk ; None ; None ; 2.282 ns ;
; N/A ; 405.52 MHz ( period = 2.466 ns ) ; v_cnt[6]~reg0 ; v_cnt[6]~reg0 ; clk ; clk ; None ; None ; 2.282 ns ;
; N/A ; 411.35 MHz ( period = 2.431 ns ) ; h_cnt[8]~reg0 ; h_state[1]~reg0 ; clk ; clk ; None ; None ; 2.247 ns ;
; N/A ; 411.52 MHz ( period = 2.430 ns ) ; h_cnt[8]~reg0 ; h_state[0]~reg0 ; clk ; clk ; None ; None ; 2.246 ns ;
; N/A ; 412.71 MHz ( period = 2.423 ns ) ; v_cnt[9]~reg0 ; v_cnt[5]~reg0 ; clk ; clk ; None ; None ; 2.239 ns ;
; N/A ; 412.71 MHz ( period = 2.423 ns ) ; v_cnt[9]~reg0 ; v_cnt[2]~reg0 ; clk ; clk ; None ; None ; 2.239 ns ;
; N/A ; 412.71 MHz ( period = 2.423 ns ) ; v_cnt[9]~reg0 ; v_cnt[0]~reg0 ; clk ; clk ; None ; None ; 2.239 ns ;
; N/A ; 412.71 MHz ( period = 2.423 ns ) ; v_cnt[9]~reg0 ; v_cnt[1]~reg0 ; clk ; clk ; None ; None ; 2.239 ns ;
; N/A ; 412.71 MHz ( period = 2.423 ns ) ; v_cnt[9]~reg0 ; v_cnt[4]~reg0 ; clk ; clk ; None ; None ; 2.239 ns ;
; N/A ; 412.71 MHz ( period = 2.423 ns ) ; v_cnt[9]~reg0 ; v_cnt[8]~reg0 ; clk ; clk ; None ; None ; 2.239 ns ;
; N/A ; 412.71 MHz ( period = 2.423 ns ) ; v_cnt[9]~reg0 ; v_cnt[9]~reg0 ; clk ; clk ; None ; None ; 2.239 ns ;
; N/A ; 412.71 MHz ( period = 2.423 ns ) ; v_cnt[9]~reg0 ; v_cnt[7]~reg0 ; clk ; clk ; None ; None ; 2.239 ns ;
; N/A ; 412.71 MHz ( period = 2.423 ns ) ; v_cnt[9]~reg0 ; v_cnt[3]~reg0 ; clk ; clk ; None ; None ; 2.239 ns ;
; N/A ; 412.71 MHz ( period = 2.423 ns ) ; v_cnt[9]~reg0 ; v_cnt[10]~reg0 ; clk ; clk ; None ; None ; 2.239 ns ;
; N/A ; 412.71 MHz ( period = 2.423 ns ) ; v_cnt[9]~reg0 ; v_cnt[6]~reg0 ; clk ; clk ; None ; None ; 2.239 ns ;
; N/A ; 413.05 MHz ( period = 2.421 ns ) ; v_cnt[4]~reg0 ; v_cnt[5]~reg0 ; clk ; clk ; None ; None ; 2.237 ns ;
; N/A ; 413.05 MHz ( period = 2.421 ns ) ; v_cnt[4]~reg0 ; v_cnt[2]~reg0 ; clk ; clk ; None ; None ; 2.237 ns ;
; N/A ; 413.05 MHz ( period = 2.421 ns ) ; v_cnt[4]~reg0 ; v_cnt[0]~reg0 ; clk ; clk ; None ; None ; 2.237 ns ;
; N/A ; 413.05 MHz ( period = 2.421 ns ) ; v_cnt[4]~reg0 ; v_cnt[1]~reg0 ; clk ; clk ; None ; None ; 2.237 ns ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -