📄 gewei.fit.rpt
字号:
; Reserve all unused pins ; As output driving ground ;
; Base pin-out file on sameframe device ; Off ;
+----------------------------------------------+--------------------------+
+------------------+
; Fitter Equations ;
+------------------+
The equations can be found in E:/vhdl_exe/fpga论文/gewei/gewei.fit.eqn.
+--------------+
; Pin-Out File ;
+--------------+
The pin-out file can be found in E:/vhdl_exe/fpga论文/gewei/gewei.pin.
+---------------------------------------------------------------------+
; Fitter Resource Usage Summary ;
+---------------------------------------------+-----------------------+
; Resource ; Usage ;
+---------------------------------------------+-----------------------+
; Total logic elements ; 47 / 33,216 ( < 1 % ) ;
; -- Combinational with no register ; 27 ;
; -- Register only ; 3 ;
; -- Combinational with a register ; 17 ;
; ; ;
; Logic element usage by number of LUT inputs ; ;
; -- 4 input functions ; 17 ;
; -- 3 input functions ; 4 ;
; -- <=2 input functions ; 23 ;
; -- Register only ; 3 ;
; -- Combinational cells for routing ; 1 ;
; ; ;
; Logic elements by mode ; ;
; -- normal mode ; 31 ;
; -- arithmetic mode ; 13 ;
; ; ;
; Total registers ; 20 / 33,216 ( < 1 % ) ;
; Total LABs ; 4 / 2,076 ( < 1 % ) ;
; User inserted logic elements ; 0 ;
; Virtual pins ; 0 ;
; I/O pins ; 17 / 475 ( 3 % ) ;
; -- Clock pins ; 2 / 8 ( 25 % ) ;
; Global signals ; 3 ;
; M4Ks ; 0 / 105 ( 0 % ) ;
; Total memory bits ; 0 / 483,840 ( 0 % ) ;
; Total RAM block bits ; 0 / 483,840 ( 0 % ) ;
; Embedded Multiplier 9-bit elements ; 0 / 70 ( 0 % ) ;
; Global clocks ; 3 / 16 ( 18 % ) ;
; Maximum fan-out node ; clk~clkctrl ;
; Maximum fan-out ; 16 ;
; Total fan-out ; 186 ;
; Average fan-out ; 2.11 ;
+---------------------------------------------+-----------------------+
+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Input Pins ;
+------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+
; Name ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Combinational Fan-Out ; Registered Fan-Out ; Global ; Input Register ; Power Up High ; PCI I/O Enabled ; Bus Hold ; Weak Pull Up ; I/O Standard ; Termination ; Location assigned by ;
+------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+
; clk ; P2 ; 1 ; 0 ; 18 ; 2 ; 1 ; 0 ; no ; no ; no ; no ; no ; Off ; LVTTL ; Off ; Fitter ;
; d ; AE13 ; 8 ; 31 ; 0 ; 1 ; 1 ; 0 ; no ; no ; no ; no ; no ; Off ; LVTTL ; Off ; Fitter ;
; key0 ; C13 ; 3 ; 31 ; 36 ; 2 ; 3 ; 0 ; no ; no ; no ; no ; no ; Off ; LVTTL ; Off ; Fitter ;
; key1 ; AA12 ; 8 ; 29 ; 0 ; 1 ; 4 ; 0 ; no ; no ; no ; no ; no ; Off ; LVTTL ; Off ; Fitter ;
; key2 ; AB12 ; 8 ; 24 ; 0 ; 1 ; 5 ; 0 ; no ; no ; no ; no ; no ; Off ; LVTTL ; Off ; Fitter ;
; key3 ; W11 ; 8 ; 18 ; 0 ; 1 ; 4 ; 0 ; no ; no ; no ; no ; no ; Off ; LVTTL ; Off ; Fitter ;
; key4 ; V13 ; 8 ; 27 ; 0 ; 0 ; 5 ; 0 ; no ; no ; no ; no ; no ; Off ; LVTTL ; Off ; Fitter ;
; key5 ; AC11 ; 8 ; 22 ; 0 ; 0 ; 4 ; 0 ; no ; no ; no ; no ; no ; Off ; LVTTL ; Off ; Fitter ;
; key6 ; AD10 ; 8 ; 22 ; 0 ; 1 ; 5 ; 0 ; no ; no ; no ; no ; no ; Off ; LVTTL ; Off ; Fitter ;
; key7 ; D13 ; 3 ; 31 ; 36 ; 3 ; 4 ; 0 ; no ; no ; no ; no ; no ; Off ; LVTTL ; Off ; Fitter ;
; key8 ; AC12 ; 8 ; 24 ; 0 ; 0 ; 5 ; 0 ; no ; no ; no ; no ; no ; Off ; LVTTL ; Off ; Fitter ;
; key9 ; V14 ; 8 ; 27 ; 0 ; 1 ; 4 ; 0 ; no ; no ; no ; no ; no ; Off ; LVTTL ; Off ; Fitter ;
+------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+
+----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Output Pins ;
+-------------+-------+----------+--------------+--------------+-------------+-----------------+------------------------+---------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+-------------+----------------------+------+
; Name ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Output Register ; Output Enable Register ; Power Up High ; PCI I/O Enabled ; Open Drain ; TRI Primitive ; Bus Hold ; Weak Pull Up ; I/O Standard ; Current Strength ; Termination ; Location assigned by ; Load ;
+-------------+-------+----------+--------------+--------------+-------------+-----------------+------------------------+---------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+-------------+----------------------+------+
; key_down ; AE9 ; 8 ; 20 ; 0 ; 0 ; no ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 24mA ; Off ; Fitter ; 0 pF ;
; key_word[0] ; AC10 ; 8 ; 20 ; 0 ; 1 ; no ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 24mA ; Off ; Fitter ; 0 pF ;
; key_word[1] ; Y12 ; 8 ; 29 ; 0 ; 0 ; no ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 24mA ; Off ; Fitter ; 0 pF ;
; key_word[2] ; AF13 ; 8 ; 31 ; 0 ; 0 ; no ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 24mA ; Off ; Fitter ; 0 pF ;
; key_word[3] ; AC14 ; 7 ; 35 ; 0 ; 1 ; no ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 24mA ; Off ; Fitter ; 0 pF ;
+-------------+-------+----------+--------------+--------------+-------------+-----------------+------------------------+---------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+-------------+----------------------+------+
+------------------------------------------------------------+
; I/O Bank Usage ;
+----------+------------------+---------------+--------------+
; I/O Bank ; Usage ; VCCIO Voltage ; VREF Voltage ;
+----------+------------------+---------------+--------------+
; 1 ; 1 / 64 ( 1 % ) ; 3.3V ; -- ;
; 2 ; 2 / 59 ( 3 % ) ; 3.3V ; -- ;
; 3 ; 2 / 56 ( 3 % ) ; 3.3V ; -- ;
; 4 ; 0 / 58 ( 0 % ) ; 3.3V ; -- ;
; 5 ; 0 / 65 ( 0 % ) ; 3.3V ; -- ;
; 6 ; 1 / 59 ( 1 % ) ; 3.3V ; -- ;
; 7 ; 1 / 58 ( 1 % ) ; 3.3V ; -- ;
; 8 ; 13 / 56 ( 23 % ) ; 3.3V ; -- ;
+----------+------------------+---------------+--------------+
+-----------------------------------------------------------------------------------------------------------------------------+
; All Package Pins ;
+----------+------------+----------+-------------------------+--------+--------------+---------+------------+-----------------+
; Location ; Pad Number ; I/O Bank ; Pin Name/Usage ; Dir. ; I/O Standard ; Voltage ; I/O Type ; User Assignment ;
+----------+------------+----------+-------------------------+--------+--------------+---------+------------+-----------------+
; A2 ; ; ; GND ; gnd ; ; ; -- ; ;
; A3 ; ; 3 ; VCCIO3 ; power ; ; 3.3V ; -- ; ;
; A4 ; 484 ; 3 ; GND* ; ; ; ; Column I/O ; ;
; A5 ; 482 ; 3 ; GND* ; ; ; ; Column I/O ; ;
; A6 ; 479 ; 3 ; GND* ; ; ; ; Column I/O ; ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -