⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 62256.fit.rpt

📁 EPM1270和ram62256的verilog接口程序
💻 RPT
📖 第 1 页 / 共 5 页
字号:
; 15       ; 9          ; 1        ; GND*           ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 16       ; 10         ; 1        ; addr[13]       ; output ; LVTTL        ;         ; Row I/O    ; N               ; no       ; Off          ;
; 17       ; 11         ; 1        ; GND*           ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 18       ; 12         ; 1        ; GND*           ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 19       ; 13         ; 1        ; GND*           ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 20       ; 14         ; 1        ; GND*           ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 21       ; 15         ; 1        ; GND*           ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 22       ; 16         ; 1        ; #TMS           ; input  ;              ;         ; --         ;                 ; --       ; --           ;
; 23       ; 17         ; 1        ; #TDI           ; input  ;              ;         ; --         ;                 ; --       ; --           ;
; 24       ; 18         ; 1        ; #TCK           ; input  ;              ;         ; --         ;                 ; --       ; --           ;
; 25       ; 19         ; 1        ; #TDO           ; output ;              ;         ; --         ;                 ; --       ; --           ;
; 26       ; 20         ; 1        ; write_en       ; input  ; LVTTL        ;         ; Column I/O ; N               ; no       ; Off          ;
; 27       ; 21         ; 1        ; OE             ; output ; LVTTL        ;         ; Column I/O ; N               ; no       ; Off          ;
; 28       ; 22         ; 1        ; data_out[5]    ; output ; LVTTL        ;         ; Column I/O ; N               ; no       ; Off          ;
; 29       ; 23         ; 1        ; GND*           ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 30       ; 24         ; 1        ; addr_in[0]     ; input  ; LVTTL        ;         ; Column I/O ; N               ; no       ; Off          ;
; 31       ;            ; 1        ; VCCIO1         ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
; 32       ;            ;          ; GNDIO          ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
; 33       ; 25         ; 1        ; GND*           ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 34       ; 26         ; 1        ; CS             ; output ; LVTTL        ;         ; Column I/O ; N               ; no       ; Off          ;
; 35       ; 27         ; 1        ; mode           ; input  ; LVTTL        ;         ; Column I/O ; N               ; no       ; Off          ;
; 36       ; 28         ; 1        ; WE             ; output ; LVTTL        ;         ; Column I/O ; N               ; no       ; Off          ;
; 37       ; 29         ; 1        ; addr_in[4]     ; input  ; LVTTL        ;         ; Column I/O ; N               ; no       ; Off          ;
; 38       ; 30         ; 1        ; addr[11]       ; output ; LVTTL        ;         ; Column I/O ; N               ; no       ; Off          ;
; 39       ; 31         ; 1        ; GND*           ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 40       ; 32         ; 1        ; addr[9]        ; output ; LVTTL        ;         ; Column I/O ; N               ; no       ; Off          ;
; 41       ; 33         ; 1        ; addr[2]        ; output ; LVTTL        ;         ; Column I/O ; N               ; no       ; Off          ;
; 42       ; 34         ; 1        ; addr_in[3]     ; input  ; LVTTL        ;         ; Column I/O ; N               ; no       ; Off          ;
; 43       ; 35         ; 1        ; addr[3]        ; output ; LVTTL        ;         ; Column I/O ; N               ; no       ; Off          ;
; 44       ; 36         ; 1        ; addr[1]        ; output ; LVTTL        ;         ; Column I/O ; N               ; no       ; Off          ;
; 45       ;            ; 1        ; VCCIO1         ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
; 46       ;            ;          ; GNDIO          ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
; 47       ; 37         ; 1        ; addr[8]        ; output ; LVTTL        ;         ; Column I/O ; N               ; no       ; Off          ;
; 48       ; 38         ; 1        ; addr[6]        ; output ; LVTTL        ;         ; Column I/O ; N               ; no       ; Off          ;
; 49       ; 39         ; 1        ; GND*           ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 50       ; 40         ; 1        ; GND*           ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 51       ; 41         ; 1        ; GND*           ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 52       ; 42         ; 2        ; write_clk      ; input  ; LVTTL        ;         ; Row I/O    ; N               ; no       ; Off          ;
; 53       ; 43         ; 2        ; data_in[2]     ; input  ; LVTTL        ;         ; Row I/O    ; N               ; no       ; Off          ;
; 54       ; 44         ; 2        ; GND*           ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 55       ; 45         ; 2        ; data_in[7]     ; input  ; LVTTL        ;         ; Row I/O    ; N               ; no       ; Off          ;
; 56       ; 46         ; 2        ; addr[14]       ; output ; LVTTL        ;         ; Row I/O    ; N               ; no       ; Off          ;
; 57       ; 47         ; 2        ; addr[7]        ; output ; LVTTL        ;         ; Row I/O    ; N               ; no       ; Off          ;
; 58       ; 48         ; 2        ; data_io[7]     ; bidir  ; LVTTL        ;         ; Row I/O    ; N               ; no       ; Off          ;
; 59       ;            ; 2        ; VCCIO2         ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
; 60       ;            ;          ; GNDIO          ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
; 61       ; 49         ; 2        ; GND*           ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 62       ; 50         ; 2        ; addr[0]        ; output ; LVTTL        ;         ; Row I/O    ; N               ; no       ; Off          ;
; 63       ;            ;          ; VCCINT         ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
; 64       ; 51         ; 2        ; data_io[2]     ; bidir  ; LVTTL        ;         ; Row I/O    ; N               ; no       ; Off          ;
; 65       ;            ;          ; GNDINT         ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
; 66       ; 52         ; 2        ; addr_in[5]     ; input  ; LVTTL        ;         ; Row I/O    ; N               ; no       ; Off          ;
; 67       ; 53         ; 2        ; GND*           ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 68       ; 54         ; 2        ; addr_in[7]     ; input  ; LVTTL        ;         ; Row I/O    ; N               ; no       ; Off          ;
; 69       ; 55         ; 2        ; addr_in[2]     ; input  ; LVTTL        ;         ; Row I/O    ; N               ; no       ; Off          ;
; 70       ; 56         ; 2        ; data_in[3]     ; input  ; LVTTL        ;         ; Row I/O    ; N               ; no       ; Off          ;
; 71       ; 57         ; 2        ; data_out[0]    ; output ; LVTTL        ;         ; Row I/O    ; N               ; no       ; Off          ;
; 72       ; 58         ; 2        ; data_io[3]     ; bidir  ; LVTTL        ;         ; Row I/O    ; N               ; no       ; Off          ;
; 73       ; 59         ; 2        ; data_out[4]    ; output ; LVTTL        ;         ; Row I/O    ; N               ; no       ; Off          ;
; 74       ; 60         ; 2        ; data_out[3]    ; output ; LVTTL        ;         ; Row I/O    ; N               ; no       ; Off          ;
; 75       ; 61         ; 2        ; data_in[4]     ; input  ; LVTTL        ;         ; Column I/O ; N               ; no       ; Off          ;
; 76       ; 62         ; 2        ; data_io[4]     ; bidir  ; LVTTL        ;         ; Column I/O ; N               ; no       ; Off          ;
; 77       ; 63         ; 2        ; data_in[1]     ; input  ; LVTTL        ;         ; Column I/O ; N               ; no       ; Off          ;
; 78       ; 64         ; 2        ; data_in[0]     ; input  ; LVTTL        ;         ; Column I/O ; N               ; no       ; Off          ;
; 79       ;            ;          ; GNDIO          ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
; 80       ;            ; 2        ; VCCIO2         ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
; 81       ; 65         ; 2        ; data_io[0]     ; bidir  ; LVTTL        ;         ; Column I/O ; N               ; no       ; Off          ;
; 82       ; 66         ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 83       ; 67         ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 84       ; 68         ; 2        ; data_io[1]     ; bidir  ; LVTTL        ;         ; Column I/O ; N               ; no       ; Off          ;
; 85       ; 69         ; 2        ; req            ; output ; LVTTL        ;         ; Column I/O ; N               ; no       ; Off          ;
; 86       ; 70         ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 87       ; 71         ; 2        ; addr[12]       ; output ; LVTTL        ;         ; Column I/O ; N               ; no       ; Off          ;
; 88       ; 72         ; 2        ; addr[10]       ; output ; LVTTL        ;         ; Column I/O ; N               ; no       ; Off          ;
; 89       ; 73         ; 2        ; rst            ; input  ; LVTTL        ;         ; Column I/O ; N               ; no       ; Off          ;
; 90       ; 74         ; 2        ; addr[4]        ; output ; LVTTL        ;         ; Column I/O ; N               ; no       ; Off          ;
; 91       ; 75         ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 92       ; 76         ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 93       ;            ;          ; GNDIO          ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
; 94       ;            ; 2        ; VCCIO2         ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
; 95       ; 77         ; 2        ; data_io[6]     ; bidir  ; LVTTL        ;         ; Column I/O ; N               ; no       ; Off          ;
; 96       ; 78         ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 97       ; 79         ; 2        ; read_en        ; input  ; LVTTL        ;         ; Column I/O ; N               ; no       ; Off          ;
; 98       ; 80         ; 2        ; data_in[6]     ; input  ; LVTTL        ;         ; Column I/O ; N               ; no       ; Off          ;
; 99       ; 81         ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 100      ; 82         ; 2        ; data_io[5]     ; bidir  ; LVTTL        ;         ; Column I/O ; N               ; no       ; Off          ;
+----------+------------+----------+----------------+--------+--------------+---------+------------+-----------------+----------+--------------+


+-------------------------------------------------------------+
; Output Pin Default Load For Reported TCO                    ;
+----------------------------+-------+------------------------+
; I/O Standard               ; Load  ; Termination Resistance ;
+----------------------------+-------+------------------------+
; LVTTL                      ; 10 pF ; Not Available          ;
; LVCMOS                     ; 10 pF ; Not Available          ;
; 2.5 V                      ; 10 pF ; Not Available          ;
; 1.8 V                      ; 10 pF ; Not Available          ;
; 1.5 V                      ; 10 pF ; Not Available          ;
; 3.3V Schmitt Trigger Input ; 10 pF ; Not Available          ;
; 2.5V Schmitt Trigger Input ; 10 pF ; Not Available          ;
+----------------------------+-------+------------------------+
Note: User assignments will override these defaults. The user specified values are listed in the Output Pins and Bidir Pins tables.


+-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Fitter Resource Utilization by Entity                                                                                                                                                                 ;
+----------------------------+-------------+--------------+------------+------+--------------+--------------+-------------------+------------------+-----------------+------------+---------------------+
; Compilation Hierarchy Node ; Logic Cells ; LC Registers ; UFM Blocks ; Pins ; Virtual Pins ; LUT-Only LCs ; Register-Only LCs ; LUT/Register LCs ; Carry Chain LCs ; Packed LCs ; Full Hierarchy Name ;
+----------------------------+-------------+--------------+------------+------+--------------+--------------+-------------------+------------------+-----------------+------------+---------------------+
; |inter62256                ; 106 (106)   ; 39           ; 0          ; 57   ; 0            ; 67 (67)      ; 1 (1)             ; 38 (38)          ; 22 (22)         ; 8 (8)      ; |inter62256         ;
+----------------------------+-------------+--------------+------------+------+--------------+--------------+-------------------+------------------+-----------------+------------+---------------------+
Note: For table entries with two numbers listed, the numbers in parentheses indicate the number of resources of the given type used by the specific entity alone. The numbers listed outside of parentheses indicate the total resources of the given type used by the specific entity and all of its sub-entities in the hierarchy.


+----------------------------------------+
; Delay Chain Summary                    ;
+-------------+----------+---------------+
; Name        ; Pin Type ; Pad to Core 0 ;
+-------------+----------+---------------+
; rst         ; Input    ; 0             ;
; clk         ; Input    ; 0             ;
; addr_in[1]  ; Input    ; 0             ;
; addr_in[0]  ; Input    ; 0             ;
; mode        ; Input    ; 0             ;
; addr_in[2]  ; Input    ; 0             ;
; addr_in[3]  ; Input    ; 0             ;
; addr_in[4]  ; Input    ; 0             ;
; addr_in[5]  ; Input    ; 0             ;
; addr_in[6]  ; Input    ; 0             ;
; addr_in[7]  ; Input    ; 0             ;
; data_in[0]  ; Input    ; 0             ;
; data_in[1]  ; Input    ; 0             ;
; data_in[2]  ; Input    ; 0             ;
; data_in[3]  ; Input    ; 0             ;

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -