⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 fft.fit.rpt

📁 关于FFT实现的Verilog代码
💻 RPT
📖 第 1 页 / 共 5 页
字号:
-------------------
; Floorplan View  ;
-------------------
Floorplan report data cannot be output to ASCII.
Please use Quartus II to view the floorplan report data.


-----------------
; Pin-Out File  ;
-----------------
The pin-out file can be found in e:\whj\fft.pin.


-----------------------------------------------------------------------------------------------------------------------
; Resource Usage Summary                                                                                              ;
-----------------------------------------------------------------------------------------------------------------------
; Resource                   ; Usage                                                                                  ;
-----------------------------------------------------------------------------------------------------------------------
; Logic cells                ; 64 / 10,570 ( < 1 % )                                                                  ;
; Registers                  ; 32 / 12,560 ( < 1 % )                                                                  ;
; User inserted logic cells  ; 0                                                                                      ;
; I/O pins                   ; 210 / 345 ( 60 % )                                                                     ;
;     -- Clock pins          ; 10 / 16 ( 62 % )                                                                       ;
; Global signals             ; 1                                                                                      ;
; M512s                      ; 0 / 94 ( 0 % )                                                                         ;
; M4Ks                       ; 0 / 60 ( 0 % )                                                                         ;
; M-RAMs                     ; 0 / 1 ( 0 % )                                                                          ;
; Total memory bits          ; 0 / 920,448 ( 0 % )                                                                    ;
; Total RAM block bits       ; 0 / 920,448 ( 0 % )                                                                    ;
; DSP block 9-bit elements   ; 4 / 48 ( 8 % )                                                                         ;
; Global clocks              ; 1 / 16 ( 6 % )                                                                         ;
; Regional clocks            ; 0 / 16 ( 0 % )                                                                         ;
; Fast regional clocks       ; 0 / 8 ( 0 % )                                                                          ;
; DIFFIOCLKs                 ; 0 / 16 ( 0 % )                                                                         ;
; SERDES transmitters        ; 0 / 44 ( 0 % )                                                                         ;
; SERDES receivers           ; 0 / 44 ( 0 % )                                                                         ;
; Maximum fan-out node       ; lpm_mula:mult_x2_w_im_re|lpm_mult:lpm_mult_component|mult_6bk:auto_generated|result[0] ;
; Maximum fan-out            ; 32                                                                                     ;
; Total fan-out              ; 506                                                                                    ;
; Average fan-out            ; 1.79                                                                                   ;
-----------------------------------------------------------------------------------------------------------------------


------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------
; Input Pins                                                                                                                                                                                                                                                     ;
------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------
; Name     ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Combinational Fan-Out ; Registered Fan-Out ; Global ; Input Register ; Power Up High ; PCI I/O Enabled ; Bus Hold ; Weak Pull Up ; I/O Standard ; Termination ; Location assigned by ;
------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------
; clk      ; R26   ; 6        ; 53           ; 12           ; 2           ; 32                    ; 0                  ; yes    ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
; start    ; B12   ; 3        ; 21           ; 31           ; 2           ; 32                    ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
; w_im[0]  ; G21   ; 5        ; 53           ; 26           ; 1           ; 2                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
; w_im[1]  ; L21   ; 5        ; 53           ; 24           ; 1           ; 2                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
; w_im[2]  ; H18   ; 4        ; 36           ; 31           ; 1           ; 2                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
; w_im[3]  ; K23   ; 5        ; 53           ; 26           ; 2           ; 2                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
; w_im[4]  ; L22   ; 5        ; 53           ; 23           ; 3           ; 2                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
; w_im[5]  ; L23   ; 5        ; 53           ; 23           ; 2           ; 2                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
; w_im[6]  ; C18   ; 4        ; 44           ; 31           ; 5           ; 2                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
; w_im[7]  ; G22   ; 5        ; 53           ; 26           ; 0           ; 2                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
; w_re[0]  ; K24   ; 5        ; 53           ; 26           ; 3           ; 2                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
; w_re[1]  ; E18   ; 4        ; 41           ; 31           ; 5           ; 2                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
; w_re[2]  ; H16   ; 4        ; 33           ; 31           ; 1           ; 2                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
; w_re[3]  ; F15   ; 4        ; 31           ; 31           ; 3           ; 2                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
; w_re[4]  ; G17   ; 4        ; 36           ; 31           ; 3           ; 2                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
; w_re[5]  ; M26   ; 5        ; 53           ; 19           ; 1           ; 2                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
; w_re[6]  ; G25   ; 5        ; 53           ; 27           ; 3           ; 2                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
; w_re[7]  ; K19   ; 5        ; 53           ; 25           ; 0           ; 2                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
; x1_im[0] ; K3    ; 2        ; 0            ; 29           ; 3           ; 2                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
; x1_im[1] ; D12   ; 3        ; 21           ; 31           ; 0           ; 2                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
; x1_im[2] ; B4    ; 3        ; 3            ; 31           ; 1           ; 2                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
; x1_im[3] ; E11   ; 3        ; 19           ; 31           ; 4           ; 2                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
; x1_im[4] ; A5    ; 3        ; 5            ; 31           ; 3           ; 2                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
; x1_im[5] ; F3    ; 2        ; 0            ; 29           ; 0           ; 2                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
; x1_im[6] ; C10   ; 3        ; 12           ; 31           ; 2           ; 2                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
; x1_im[7] ; E4    ; 2        ; 0            ; 30           ; 1           ; 2                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
; x1_re[0] ; AE15  ; 7        ; 29           ; 0            ; 1           ; 2                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
; x1_re[1] ; AF15  ; 7        ; 29           ; 0            ; 3           ; 2                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
; x1_re[2] ; Y11   ; 8        ; 19           ; 0            ; 5           ; 2                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
; x1_re[3] ; AC12  ; 8        ; 21           ; 0            ; 0           ; 2                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
; x1_re[4] ; AE12  ; 8        ; 21           ; 0            ; 2           ; 2                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -