📄 eeprom.tan.rpt
字号:
; Enable Recovery/Removal analysis ; Off ; ; ; ;
; Enable Clock Latency ; Off ; ; ; ;
+-------------------------------------------------------+--------------------+------+----+-------------+
+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Settings Summary ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
; Clock Node Name ; Clock Setting Name ; Type ; Fmax Requirement ; Early Latency ; Late Latency ; Based on ; Multiply Base Fmax by ; Divide Base Fmax by ; Offset ; Phase offset ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
; clk ; ; User Pin ; NONE ; 0.000 ns ; 0.000 ns ; NONE ; N/A ; N/A ; N/A ; ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Setup: 'clk' ;
+-----------------------------------------+-----------------------------------------------------+---------------------+--------------------------+------------+----------+-----------------------------+---------------------------+-------------------------+
; Slack ; Actual fmax (period) ; From ; To ; From Clock ; To Clock ; Required Setup Relationship ; Required Longest P2P Time ; Actual Longest P2P Time ;
+-----------------------------------------+-----------------------------------------------------+---------------------+--------------------------+------------+----------+-----------------------------+---------------------------+-------------------------+
; N/A ; 34.72 MHz ( period = 28.800 ns ) ; scl~reg0 ; link_sda ; clk ; clk ; None ; None ; 13.300 ns ;
; N/A ; 37.88 MHz ( period = 26.400 ns ) ; scl~reg0 ; ff ; clk ; clk ; None ; None ; 12.100 ns ;
; N/A ; 38.46 MHz ( period = 26.000 ns ) ; scl~reg0 ; sh8out_buf[1]~reg0 ; clk ; clk ; None ; None ; 11.900 ns ;
; N/A ; 38.76 MHz ( period = 25.800 ns ) ; scl~reg0 ; sh8out_buf[0]~reg0 ; clk ; clk ; None ; None ; 11.800 ns ;
; N/A ; 39.37 MHz ( period = 25.400 ns ) ; scl~reg0 ; link_write ; clk ; clk ; None ; None ; 11.600 ns ;
; N/A ; 39.68 MHz ( period = 25.200 ns ) ; scl~reg0 ; link_read ; clk ; clk ; None ; None ; 11.500 ns ;
; N/A ; 39.68 MHz ( period = 25.200 ns ) ; scl~reg0 ; sh8out_buf[7]~reg0 ; clk ; clk ; None ; None ; 11.500 ns ;
; N/A ; 39.68 MHz ( period = 25.200 ns ) ; scl~reg0 ; sh8out_buf[5]~reg0 ; clk ; clk ; None ; None ; 11.500 ns ;
; N/A ; 39.84 MHz ( period = 25.100 ns ) ; main_state[5]~reg0 ; sh8out_state.sh8out_bit4 ; clk ; clk ; None ; None ; 24.000 ns ;
; N/A ; 39.84 MHz ( period = 25.100 ns ) ; main_state[5]~reg0 ; sh8out_state.sh8out_bit1 ; clk ; clk ; None ; None ; 24.000 ns ;
; N/A ; 40.49 MHz ( period = 24.700 ns ) ; main_state[3]~reg0 ; sh8out_state.sh8out_bit4 ; clk ; clk ; None ; None ; 23.600 ns ;
; N/A ; 40.49 MHz ( period = 24.700 ns ) ; main_state[3]~reg0 ; sh8out_state.sh8out_bit1 ; clk ; clk ; None ; None ; 23.600 ns ;
; N/A ; 40.65 MHz ( period = 24.600 ns ) ; main_state[5]~reg0 ; sh8out_state.sh8out_bit5 ; clk ; clk ; None ; None ; 23.500 ns ;
; N/A ; 40.65 MHz ( period = 24.600 ns ) ; main_state[4]~reg0 ; sh8out_state.sh8out_bit4 ; clk ; clk ; None ; None ; 23.500 ns ;
; N/A ; 40.65 MHz ( period = 24.600 ns ) ; main_state[4]~reg0 ; sh8out_state.sh8out_bit1 ; clk ; clk ; None ; None ; 23.500 ns ;
; N/A ; 40.65 MHz ( period = 24.600 ns ) ; scl~reg0 ; head_buf[1] ; clk ; clk ; None ; None ; 11.200 ns ;
; N/A ; 40.65 MHz ( period = 24.600 ns ) ; main_state[5]~reg0 ; sh8out_buf[7]~reg0 ; clk ; clk ; None ; None ; 23.500 ns ;
; N/A ; 40.65 MHz ( period = 24.600 ns ) ; main_state[5]~reg0 ; sh8out_buf[5]~reg0 ; clk ; clk ; None ; None ; 23.500 ns ;
; N/A ; 40.98 MHz ( period = 24.400 ns ) ; main_state[5]~reg0 ; sh8out_state.sh8out_bit3 ; clk ; clk ; None ; None ; 23.300 ns ;
; N/A ; 40.98 MHz ( period = 24.400 ns ) ; main_state[5]~reg0 ; sh8out_state.sh8out_bit2 ; clk ; clk ; None ; None ; 23.300 ns ;
; N/A ; 41.15 MHz ( period = 24.300 ns ) ; main_state[5]~reg0 ; sh8out_state.sh8out_bit0 ; clk ; clk ; None ; None ; 23.200 ns ;
; N/A ; 41.32 MHz ( period = 24.200 ns ) ; main_state[3]~reg0 ; sh8out_state.sh8out_bit5 ; clk ; clk ; None ; None ; 23.100 ns ;
; N/A ; 41.32 MHz ( period = 24.200 ns ) ; scl~reg0 ; sh8out_state.sh8out_bit4 ; clk ; clk ; None ; None ; 11.000 ns ;
; N/A ; 41.32 MHz ( period = 24.200 ns ) ; scl~reg0 ; sh8out_state.sh8out_bit1 ; clk ; clk ; None ; None ; 11.000 ns ;
; N/A ; 41.32 MHz ( period = 24.200 ns ) ; main_state[3]~reg0 ; sh8out_buf[7]~reg0 ; clk ; clk ; None ; None ; 23.100 ns ;
; N/A ; 41.32 MHz ( period = 24.200 ns ) ; main_state[3]~reg0 ; sh8out_buf[5]~reg0 ; clk ; clk ; None ; None ; 23.100 ns ;
; N/A ; 41.49 MHz ( period = 24.100 ns ) ; main_state[4]~reg0 ; sh8out_state.sh8out_bit5 ; clk ; clk ; None ; None ; 23.000 ns ;
; N/A ; 41.49 MHz ( period = 24.100 ns ) ; main_state[4]~reg0 ; sh8out_buf[7]~reg0 ; clk ; clk ; None ; None ; 23.000 ns ;
; N/A ; 41.49 MHz ( period = 24.100 ns ) ; main_state[4]~reg0 ; sh8out_buf[5]~reg0 ; clk ; clk ; None ; None ; 23.000 ns ;
; N/A ; 41.67 MHz ( period = 24.000 ns ) ; main_state[3]~reg0 ; sh8out_state.sh8out_bit3 ; clk ; clk ; None ; None ; 22.900 ns ;
; N/A ; 41.67 MHz ( period = 24.000 ns ) ; main_state[3]~reg0 ; sh8out_state.sh8out_bit2 ; clk ; clk ; None ; None ; 22.900 ns ;
; N/A ; 41.67 MHz ( period = 24.000 ns ) ; main_state[5]~reg0 ; sh8out_state.sh8out_end ; clk ; clk ; None ; None ; 22.900 ns ;
; N/A ; 41.67 MHz ( period = 24.000 ns ) ; scl~reg0 ; sh8out_buf[2]~reg0 ; clk ; clk ; None ; None ; 10.900 ns ;
; N/A ; 41.84 MHz ( period = 23.900 ns ) ; main_state[4]~reg0 ; sh8out_state.sh8out_bit3 ; clk ; clk ; None ; None ; 22.800 ns ;
; N/A ; 41.84 MHz ( period = 23.900 ns ) ; main_state[4]~reg0 ; sh8out_state.sh8out_bit2 ; clk ; clk ; None ; None ; 22.800 ns ;
; N/A ; 41.84 MHz ( period = 23.900 ns ) ; main_state[3]~reg0 ; sh8out_state.sh8out_bit0 ; clk ; clk ; None ; None ; 22.800 ns ;
; N/A ; 41.84 MHz ( period = 23.900 ns ) ; main_state[8]~reg0 ; sh8out_buf[1]~reg0 ; clk ; clk ; None ; None ; 22.800 ns ;
; N/A ; 42.02 MHz ( period = 23.800 ns ) ; scl~reg0 ; sh8out_state.sh8out_bit5 ; clk ; clk ; None ; None ; 10.800 ns ;
; N/A ; 42.02 MHz ( period = 23.800 ns ) ; main_state[4]~reg0 ; sh8out_state.sh8out_bit0 ; clk ; clk ; None ; None ; 22.700 ns ;
; N/A ; 42.02 MHz ( period = 23.800 ns ) ; main_state[5]~reg0 ; ff ; clk ; clk ; None ; None ; 22.700 ns ;
; N/A ; 42.37 MHz ( period = 23.600 ns ) ; main_state[3]~reg0 ; sh8out_state.sh8out_end ; clk ; clk ; None ; None ; 22.500 ns ;
; N/A ; 42.37 MHz ( period = 23.600 ns ) ; scl~reg0 ; sh8out_buf[4]~reg0 ; clk ; clk ; None ; None ; 10.700 ns ;
; N/A ; 42.55 MHz ( period = 23.500 ns ) ; main_state[4]~reg0 ; sh8out_state.sh8out_end ; clk ; clk ; None ; None ; 22.400 ns ;
; N/A ; 42.74 MHz ( period = 23.400 ns ) ; main_state[10]~reg0 ; sh8out_buf[1]~reg0 ; clk ; clk ; None ; None ; 22.300 ns ;
; N/A ; 42.74 MHz ( period = 23.400 ns ) ; main_state[3]~reg0 ; ff ; clk ; clk ; None ; None ; 22.300 ns ;
; N/A ; 42.92 MHz ( period = 23.300 ns ) ; main_state[4]~reg0 ; ff ; clk ; clk ; None ; None ; 22.200 ns ;
; N/A ; 43.10 MHz ( period = 23.200 ns ) ; scl~reg0 ; sh8out_buf[6]~reg0 ; clk ; clk ; None ; None ; 10.500 ns ;
; N/A ; 43.29 MHz ( period = 23.100 ns ) ; main_state[9]~reg0 ; sh8out_state.sh8out_bit4 ; clk ; clk ; None ; None ; 22.000 ns ;
; N/A ; 43.29 MHz ( period = 23.100 ns ) ; main_state[9]~reg0 ; sh8out_state.sh8out_bit1 ; clk ; clk ; None ; None ; 22.000 ns ;
; N/A ; 43.48 MHz ( period = 23.000 ns ) ; main_state[1]~reg0 ; sh8out_state.sh8out_bit4 ; clk ; clk ; None ; None ; 21.900 ns ;
; N/A ; 43.48 MHz ( period = 23.000 ns ) ; main_state[1]~reg0 ; sh8out_state.sh8out_bit1 ; clk ; clk ; None ; None ; 21.900 ns ;
; N/A ; 43.48 MHz ( period = 23.000 ns ) ; scl~reg0 ; sh8out_state.sh8out_bit0 ; clk ; clk ; None ; None ; 10.400 ns ;
; N/A ; 43.48 MHz ( period = 23.000 ns ) ; scl~reg0 ; link_stop ; clk ; clk ; None ; None ; 10.400 ns ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -