📄 reg_add.pin
字号:
q10[4] : 77 : input : LVTTL : : 4 : N
GND : 78 : gnd : : : :
VCCINT : 79 : power : : 1.2V : :
GND* : 80 : : : : 4 :
GND* : 81 : : : : 4 :
q3[1] : 82 : input : LVTTL : : 4 : N
VCCIO4 : 83 : power : : 3.3V : 4 :
q2[5] : 84 : input : LVTTL : : 4 : N
GND : 85 : gnd : : : :
GND* : 86 : : : : 4 :
GND* : 87 : : : : 4 :
q3[4] : 88 : input : LVTTL : : 4 : N
q3[3] : 89 : input : LVTTL : : 4 : N
GND* : 90 : : : : 4 :
VCCIO4 : 91 : power : : 3.3V : 4 :
GND* : 92 : : : : 4 :
GND : 93 : gnd : : : :
q2[2] : 94 : input : LVTTL : : 4 : N
q3[6] : 95 : input : LVTTL : : 4 : N
GND* : 96 : : : : 4 :
q3[7] : 97 : input : LVTTL : : 4 : N
VCCIO4 : 98 : power : : 3.3V : 4 :
q2[6] : 99 : input : LVTTL : : 4 : N
GND : 100 : gnd : : : :
GND* : 101 : : : : 4 :
GND* : 102 : : : : 4 :
q2[7] : 103 : input : LVTTL : : 4 : N
q2[4] : 104 : input : LVTTL : : 4 : N
q2[0] : 105 : input : LVTTL : : 3 : N
q3[2] : 106 : input : LVTTL : : 3 : N
q3[0] : 107 : input : LVTTL : : 3 : N
~LVDS41p/nCEO~ / GND* : 108 : output : LVTTL : : 3 : N
VCCIO3 : 109 : power : : 3.3V : 3 :
q2[3] : 110 : input : LVTTL : : 3 : N
GND : 111 : gnd : : : :
q2[1] : 112 : input : LVTTL : : 3 : N
q3[5] : 113 : input : LVTTL : : 3 : N
q0[7] : 114 : input : LVTTL : : 3 : N
q1[7] : 115 : input : LVTTL : : 3 : N
q1[0] : 116 : input : LVTTL : : 3 : N
q0[1] : 117 : input : LVTTL : : 3 : N
q1[6] : 118 : input : LVTTL : : 3 : N
q1[4] : 119 : input : LVTTL : : 3 : N
q0[4] : 120 : input : LVTTL : : 3 : N
nSTATUS : 121 : : : : 3 :
VCCIO3 : 122 : power : : 3.3V : 3 :
CONF_DONE : 123 : : : : 3 :
GND : 124 : gnd : : : :
MSEL1 : 125 : : : : 3 :
MSEL0 : 126 : : : : 3 :
q1[5] : 127 : input : LVTTL : : 3 : N
q0[3] : 128 : input : LVTTL : : 3 : N
q6[2] : 129 : input : LVTTL : : 3 : N
q7[1] : 130 : input : LVTTL : : 3 : N
q6[1] : 131 : input : LVTTL : : 3 : N
q7[0] : 132 : input : LVTTL : : 3 : N
q0[6] : 133 : input : LVTTL : : 3 : N
q1[1] : 134 : input : LVTTL : : 3 : N
q0[0] : 135 : input : LVTTL : : 3 : N
VCCIO3 : 136 : power : : 3.3V : 3 :
q0[5] : 137 : input : LVTTL : : 3 : N
q1[2] : 138 : input : LVTTL : : 3 : N
q7[3] : 139 : input : LVTTL : : 3 : N
GND : 140 : gnd : : : :
q6[5] : 141 : input : LVTTL : : 3 : N
q6[7] : 142 : input : LVTTL : : 3 : N
q7[7] : 143 : input : LVTTL : : 3 : N
q1[3] : 144 : input : LVTTL : : 3 : N
q6[0] : 145 : input : LVTTL : : 3 : N
q6[3] : 146 : input : LVTTL : : 3 : N
q7[5] : 147 : input : LVTTL : : 3 : N
VCCIO3 : 148 : power : : 3.3V : 3 :
q7[4] : 149 : input : LVTTL : : 3 : N
q7[6] : 150 : input : LVTTL : : 3 : N
q0[2] : 151 : input : LVTTL : : 3 : N
q6[6] : 152 : input : LVTTL : : 3 : N
GND : 153 : gnd : : : :
GNDD_PLL2 : 154 : gnd : : : :
VCCD_PLL2 : 155 : power : : 1.2V : :
GNDG_PLL2 : 156 : gnd : : : :
VCCA_PLL2 : 157 : power : : 1.2V : :
GNDA_PLL2 : 158 : gnd : : : :
GND : 159 : gnd : : : :
q5[6] : 160 : input : LVTTL : : 2 : N
q7[2] : 161 : input : LVTTL : : 2 : N
q6[4] : 162 : input : LVTTL : : 2 : N
q4[2] : 163 : input : LVTTL : : 2 : N
q4[4] : 164 : input : LVTTL : : 2 : N
GND* : 165 : : : : 2 :
VCCIO2 : 166 : power : : 3.3V : 2 :
GND : 167 : gnd : : : :
q4[5] : 168 : input : LVTTL : : 2 : N
q4[6] : 169 : input : LVTTL : : 2 : N
q5[5] : 170 : input : LVTTL : : 2 : N
q4[1] : 171 : input : LVTTL : : 2 : N
VCCIO2 : 172 : power : : 3.3V : 2 :
GND* : 173 : : : : 2 :
GND : 174 : gnd : : : :
q5[7] : 175 : input : LVTTL : : 2 : N
q5[3] : 176 : input : LVTTL : : 2 : N
GND : 177 : gnd : : : :
VCCINT : 178 : power : : 1.2V : :
q4[3] : 179 : input : LVTTL : : 2 : N
q5[2] : 180 : input : LVTTL : : 2 : N
GND* : 181 : : : : 2 :
GND* : 182 : : : : 2 :
VCCIO2 : 183 : power : : 3.3V : 2 :
GND : 184 : gnd : : : :
q4[0] : 185 : input : LVTTL : : 2 : N
GND : 186 : gnd : : : :
q5[0] : 187 : input : LVTTL : : 2 : N
GND* : 188 : : : : 2 :
q5[4] : 189 : input : LVTTL : : 2 : N
VCCINT : 190 : power : : 1.2V : :
q4[7] : 191 : input : LVTTL : : 2 : N
GND* : 192 : : : : 2 :
clk_reg : 193 : input : LVTTL : : 2 : N
VCCIO2 : 194 : power : : 3.3V : 2 :
q5[1] : 195 : input : LVTTL : : 2 : N
GND : 196 : gnd : : : :
data_yn[5] : 197 : output : LVTTL : : 2 : N
data_yn[2] : 198 : output : LVTTL : : 2 : N
GND* : 199 : : : : 2 :
data_yn[0] : 200 : output : LVTTL : : 2 : N
GND* : 201 : : : : 2 :
VCCIO2 : 202 : power : : 3.3V : 2 :
GND* : 203 : : : : 2 :
GND : 204 : gnd : : : :
GND* : 205 : : : : 2 :
GND* : 206 : : : : 2 :
GND* : 207 : : : : 2 :
GND* : 208 : : : : 2 :
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -