⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 wave.fit.rpt

📁 数字示波器的FPGA实现 VHDL编写 Quartus7.1测试通过
💻 RPT
📖 第 1 页 / 共 5 页
字号:
; DAOUT[7] ; 113   ; 2        ; 22           ; 14           ; 0           ; no              ; no                     ; no            ; no             ; no              ; no         ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ;
; DAOUT[8] ; 112   ; 2        ; 24           ; 14           ; 1           ; no              ; no                     ; no            ; no             ; no              ; no         ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ;
; DAOUT[9] ; 111   ; 2        ; 24           ; 14           ; 0           ; no              ; no                     ; no            ; no             ; no              ; no         ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ;
; RDAD     ; 35    ; 1        ; 0            ; 1            ; 0           ; no              ; no                     ; no            ; no             ; no              ; no         ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ;
+----------+-------+----------+--------------+--------------+-------------+-----------------+------------------------+---------------+----------------+-----------------+------------+----------+--------------+--------------+------------------+-------------+----------------------+


+---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Bidir Pins                                                                                                                                                                                                                                                                                                                                              ;
+-------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+-----------------+------------------------+---------------+----------------+-----------------+------------+----------+--------------+--------------+------------------+-------------+----------------------+
; Name  ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Combinational Fan-Out ; Registered Fan-Out ; Global ; Input Register ; Output Register ; Output Enable Register ; Power Up High ; Slow Slew Rate ; PCI I/O Enabled ; Open Drain ; Bus Hold ; Weak Pull Up ; I/O Standard ; Current Strength ; Termination ; Location assigned by ;
+-------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+-----------------+------------------------+---------------+----------------+-----------------+------------+----------+--------------+--------------+------------------+-------------+----------------------+
; P0[0] ; 75    ; 3        ; 27           ; 2            ; 1           ; 11                    ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no             ; no              ; no         ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ;
; P0[1] ; 74    ; 3        ; 27           ; 1            ; 0           ; 9                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no             ; no              ; no         ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ;
; P0[2] ; 73    ; 3        ; 27           ; 1            ; 1           ; 8                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no             ; no              ; no         ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ;
; P0[3] ; 72    ; 4        ; 26           ; 0            ; 0           ; 8                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no             ; no              ; no         ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ;
; P0[4] ; 71    ; 4        ; 26           ; 0            ; 1           ; 8                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no             ; no              ; no         ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ;
; P0[5] ; 70    ; 4        ; 24           ; 0            ; 0           ; 8                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no             ; no              ; no         ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ;
; P0[6] ; 69    ; 4        ; 24           ; 0            ; 1           ; 8                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no             ; no              ; no         ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ;
; P0[7] ; 68    ; 4        ; 22           ; 0            ; 0           ; 8                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no             ; no              ; no         ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ;
+-------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+-----------------+------------------------+---------------+----------------+-----------------+------------+----------+--------------+--------------+------------------+-------------+----------------------+


+------------------------------------------------------------+
; I/O Bank Usage                                             ;
+----------+------------------+---------------+--------------+
; I/O Bank ; Usage            ; VCCIO Voltage ; VREF Voltage ;
+----------+------------------+---------------+--------------+
; 1        ; 15 / 22 ( 68 % ) ; 3.3V          ; --           ;
; 2        ; 12 / 28 ( 42 % ) ; 3.3V          ; --           ;
; 3        ; 14 / 26 ( 53 % ) ; 3.3V          ; --           ;
; 4        ; 7 / 28 ( 25 % )  ; 3.3V          ; --           ;
+----------+------------------+---------------+--------------+


+--------------------------------------------------------------------------------------------------------------------+
; All Package Pins                                                                                                   ;
+----------+------------+----------+----------------+--------+--------------+---------+------------+-----------------+
; Location ; Pad Number ; I/O Bank ; Pin Name/Usage ; Dir.   ; I/O Standard ; Voltage ; I/O Type   ; User Assignment ;
+----------+------------+----------+----------------+--------+--------------+---------+------------+-----------------+
; 1        ; 0          ; 1        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; 2        ; 1          ; 1        ; INTN           ; input  ; LVTTL        ;         ; Row I/O    ; Y               ;
; 3        ; 2          ; 1        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; 4        ; 3          ; 1        ; ADIN[1]        ; input  ; LVTTL        ;         ; Row I/O    ; Y               ;
; 5        ; 4          ; 1        ; ADIN[2]        ; input  ; LVTTL        ;         ; Row I/O    ; Y               ;
; 6        ; 5          ; 1        ; ADIN[3]        ; input  ; LVTTL        ;         ; Row I/O    ; Y               ;
; 7        ; 6          ; 1        ; ADIN[4]        ; input  ; LVTTL        ;         ; Row I/O    ; Y               ;
; 8        ;            ; 1        ; VCCIO1         ; power  ;              ; 3.3V    ; --         ;                 ;
; 9        ;            ; 1        ; GND            ; gnd    ;              ;         ; --         ;                 ;
; 10       ; 7          ; 1        ; ADIN[5]        ; input  ; LVTTL        ;         ; Row I/O    ; Y               ;
; 11       ; 8          ; 1        ; ADIN[6]        ; input  ; LVTTL        ;         ; Row I/O    ; Y               ;
; 12       ; 9          ; 1        ; *~nCSO~ / GND* ; output ; LVTTL        ;         ; Row I/O    ; N               ;
; 13       ; 10         ; 1        ; ^DATA0         ; input  ;              ;         ; --         ;                 ;
; 14       ; 11         ; 1        ; ^nCONFIG       ;        ;              ;         ; --         ;                 ;
; 15       ;            ; 1        ; VCCA_PLL1      ; power  ;              ; 1.5V    ; --         ;                 ;
; 16       ; 12         ; 1        ; CLK            ; input  ; LVTTL        ;         ; Row I/O    ; Y               ;
; 17       ; 13         ; 1        ; GND+           ;        ;              ;         ; Row I/O    ;                 ;
; 18       ;            ; 1        ; GNDA_PLL1      ; gnd    ;              ;         ; --         ;                 ;
; 19       ;            ; 1        ; GNDG_PLL1      ; gnd    ;              ;         ; --         ;                 ;
; 20       ; 14         ; 1        ; ^nCEO          ;        ;              ;         ; --         ;                 ;
; 21       ; 15         ; 1        ; ^nCE           ;        ;              ;         ; --         ;                 ;
; 22       ; 16         ; 1        ; ^MSEL0         ;        ;              ;         ; --         ;                 ;
; 23       ; 17         ; 1        ; ^MSEL1         ;        ;              ;         ; --         ;                 ;
; 24       ; 18         ; 1        ; ^DCLK          ; bidir  ;              ;         ; --         ;                 ;
; 25       ; 19         ; 1        ; *~ASDO~ / GND* ; output ; LVTTL        ;         ; Row I/O    ; N               ;
; 26       ; 20         ; 1        ; ADIN[7]        ; input  ; LVTTL        ;         ; Row I/O    ; Y               ;
; 27       ; 21         ; 1        ; A0             ; output ; LVTTL        ;         ; Row I/O    ; Y               ;
; 28       ; 22         ; 1        ; A1             ; output ; LVTTL        ;         ; Row I/O    ; Y               ;
; 29       ;            ; 1        ; VCCIO1         ; power  ;              ; 3.3V    ; --         ;                 ;
; 30       ;            ; 1        ; GND            ; gnd    ;              ;         ; --         ;                 ;
; 31       ; 23         ; 1        ; CSAD           ; output ; LVTTL        ;         ; Row I/O    ; Y               ;
; 32       ; 24         ; 1        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; 33       ; 25         ; 1        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; 34       ; 26         ; 1        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; 35       ; 27         ; 1        ; RDAD           ; output ; LVTTL        ;         ; Row I/O    ; Y               ;
; 36       ; 28         ; 1        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; 37       ; 29         ; 4        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; 38       ; 30         ; 4        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; 39       ; 31         ; 4        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; 40       ; 32         ; 4        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; 41       ; 33         ; 4        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; 42       ; 34         ; 4        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; 43       ;            ; 1        ; GND            ; gnd    ;              ;         ; --         ;                 ;
; 44       ;            ; 4        ; VCCIO4         ; power  ;              ; 3.3V    ; --         ;                 ;
; 45       ;            ; 1        ; GND            ; gnd    ;              ;         ; --         ;                 ;
; 46       ;            ;          ; VCCINT         ; power  ;              ; 1.5V    ; --         ;                 ;
; 47       ; 35         ; 4        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; 48       ; 36         ; 4        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; 49       ; 37         ; 4        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; 50       ; 38         ; 4        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; 51       ; 39         ; 4        ; A              ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; 52       ; 40         ; 4        ; CLK2           ; input  ; LVTTL        ;         ; Column I/O ; Y               ;
; 53       ; 41         ; 4        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; 54       ; 42         ; 4        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; 55       ; 43         ; 4        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; 56       ; 44         ; 4        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; 57       ; 45         ; 4        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; 58       ; 46         ; 4        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; 59       ; 47         ; 4        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; 60       ; 48         ; 4        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; 61       ; 49         ; 4        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; 62       ; 50         ; 4        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; 63       ;            ; 1        ; GND            ; gnd    ;              ;         ; --         ;                 ;
; 64       ;            ;          ; VCCINT         ; power  ;              ; 1.5V    ; --         ;                 ;
; 65       ;            ; 1        ; GND            ; gnd    ;              ;         ; --         ;                 ;
; 66       ;            ; 4        ; VCCIO4         ; power  ;              ; 3.3V    ; --         ;                 ;
; 67       ; 51         ; 4        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; 68       ; 52         ; 4        ; P0[7]          ; bidir  ; LVTTL        ;         ; Column I/O ; Y               ;
; 69       ; 53         ; 4        ; P0[6]          ; bidir  ; LVTTL        ;         ; Column I/O ; Y               ;
; 70       ; 54         ; 4        ; P0[5]          ; bidir  ; LVTTL        ;         ; Column I/O ; Y               ;

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -