⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 scanwave.map.rpt

📁 数字示波器的FPGA实现 VHDL编写 Quartus7.1测试通过
💻 RPT
📖 第 1 页 / 共 5 页
字号:
; File Name with User-Entered Path ; Used in Netlist ; File Type                          ; File Name with Absolute Path                                       ;
+----------------------------------+-----------------+------------------------------------+--------------------------------------------------------------------+
; MUX2_1.vhd                       ; yes             ; User VHDL File                     ; I:/数字存储示波器/scanwave/MUX2_1.vhd                              ;
; AD_SRAM.vhd                      ; yes             ; User VHDL File                     ; I:/数字存储示波器/scanwave/AD_SRAM.vhd                             ;
; BUS_1.vhd                        ; yes             ; User VHDL File                     ; I:/数字存储示波器/scanwave/BUS_1.vhd                               ;
; BUSTRI.vhd                       ; yes             ; User VHDL File                     ; I:/数字存储示波器/scanwave/BUSTRI.vhd                              ;
; CONV_SINGLE.vhd                  ; yes             ; User VHDL File                     ; I:/数字存储示波器/scanwave/CONV_SINGLE.vhd                         ;
; fredevider8.vhd                  ; yes             ; User VHDL File                     ; I:/数字存储示波器/scanwave/fredevider8.vhd                         ;
; generator_accb.vhd               ; yes             ; User VHDL File                     ; I:/数字存储示波器/scanwave/generator_accb.vhd                      ;
; generator_reg81.vhd              ; yes             ; User VHDL File                     ; I:/数字存储示波器/scanwave/generator_reg81.vhd                     ;
; GET_RDADDR.VHD                   ; yes             ; User VHDL File                     ; I:/数字存储示波器/scanwave/GET_RDADDR.VHD                          ;
; max114.vhd                       ; yes             ; User VHDL File                     ; I:/数字存储示波器/scanwave/max114.vhd                              ;
; VOLTAGE_CONV.vhd                 ; yes             ; User VHDL File                     ; I:/数字存储示波器/scanwave/VOLTAGE_CONV.vhd                        ;
; SCANWAVE.bdf                     ; yes             ; User Block Diagram/Schematic File  ; I:/数字存储示波器/scanwave/SCANWAVE.bdf                            ;
; fredevider2.vhd                  ; yes             ; User VHDL File                     ; I:/数字存储示波器/scanwave/fredevider2.vhd                         ;
; MUX2_3.vhd                       ; yes             ; User VHDL File                     ; I:/数字存储示波器/scanwave/MUX2_3.vhd                              ;
; freq_count.vhd                   ; yes             ; User VHDL File                     ; I:/数字存储示波器/scanwave/freq_count.vhd                          ;
; fredevider10.vhd                 ; yes             ; User VHDL File                     ; I:/数字存储示波器/scanwave/fredevider10.vhd                        ;
; AMPL_COUNT.vhd                   ; yes             ; User VHDL File                     ; I:/数字存储示波器/scanwave/AMPL_COUNT.vhd                          ;
; dram.vhd                         ; yes             ; Other                              ; I:/数字存储示波器/scanwave/dram.vhd                                ;
; altsyncram.tdf                   ; yes             ; Megafunction                       ; c:/altera/71/quartus/libraries/megafunctions/altsyncram.tdf        ;
; stratix_ram_block.inc            ; yes             ; Megafunction                       ; c:/altera/71/quartus/libraries/megafunctions/stratix_ram_block.inc ;
; lpm_mux.inc                      ; yes             ; Megafunction                       ; c:/altera/71/quartus/libraries/megafunctions/lpm_mux.inc           ;
; lpm_decode.inc                   ; yes             ; Megafunction                       ; c:/altera/71/quartus/libraries/megafunctions/lpm_decode.inc        ;
; aglobal71.inc                    ; yes             ; Megafunction                       ; c:/altera/71/quartus/libraries/megafunctions/aglobal71.inc         ;
; a_rdenreg.inc                    ; yes             ; Megafunction                       ; c:/altera/71/quartus/libraries/megafunctions/a_rdenreg.inc         ;
; altrom.inc                       ; yes             ; Megafunction                       ; c:/altera/71/quartus/libraries/megafunctions/altrom.inc            ;
; altram.inc                       ; yes             ; Megafunction                       ; c:/altera/71/quartus/libraries/megafunctions/altram.inc            ;
; altdpram.inc                     ; yes             ; Megafunction                       ; c:/altera/71/quartus/libraries/megafunctions/altdpram.inc          ;
; altqpram.inc                     ; yes             ; Megafunction                       ; c:/altera/71/quartus/libraries/megafunctions/altqpram.inc          ;
; db/altsyncram_fbg1.tdf           ; yes             ; Auto-Generated Megafunction        ; I:/数字存储示波器/scanwave/db/altsyncram_fbg1.tdf                  ;
; lpm_bustri.tdf                   ; yes             ; Megafunction                       ; c:/altera/71/quartus/libraries/megafunctions/lpm_bustri.tdf        ;
+----------------------------------+-----------------+------------------------------------+--------------------------------------------------------------------+


+-----------------------------------------------------+
; Analysis & Synthesis Resource Usage Summary         ;
+---------------------------------------------+-------+
; Resource                                    ; Usage ;
+---------------------------------------------+-------+
; Total logic elements                        ; 518   ;
;     -- Combinational with no register       ; 218   ;
;     -- Register only                        ; 149   ;
;     -- Combinational with a register        ; 151   ;
;                                             ;       ;
; Logic element usage by number of LUT inputs ;       ;
;     -- 4 input functions                    ; 85    ;
;     -- 3 input functions                    ; 128   ;
;     -- 2 input functions                    ; 141   ;
;     -- 1 input functions                    ; 14    ;
;     -- 0 input functions                    ; 1     ;
;                                             ;       ;
; Logic elements by mode                      ;       ;
;     -- normal mode                          ; 357   ;
;     -- arithmetic mode                      ; 161   ;
;     -- qfbk mode                            ; 0     ;
;     -- register cascade mode                ; 0     ;
;     -- synchronous clear/load mode          ; 36    ;
;     -- asynchronous clear/load mode         ; 149   ;
;                                             ;       ;
; Total registers                             ; 300   ;
; Total logic cells in carry chains           ; 178   ;
; I/O pins                                    ; 53    ;
; Total memory bits                           ; 32768 ;
; Maximum fan-out node                        ; CLK   ;
; Maximum fan-out                             ; 162   ;
; Total fan-out                               ; 2300  ;
; Average fan-out                             ; 3.92  ;
+---------------------------------------------+-------+


+-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Analysis & Synthesis Resource Utilization by Entity                                                                                                                                                                                                                                                   ;
+-------------------------------------------+-------------+--------------+-------------+------+--------------+--------------+-------------------+------------------+-----------------+------------+--------------------------------------------------------------------------------------+--------------+
; Compilation Hierarchy Node                ; Logic Cells ; LC Registers ; Memory Bits ; Pins ; Virtual Pins ; LUT-Only LCs ; Register-Only LCs ; LUT/Register LCs ; Carry Chain LCs ; Packed LCs ; Full Hierarchy Name                                                                  ; Library Name ;
+-------------------------------------------+-------------+--------------+-------------+------+--------------+--------------+-------------------+------------------+-----------------+------------+--------------------------------------------------------------------------------------+--------------+
; |SCANWAVE                                 ; 518 (1)     ; 300          ; 32768       ; 53   ; 0            ; 218 (1)      ; 149 (0)           ; 151 (0)          ; 178 (0)         ; 0 (0)      ; |SCANWAVE                                                                            ; work         ;
;    |AD_SRAM:inst19|                       ; 44 (44)     ; 23           ; 0           ; 0    ; 0            ; 21 (21)      ; 18 (18)           ; 5 (5)            ; 12 (12)         ; 0 (0)      ; |SCANWAVE|AD_SRAM:inst19                                                             ; work         ;
;    |AD_SRAM:inst20|                       ; 44 (44)     ; 23           ; 0           ; 0    ; 0            ; 21 (21)      ; 18 (18)           ; 5 (5)            ; 12 (12)         ; 0 (0)      ; |SCANWAVE|AD_SRAM:inst20                                                             ; work         ;
;    |AMPL_COUNT:inst2|                     ; 59 (59)     ; 36           ; 0           ; 0    ; 0            ; 23 (23)      ; 8 (8)             ; 28 (28)          ; 36 (36)         ; 0 (0)      ; |SCANWAVE|AMPL_COUNT:inst2                                                           ; work         ;
;    |BUS_1:inst5|                          ; 104 (104)   ; 70           ; 0           ; 0    ; 0            ; 34 (34)      ; 46 (46)           ; 24 (24)          ; 0 (0)           ; 0 (0)      ; |SCANWAVE|BUS_1:inst5                                                                ; work         ;
;    |CONV_SINGLE:inst22|                   ; 35 (35)     ; 5            ; 0           ; 0    ; 0            ; 30 (30)      ; 0 (0)             ; 5 (5)            ; 16 (16)         ; 0 (0)      ; |SCANWAVE|CONV_SINGLE:inst22                                                         ; work         ;
;    |FREDEVIDER10:inst18|                  ; 15 (15)     ; 7            ; 0           ; 0    ; 0            ; 8 (8)        ; 3 (3)             ; 4 (4)            ; 6 (6)           ; 0 (0)      ; |SCANWAVE|FREDEVIDER10:inst18                                                        ; work         ;
;    |FREDEVIDER2:inst13|                   ; 1 (1)       ; 1            ; 0           ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 1 (1)            ; 0 (0)           ; 0 (0)      ; |SCANWAVE|FREDEVIDER2:inst13                                                         ; work         ;
;    |FREDEVIDER8:inst8|                    ; 4 (4)       ; 4            ; 0           ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 4 (4)            ; 0 (0)           ; 0 (0)      ; |SCANWAVE|FREDEVIDER8:inst8                                                          ; work         ;
;    |FREQ_COUNT:inst6|                     ; 54 (54)     ; 49           ; 0           ; 0    ; 0            ; 5 (5)        ; 16 (16)           ; 33 (33)          ; 31 (31)         ; 0 (0)      ; |SCANWAVE|FREQ_COUNT:inst6                                                           ; work         ;
;    |GET_RDADDR:inst10|                    ; 20 (20)     ; 12           ; 0           ; 0    ; 0            ; 8 (8)        ; 0 (0)             ; 12 (12)          ; 11 (11)         ; 0 (0)      ; |SCANWAVE|GET_RDADDR:inst10                                                          ; work         ;
;    |MAX114:inst11|                        ; 25 (25)     ; 22           ; 0           ; 0    ; 0            ; 3 (3)        ; 16 (16)           ; 6 (6)            ; 0 (0)           ; 0 (0)      ; |SCANWAVE|MAX114:inst11                                                              ; work         ;
;    |MUX2_3:inst3|                         ; 9 (9)       ; 0            ; 0           ; 0    ; 0            ; 9 (9)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; 0 (0)      ; |SCANWAVE|MUX2_3:inst3                                                               ; work         ;
;    |VOLTAGE_CONV:inst17|                  ; 24 (24)     ; 8            ; 0           ; 0    ; 0            ; 16 (16)      ; 8 (8)             ; 0 (0)            ; 16 (16)         ; 0 (0)      ; |SCANWAVE|VOLTAGE_CONV:inst17                                                        ; work         ;
;    |VOLTAGE_CONV:inst9|                   ; 24 (24)     ; 8            ; 0           ; 0    ; 0            ; 16 (16)      ; 8 (8)             ; 0 (0)            ; 16 (16)         ; 0 (0)      ; |SCANWAVE|VOLTAGE_CONV:inst9                                                         ; work         ;
;    |dram:inst14|                          ; 0 (0)       ; 0            ; 16384       ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; 0 (0)      ; |SCANWAVE|dram:inst14                                                                ; work         ;
;       |altsyncram:altsyncram_component|   ; 0 (0)       ; 0            ; 16384       ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; 0 (0)      ; |SCANWAVE|dram:inst14|altsyncram:altsyncram_component                                ; work         ;
;          |altsyncram_fbg1:auto_generated| ; 0 (0)       ; 0            ; 16384       ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; 0 (0)      ; |SCANWAVE|dram:inst14|altsyncram:altsyncram_component|altsyncram_fbg1:auto_generated ; work         ;
;    |dram:inst|                            ; 0 (0)       ; 0            ; 16384       ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; 0 (0)      ; |SCANWAVE|dram:inst                                                                  ; work         ;
;       |altsyncram:altsyncram_component|   ; 0 (0)       ; 0            ; 16384       ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; 0 (0)      ; |SCANWAVE|dram:inst|altsyncram:altsyncram_component                                  ; work         ;
;          |altsyncram_fbg1:auto_generated| ; 0 (0)       ; 0            ; 16384       ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; 0 (0)      ; |SCANWAVE|dram:inst|altsyncram:altsyncram_component|altsyncram_fbg1:auto_generated   ; work         ;
;    |generator_accB:inst4|                 ; 47 (47)     ; 24           ; 0           ; 0    ; 0            ; 23 (23)      ; 0 (0)             ; 24 (24)          ; 22 (22)         ; 0 (0)      ; |SCANWAVE|generator_accB:inst4                                                       ; work         ;
;    |generator_reg81:79|                   ; 8 (8)       ; 8            ; 0           ; 0    ; 0            ; 0 (0)        ; 8 (8)             ; 0 (0)            ; 0 (0)           ; 0 (0)      ; |SCANWAVE|generator_reg81:79                                                         ; work         ;
+-------------------------------------------+-------------+--------------+-------------+------+--------------+--------------+-------------------+------------------+-----------------+------------+--------------------------------------------------------------------------------------+--------------+
Note: For table entries with two numbers listed, the numbers in parentheses indicate the number of resources of the given type used by the specific entity alone. The numbers listed outside of parentheses indicate the total resources of the given type used by the specific entity and all of its sub-entities in the hierarchy.


+--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Analysis & Synthesis RAM Summary                                                                                                                                                           ;
+---------------------------------------------------------------------------------------+------+------------------+--------------+--------------+--------------+--------------+-------+------+
; Name                                                                                  ; Type ; Mode             ; Port A Depth ; Port A Width ; Port B Depth ; Port B Width ; Size  ; MIF  ;
+---------------------------------------------------------------------------------------+------+------------------+--------------+--------------+--------------+--------------+-------+------+
; dram:inst14|altsyncram:altsyncram_component|altsyncram_fbg1:auto_generated|ALTSYNCRAM ; M4K  ; Simple Dual Port ; 2048         ; 8            ; 2048         ; 8            ; 16384 ; None ;
; dram:inst|altsyncram:altsyncram_component|altsyncram_fbg1:auto_generated|ALTSYNCRAM   ; M4K  ; Simple Dual Port ; 2048         ; 8            ; 2048         ; 8            ; 16384 ; None ;
+---------------------------------------------------------------------------------------+------+------------------+--------------+--------------+--------------+--------------+-------+------+


Encoding Type:  One-Hot
+-----------------------------------------------------------------------------------------------------------------------+
; State Machine - |SCANWAVE|CONV_SINGLE:inst22|CURRENT_STATE                                                            ;
+-------------------+-------------------+-------------------+-------------------+-------------------+-------------------+
; Name              ; CURRENT_STATE.st4 ; CURRENT_STATE.st3 ; CURRENT_STATE.st2 ; CURRENT_STATE.st1 ; CURRENT_STATE.st0 ;
+-------------------+-------------------+-------------------+-------------------+-------------------+-------------------+
; CURRENT_STATE.st0 ; 0                 ; 0                 ; 0                 ; 0                 ; 0                 ;
; CURRENT_STATE.st1 ; 0                 ; 0                 ; 0                 ; 1                 ; 1                 ;
; CURRENT_STATE.st2 ; 0                 ; 0                 ; 1                 ; 0                 ; 1                 ;
; CURRENT_STATE.st3 ; 0                 ; 1                 ; 0                 ; 0                 ; 1                 ;
; CURRENT_STATE.st4 ; 1                 ; 0                 ; 0                 ; 0                 ; 1                 ;
+-------------------+-------------------+-------------------+-------------------+-------------------+-------------------+


+--------------------------------------------------------------------------------------------------------------------+
; User-Specified and Inferred Latches                                                                                ;
+----------------------------------------------------+--------------------------------------+------------------------+
; Latch Name                                         ; Latch Enable Signal                  ; Free of Timing Hazards ;

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -