📄 freq.tan.rpt
字号:
; Report IO Paths Separately ; Off ; ; ; ;
; Default hold multicycle ; Same As Multicycle ; ; ; ;
; Cut paths between unrelated clock domains ; On ; ; ; ;
; Cut off read during write signal paths ; On ; ; ; ;
; Cut off feedback from I/O pins ; On ; ; ; ;
; Report Combined Fast/Slow Timing ; Off ; ; ; ;
; Ignore Clock Settings ; Off ; ; ; ;
; Analyze latches as synchronous elements ; On ; ; ; ;
; Enable Recovery/Removal analysis ; Off ; ; ; ;
; Enable Clock Latency ; Off ; ; ; ;
; Use TimeQuest Timing Analyzer ; Off ; ; ; ;
+-------------------------------------------------------+--------------------+------+----+-------------+
+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Settings Summary ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
; Clock Node Name ; Clock Setting Name ; Type ; Fmax Requirement ; Early Latency ; Late Latency ; Based on ; Multiply Base Fmax by ; Divide Base Fmax by ; Offset ; Phase offset ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
; signal ; ; User Pin ; None ; 0.000 ns ; 0.000 ns ; -- ; N/A ; N/A ; N/A ; ;
; clk ; ; User Pin ; None ; 0.000 ns ; 0.000 ns ; -- ; N/A ; N/A ; N/A ; ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
+-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Setup: 'signal' ;
+-----------------------------------------+-----------------------------------------------------+------------------------+------------------------+------------+----------+-----------------------------+---------------------------+-------------------------+
; Slack ; Actual fmax (period) ; From ; To ; From Clock ; To Clock ; Required Setup Relationship ; Required Longest P2P Time ; Actual Longest P2P Time ;
+-----------------------------------------+-----------------------------------------------------+------------------------+------------------------+------------+----------+-----------------------------+---------------------------+-------------------------+
; N/A ; 279.96 MHz ( period = 3.572 ns ) ; Counter:inst1|lock ; Counter:inst1|cout1[0] ; signal ; signal ; None ; None ; 3.406 ns ;
; N/A ; 279.96 MHz ( period = 3.572 ns ) ; Counter:inst1|lock ; Counter:inst1|cout1[2] ; signal ; signal ; None ; None ; 3.406 ns ;
; N/A ; 279.96 MHz ( period = 3.572 ns ) ; Counter:inst1|lock ; Counter:inst1|cout1[3] ; signal ; signal ; None ; None ; 3.406 ns ;
; N/A ; 279.96 MHz ( period = 3.572 ns ) ; Counter:inst1|lock ; Counter:inst1|cout1[1] ; signal ; signal ; None ; None ; 3.406 ns ;
; N/A ; 280.35 MHz ( period = 3.567 ns ) ; Counter:inst1|cout4[0] ; Counter:inst1|cout1[0] ; signal ; signal ; None ; None ; 3.401 ns ;
; N/A ; 280.35 MHz ( period = 3.567 ns ) ; Counter:inst1|cout4[0] ; Counter:inst1|cout1[2] ; signal ; signal ; None ; None ; 3.401 ns ;
; N/A ; 280.35 MHz ( period = 3.567 ns ) ; Counter:inst1|cout4[0] ; Counter:inst1|cout1[3] ; signal ; signal ; None ; None ; 3.401 ns ;
; N/A ; 280.35 MHz ( period = 3.567 ns ) ; Counter:inst1|cout4[0] ; Counter:inst1|cout1[1] ; signal ; signal ; None ; None ; 3.401 ns ;
; N/A ; 280.43 MHz ( period = 3.566 ns ) ; Counter:inst1|cout2[3] ; Counter:inst1|cout4[0] ; signal ; signal ; None ; None ; 3.400 ns ;
; N/A ; 280.43 MHz ( period = 3.566 ns ) ; Counter:inst1|cout2[3] ; Counter:inst1|cout4[3] ; signal ; signal ; None ; None ; 3.400 ns ;
; N/A ; 280.43 MHz ( period = 3.566 ns ) ; Counter:inst1|cout2[3] ; Counter:inst1|cout4[2] ; signal ; signal ; None ; None ; 3.400 ns ;
; N/A ; 280.43 MHz ( period = 3.566 ns ) ; Counter:inst1|cout2[3] ; Counter:inst1|cout4[1] ; signal ; signal ; None ; None ; 3.400 ns ;
; N/A ; 282.81 MHz ( period = 3.536 ns ) ; Counter:inst1|lock ; Counter:inst1|cout4[0] ; signal ; signal ; None ; None ; 3.370 ns ;
; N/A ; 282.81 MHz ( period = 3.536 ns ) ; Counter:inst1|lock ; Counter:inst1|cout4[3] ; signal ; signal ; None ; None ; 3.370 ns ;
; N/A ; 282.81 MHz ( period = 3.536 ns ) ; Counter:inst1|lock ; Counter:inst1|cout4[2] ; signal ; signal ; None ; None ; 3.370 ns ;
; N/A ; 282.81 MHz ( period = 3.536 ns ) ; Counter:inst1|lock ; Counter:inst1|cout4[1] ; signal ; signal ; None ; None ; 3.370 ns ;
; N/A ; 285.71 MHz ( period = 3.500 ns ) ; Counter:inst1|cout2[3] ; Counter:inst1|cout3[0] ; signal ; signal ; None ; None ; 3.334 ns ;
; N/A ; 285.71 MHz ( period = 3.500 ns ) ; Counter:inst1|cout2[3] ; Counter:inst1|cout3[1] ; signal ; signal ; None ; None ; 3.334 ns ;
; N/A ; 286.12 MHz ( period = 3.495 ns ) ; Counter:inst1|cout1[1] ; Counter:inst1|cout1[0] ; signal ; signal ; None ; None ; 3.329 ns ;
; N/A ; 286.12 MHz ( period = 3.495 ns ) ; Counter:inst1|cout1[1] ; Counter:inst1|cout1[2] ; signal ; signal ; None ; None ; 3.329 ns ;
; N/A ; 286.12 MHz ( period = 3.495 ns ) ; Counter:inst1|cout1[1] ; Counter:inst1|cout1[3] ; signal ; signal ; None ; None ; 3.329 ns ;
; N/A ; 286.12 MHz ( period = 3.495 ns ) ; Counter:inst1|cout1[1] ; Counter:inst1|cout1[1] ; signal ; signal ; None ; None ; 3.329 ns ;
; N/A ; 287.36 MHz ( period = 3.480 ns ) ; Counter:inst1|lock ; Counter:inst1|cout3[0] ; signal ; signal ; None ; None ; 3.314 ns ;
; N/A ; 287.36 MHz ( period = 3.480 ns ) ; Counter:inst1|lock ; Counter:inst1|cout3[1] ; signal ; signal ; None ; None ; 3.314 ns ;
; N/A ; 288.18 MHz ( period = 3.470 ns ) ; Counter:inst1|cout1[3] ; Counter:inst1|cout1[0] ; signal ; signal ; None ; None ; 3.304 ns ;
; N/A ; 288.18 MHz ( period = 3.470 ns ) ; Counter:inst1|cout1[3] ; Counter:inst1|cout1[2] ; signal ; signal ; None ; None ; 3.304 ns ;
; N/A ; 288.18 MHz ( period = 3.470 ns ) ; Counter:inst1|cout1[3] ; Counter:inst1|cout1[3] ; signal ; signal ; None ; None ; 3.304 ns ;
; N/A ; 288.18 MHz ( period = 3.470 ns ) ; Counter:inst1|cout1[3] ; Counter:inst1|cout1[1] ; signal ; signal ; None ; None ; 3.304 ns ;
; N/A ; 289.69 MHz ( period = 3.452 ns ) ; Counter:inst1|cout3[3] ; Counter:inst1|cout4[3] ; signal ; signal ; None ; None ; 3.286 ns ;
; N/A ; 290.53 MHz ( period = 3.442 ns ) ; Counter:inst1|cout3[3] ; Counter:inst1|cout4[0] ; signal ; signal ; None ; None ; 3.276 ns ;
; N/A ; 290.53 MHz ( period = 3.442 ns ) ; Counter:inst1|cout3[3] ; Counter:inst1|cout4[2] ; signal ; signal ; None ; None ; 3.276 ns ;
; N/A ; 290.53 MHz ( period = 3.442 ns ) ; Counter:inst1|cout3[3] ; Counter:inst1|cout4[1] ; signal ; signal ; None ; None ; 3.276 ns ;
; N/A ; 291.29 MHz ( period = 3.433 ns ) ; Counter:inst1|cout4[3] ; Counter:inst1|cout1[0] ; signal ; signal ; None ; None ; 3.267 ns ;
; N/A ; 291.29 MHz ( period = 3.433 ns ) ; Counter:inst1|cout4[3] ; Counter:inst1|cout1[2] ; signal ; signal ; None ; None ; 3.267 ns ;
; N/A ; 291.29 MHz ( period = 3.433 ns ) ; Counter:inst1|cout4[3] ; Counter:inst1|cout1[3] ; signal ; signal ; None ; None ; 3.267 ns ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -