📄 ddsok.fit.rpt
字号:
; Fitter Initial Placement Seed ; 1 ; 1 ;
; Slow Slew Rate ; Off ; Off ;
; PCI I/O ; Off ; Off ;
; Weak Pull-Up Resistor ; Off ; Off ;
; Enable Bus-Hold Circuitry ; Off ; Off ;
; Auto Global Memory Control Signals ; Off ; Off ;
; Auto Packed Registers -- Cyclone ; Auto ; Auto ;
; Auto Delay Chains ; On ; On ;
; Auto Merge PLLs ; On ; On ;
; Perform Physical Synthesis for Combinational Logic ; Off ; Off ;
; Perform Register Duplication ; Off ; Off ;
; Perform Register Retiming ; Off ; Off ;
; Perform Asynchronous Signal Pipelining ; Off ; Off ;
; Fitter Effort ; Auto Fit ; Auto Fit ;
; Physical Synthesis Effort Level ; Normal ; Normal ;
; Logic Cell Insertion - Logic Duplication ; Auto ; Auto ;
; Auto Register Duplication ; Auto ; Auto ;
; Auto Global Clock ; On ; On ;
; Auto Global Register Control Signals ; On ; On ;
+----------------------------------------------------+--------------------------------+--------------------------------+
+--------------+
; Pin-Out File ;
+--------------+
The pin-out file can be found in D:/altera/quartus60/program/DDS/ddsok.pin.
+----------------------------------------------------------------------------------------------------------------+
; Fitter Resource Usage Summary ;
+---------------------------------------------+------------------------------------------------------------------+
; Resource ; Usage ;
+---------------------------------------------+------------------------------------------------------------------+
; Total logic elements ; 501 / 12,060 ( 4 % ) ;
; -- Combinational with no register ; 111 ;
; -- Register only ; 128 ;
; -- Combinational with a register ; 262 ;
; ; ;
; Logic element usage by number of LUT inputs ; ;
; -- 4 input functions ; 142 ;
; -- 3 input functions ; 119 ;
; -- 2 input functions ; 103 ;
; -- 1 input functions ; 53 ;
; -- 0 input functions ; 84 ;
; ; ;
; Logic elements by mode ; ;
; -- normal mode ; 430 ;
; -- arithmetic mode ; 71 ;
; -- qfbk mode ; 34 ;
; -- register cascade mode ; 0 ;
; -- synchronous clear/load mode ; 178 ;
; -- asynchronous clear/load mode ; 242 ;
; ; ;
; Total LABs ; 69 / 1,206 ( 6 % ) ;
; Logic elements in carry chains ; 81 ;
; User inserted logic elements ; 0 ;
; Virtual pins ; 0 ;
; I/O pins ; 23 / 173 ( 13 % ) ;
; -- Clock pins ; 1 / 2 ( 50 % ) ;
; Global signals ; 8 ;
; M4Ks ; 6 / 52 ( 12 % ) ;
; Total memory bits ; 24,576 / 239,616 ( 10 % ) ;
; Total RAM block bits ; 27,648 / 239,616 ( 12 % ) ;
; PLLs ; 0 / 2 ( 0 % ) ;
; Global clocks ; 8 / 8 ( 100 % ) ;
; Maximum fan-out node ; altera_internal_jtag~TDO ;
; Maximum fan-out ; 260 ;
; Highest non-global fan-out signal ; sld_signaltap:cnts|sld_ela_control:ela_control|trigger_setup_ena ;
; Highest non-global fan-out ; 67 ;
; Total fan-out ; 2324 ;
; Average fan-out ; 4.36 ;
+---------------------------------------------+------------------------------------------------------------------+
+----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Input Pins ;
+----------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+
; Name ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Combinational Fan-Out ; Registered Fan-Out ; Global ; Input Register ; Power Up High ; PCI I/O Enabled ; Bus Hold ; Weak Pull Up ; I/O Standard ; Termination ; Location assigned by ;
+----------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+
; clok ; 28 ; 1 ; 0 ; 15 ; 2 ; 147 ; 0 ; yes ; no ; no ; no ; no ; Off ; LVTTL ; Off ; User ;
; fword[0] ; 16 ; 1 ; 0 ; 22 ; 2 ; 2 ; 0 ; no ; no ; no ; no ; no ; Off ; LVTTL ; Off ; User ;
; fword[1] ; 17 ; 1 ; 0 ; 21 ; 0 ; 2 ; 0 ; no ; no ; no ; no ; no ; Off ; LVTTL ; Off ; User ;
; fword[2] ; 18 ; 1 ; 0 ; 21 ; 1 ; 2 ; 0 ; no ; no ; no ; no ; no ; Off ; LVTTL ; Off ; User ;
; fword[3] ; 19 ; 1 ; 0 ; 21 ; 2 ; 2 ; 0 ; no ; no ; no ; no ; no ; Off ; LVTTL ; Off ; User ;
; fword[4] ; 41 ; 1 ; 0 ; 7 ; 1 ; 2 ; 0 ; no ; no ; no ; no ; no ; Off ; LVTTL ; Off ; User ;
; fword[5] ; 42 ; 1 ; 0 ; 6 ; 0 ; 2 ; 0 ; no ; no ; no ; no ; no ; Off ; LVTTL ; Off ; User ;
; fword[6] ; 43 ; 1 ; 0 ; 6 ; 1 ; 2 ; 0 ; no ; no ; no ; no ; no ; Off ; LVTTL ; Off ; User ;
; fword[7] ; 44 ; 1 ; 0 ; 6 ; 2 ; 2 ; 0 ; no ; no ; no ; no ; no ; Off ; LVTTL ; Off ; User ;
; wp[0] ; 2 ; 1 ; 0 ; 26 ; 1 ; 2 ; 0 ; no ; no ; no ; no ; no ; Off ; LVTTL ; Off ; User ;
; wp[1] ; 3 ; 1 ; 0 ; 25 ; 0 ; 2 ; 0 ; no ; no ; no ; no ; no ; Off ; LVTTL ; Off ; User ;
+----------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+
+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Output Pins ;
+---------+-------+----------+--------------+--------------+-------------+-----------------+------------------------+---------------+----------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+-------------+----------------------+-------+
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -