📄 uart_regs.pin
字号:
-- Copyright (C) 1991-2004 Altera Corporation
-- Any megafunction design, and related netlist (encrypted or decrypted),
-- support information, device programming or simulation file, and any other
-- associated documentation or information provided by Altera or a partner
-- under Altera's Megafunction Partnership Program may be used only
-- to program PLD devices (but not masked PLD devices) from Altera. Any
-- other use of such megafunction design, netlist, support information,
-- device programming or simulation file, or any other related documentation
-- or information is prohibited for any other purpose, including, but not
-- limited to modification, reverse engineering, de-compiling, or use with
-- any other silicon devices, unless such use is explicitly licensed under
-- a separate agreement with Altera or a megafunction partner. Title to the
-- intellectual property, including patents, copyrights, trademarks, trade
-- secrets, or maskworks, embodied in any such megafunction design, netlist,
-- support information, device programming or simulation file, or any other
-- related documentation or information provided by Altera or a megafunction
-- partner, remains with Altera, the megafunction partner, or their respective
-- licensors. No other licenses, including any licenses needed under any third
-- party's intellectual property, are provided herein.
---------------------------------------------------------------------------------
---------------------------------------------------------------------------------
-- NC : No Connect. This pin has no internal connection to the device.
-- VCCINT : Dedicated power pin, which MUST be connected to VCC (1.5V).
-- VCCIO : Dedicated power pin, which MUST be connected to VCC
-- of its bank.
-- Bank 1: 3.3V
-- Bank 2: 3.3V
-- Bank 3: 3.3V
-- Bank 4: 3.3V
-- Bank 5: 3.3V
-- Bank 6: 3.3V
-- Bank 7: 3.3V
-- Bank 8: 3.3V
-- Bank 9: 3.3V
-- Bank 10: 3.3V
-- Bank 11: 3.3V
-- Bank 12: 3.3V
-- GND : Dedicated ground pin. Dedicated GND pins MUST be connected to GND.
-- It can also be used to report unused dedicated pins. The connection
-- on the board for unused dedicated pins depends on whether this will
-- be used in a future design. One example is device migration. When
-- using device migration, refer to the device pin-tables. If it is a
-- GND pin in the pin table or if it will not be used in a future design
-- for another purpose the it MUST be connected to GND. If it is an unused
-- dedicated pin, then it can be connected to a valid signal on the board
-- (low, high, or toggling) if that signal is required for a different
-- revision of the design.
-- GND+ : Unused input pin. It can also be used to report unused dual-purpose pins.
-- This pin should be connected to GND. It may also be connected to a
-- valid signal on the board (low, high, or toggling) if that signal
-- is required for a different revision of the design.
-- RESERVED_INPUT : Pin is tri-stated and should be connected to the board.
---------------------------------------------------------------------------------
Quartus II Version 4.0 Build 190 1/28/2004 SJ Full Version
CHIP "uart_regs" ASSIGNED TO AN: EP1S10B672C6
Pin Name/Usage : Location : Dir. : I/O Standard : Voltage : I/O Bank : User Assignment
-------------------------------------------------------------------------------------------------------------
GND : A2 : gnd : : : 1 :
RESERVED_INPUT : A3 : : : : 3 :
VCCIO3 : A4 : power : : 3.3V : 3 :
int_o : A5 : output : LVTTL : : 3 : Y
mc_cs3 : A6 : input : LVTTL : : 3 : Y
RESERVED_INPUT : A7 : : : : 3 :
RESERVED_INPUT : A8 : : : : 3 :
RESERVED_INPUT : A9 : : : : 3 :
RESERVED_INPUT : A10 : : : : 3 :
VCCIO3 : A11 : power : : 3.3V : 3 :
RESERVED_INPUT : A12 : : : : 3 :
GND : A13 : gnd : : : 1 :
GND : A14 : gnd : : : 1 :
clk : A15 : input : LVTTL : : 4 : Y
VCCIO4 : A16 : power : : 3.3V : 4 :
srx_pad_i : A17 : input : LVTTL : : 4 : Y
NC : A18 : : : : 1 :
stx_pad_o : A19 : output : LVTTL : : 4 : Y
wb_addr_i[0] : A20 : input : LVTTL : : 4 : Y
wb_addr_i[1] : A21 : input : LVTTL : : 4 : Y
RESERVED_INPUT : A22 : : : : 4 :
VCCIO4 : A23 : power : : 3.3V : 4 :
wb_addr_i[2] : A24 : input : LVTTL : : 4 : Y
GND : A25 : gnd : : : 1 :
wb_dat_i[0] : AA1 : input : LVTTL : : 1 : Y
wb_dat_i[1] : AA2 : input : LVTTL : : 1 : Y
wb_dat_i[2] : AA3 : input : LVTTL : : 1 : Y
wb_dat_i[5] : AA4 : input : LVTTL : : 1 : Y
wb_dat_i[4] : AA5 : input : LVTTL : : 1 : Y
wb_dat_i[6] : AA6 : input : LVTTL : : 1 : Y
RESERVED_INPUT : AA7 : : : : 8 :
wb_dat_i[7] : AA8 : input : LVTTL : : 8 : Y
RESERVED_INPUT : AA9 : : : : 8 :
RESERVED_INPUT : AA10 : : : : 8 :
RESERVED_INPUT : AA11 : : : : 8 :
RESERVED_INPUT : AA12 : : : : 11 :
RESERVED_INPUT : AA13 : : : : 11 :
RESERVED_INPUT : AA14 : : : : 11 :
nIO_PULLUP : AA15 : : : : 7 :
NC : AA16 : : : : 1 :
RESERVED_INPUT : AA17 : : : : 7 :
RESERVED_INPUT : AA18 : : : : 7 :
RESERVED_INPUT : AA19 : : : : 7 :
RESERVED_INPUT : AA20 : : : : 7 :
RESERVED_INPUT : AA21 : : : : 7 :
RESERVED_INPUT : AA22 : : : : 6 :
RESERVED_INPUT : AA23 : : : : 6 :
RESERVED_INPUT : AA24 : : : : 6 :
RESERVED_INPUT : AA25 : : : : 6 :
wb_dat_i[3] : AA26 : input : LVTTL : : 6 : Y
NC : AB1 : : : : 1 :
NC : AB2 : : : : 1 :
RESERVED_INPUT : AB3 : : : : 1 :
RESERVED_INPUT : AB4 : : : : 1 :
RESERVED_INPUT : AB5 : : : : 8 :
NC : AB6 : : : : 1 :
RESERVED_INPUT : AB7 : : : : 8 :
NC : AB8 : : : : 1 :
RESERVED_INPUT : AB9 : : : : 8 :
RESERVED_INPUT : AB10 : : : : 8 :
RESERVED_INPUT : AB11 : : : : 8 :
RESERVED_INPUT : AB12 : : : : 11 :
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -