⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 foudiv.fit.rpt

📁 可以实现对任意波形分任意频
💻 RPT
📖 第 1 页 / 共 5 页
字号:
;     -- 2 input functions                    ; 21                 ;
;     -- 1 input functions                    ; 6                  ;
;     -- 0 input functions                    ; 0                  ;
;                                             ;                    ;
; Logic elements by mode                      ;                    ;
;     -- normal mode                          ; 37                 ;
;     -- arithmetic mode                      ; 36                 ;
;     -- qfbk mode                            ; 0                  ;
;     -- register cascade mode                ; 0                  ;
;     -- synchronous clear/load mode          ; 0                  ;
;     -- asynchronous clear/load mode         ; 10                 ;
;                                             ;                    ;
; Total LABs                                  ; 9 / 598 ( 1 % )    ;
; Logic elements in carry chains              ; 41                 ;
; User inserted logic elements                ; 0                  ;
; Virtual pins                                ; 0                  ;
; I/O pins                                    ; 5 / 185 ( 2 % )    ;
;     -- Clock pins                           ; 2 / 2 ( 100 % )    ;
; Global signals                              ; 3                  ;
; M4Ks                                        ; 0 / 20 ( 0 % )     ;
; Total memory bits                           ; 0 / 92,160 ( 0 % ) ;
; Total RAM block bits                        ; 0 / 92,160 ( 0 % ) ;
; Global clocks                               ; 3 / 8 ( 37 % )     ;
; Maximum fan-out node                        ; rst                ;
; Maximum fan-out                             ; 28                 ;
; Total fan-out                               ; 265                ;
; Average fan-out                             ; 3.31               ;
+---------------------------------------------+--------------------+


+--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; LogicLock Region Resource Usage                                                                                                                                                      ;
+------------------+--------+-------+--------+-------------+--------------+-------------+-------+--------------+--------------+-------------------+------------------+-----------------+
; LogicLock Region ; Origin ; Width ; Height ; Logic Cells ; LC Registers ; Memory Bits ; Pins  ; Virtual Pins ; LUT-Only LCs ; Register-Only LCs ; LUT/Register LCs ; Carry Chain LCs ;
+------------------+--------+-------+--------+-------------+--------------+-------------+-------+--------------+--------------+-------------------+------------------+-----------------+
; Region_0         ; X8_Y11 ; 1     ; 1      ; 0 (0)       ; 0 (0)        ; 0 (0)       ; 0 (0) ; 0 (0)        ; 0 (0)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ;
+------------------+--------+-------+--------+-------------+--------------+-------------+-------+--------------+--------------+-------------------+------------------+-----------------+


+-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Input Pins                                                                                                                                                                                                                                                  ;
+-------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+
; Name  ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Combinational Fan-Out ; Registered Fan-Out ; Global ; Input Register ; Power Up High ; PCI I/O Enabled ; Bus Hold ; Weak Pull Up ; I/O Standard ; Termination ; Location assigned by ;
+-------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+
; clk   ; 29    ; 1        ; 0            ; 11           ; 0           ; 20                    ; 0                  ; yes    ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
; clkmd ; 15    ; 1        ; 0            ; 16           ; 1           ; 9                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
; pclk  ; 28    ; 1        ; 0            ; 12           ; 2           ; 8                     ; 0                  ; yes    ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
; rst   ; 153   ; 3        ; 35           ; 12           ; 1           ; 28                    ; 0                  ; yes    ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
+-------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+


+---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Output Pins                                                                                                                                                                                                                                                                                                   ;
+------+-------+----------+--------------+--------------+-------------+-----------------+------------------------+---------------+----------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+-------------+----------------------+-------------+
; Name ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Output Register ; Output Enable Register ; Power Up High ; Slow Slew Rate ; PCI I/O Enabled ; Open Drain ; TRI Primitive ; Bus Hold ; Weak Pull Up ; I/O Standard ; Current Strength ; Termination ; Location assigned by ; Load        ;
+------+-------+----------+--------------+--------------+-------------+-----------------+------------------------+---------------+----------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+-------------+----------------------+-------------+
; fout ; 14    ; 1        ; 0            ; 16           ; 0           ; no              ; no                     ; no            ; no             ; no              ; no         ; no            ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; Fitter               ; Unspecified ;
+------+-------+----------+--------------+--------------+-------------+-----------------+------------------------+---------------+----------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+-------------+----------------------+-------------+


+-----------------------------------------------------------+
; I/O Bank Usage                                            ;
+----------+-----------------+---------------+--------------+
; I/O Bank ; Usage           ; VCCIO Voltage ; VREF Voltage ;
+----------+-----------------+---------------+--------------+
; 1        ; 6 / 44 ( 13 % ) ; 3.3V          ; --           ;
; 2        ; 0 / 48 ( 0 % )  ; 3.3V          ; --           ;
; 3        ; 1 / 45 ( 2 % )  ; 3.3V          ; --           ;
; 4        ; 0 / 48 ( 0 % )  ; 3.3V          ; --           ;
+----------+-----------------+---------------+--------------+


+--------------------------------------------------------------------------------------------------------------------+
; All Package Pins                                                                                                   ;
+----------+------------+----------+----------------+--------+--------------+---------+------------+-----------------+
; Location ; Pad Number ; I/O Bank ; Pin Name/Usage ; Dir.   ; I/O Standard ; Voltage ; I/O Type   ; User Assignment ;
+----------+------------+----------+----------------+--------+--------------+---------+------------+-----------------+
; 1        ; 0          ; 1        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; 2        ; 1          ; 1        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; 3        ; 2          ; 1        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; 4        ; 3          ; 1        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; 5        ; 4          ; 1        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; 6        ; 5          ; 1        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; 7        ; 6          ; 1        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; 8        ; 7          ; 1        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; 9        ;            ; 1        ; VCCIO1         ; power  ;              ; 3.3V    ; --         ;                 ;
; 10       ;            ;          ; GND            ; gnd    ;              ;         ; --         ;                 ;
; 11       ; 8          ; 1        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; 12       ; 9          ; 1        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; 13       ; 10         ; 1        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; 14       ; 11         ; 1        ; fout           ; output ; LVTTL        ;         ; Row I/O    ; N               ;
; 15       ; 12         ; 1        ; clkmd          ; input  ; LVTTL        ;         ; Row I/O    ; N               ;
; 16       ; 13         ; 1        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; 17       ; 14         ; 1        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; 18       ; 15         ; 1        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; 19       ; 16         ; 1        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; 20       ; 17         ; 1        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; 21       ; 18         ; 1        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; 22       ;            ; 1        ; VCCIO1         ; power  ;              ; 3.3V    ; --         ;                 ;
; 23       ; 19         ; 1        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; 24       ; 20         ; 1        ; *~nCSO~ / GND* ; output ; LVTTL        ;         ; Row I/O    ; N               ;
; 25       ; 21         ; 1        ; ^DATA0         ; input  ;              ;         ; --         ;                 ;
; 26       ; 22         ; 1        ; ^nCONFIG       ;        ;              ;         ; --         ;                 ;
; 27       ;            ;          ; VCCA_PLL1      ; power  ;              ; 1.5V    ; --         ;                 ;
; 28       ; 23         ; 1        ; pclk           ; input  ; LVTTL        ;         ; Row I/O    ; N               ;
; 29       ; 24         ; 1        ; clk            ; input  ; LVTTL        ;         ; Row I/O    ; N               ;
; 30       ;            ;          ; GNDA_PLL1      ; gnd    ;              ;         ; --         ;                 ;
; 31       ;            ;          ; GNDG_PLL1      ; gnd    ;              ;         ; --         ;                 ;
; 32       ; 25         ; 1        ; ^nCEO          ;        ;              ;         ; --         ;                 ;
; 33       ; 26         ; 1        ; ^nCE           ;        ;              ;         ; --         ;                 ;
; 34       ; 27         ; 1        ; ^MSEL0         ;        ;              ;         ; --         ;                 ;
; 35       ; 28         ; 1        ; ^MSEL1         ;        ;              ;         ; --         ;                 ;
; 36       ; 29         ; 1        ; ^DCLK          ; bidir  ;              ;         ; --         ;                 ;
; 37       ; 30         ; 1        ; *~ASDO~ / GND* ; output ; LVTTL        ;         ; Row I/O    ; N               ;
; 38       ; 31         ; 1        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; 39       ; 32         ; 1        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; 40       ;            ;          ; GND            ; gnd    ;              ;         ; --         ;                 ;
; 41       ; 33         ; 1        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; 42       ; 34         ; 1        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; 43       ; 35         ; 1        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; 44       ; 36         ; 1        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; 45       ; 37         ; 1        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; 46       ; 38         ; 1        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; 47       ; 39         ; 1        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; 48       ; 40         ; 1        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; 49       ; 41         ; 1        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; 50       ; 42         ; 1        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; 51       ;            ; 1        ; VCCIO1         ; power  ;              ; 3.3V    ; --         ;                 ;
; 52       ;            ;          ; GND            ; gnd    ;              ;         ; --         ;                 ;
; 53       ; 43         ; 1        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; 54       ; 44         ; 1        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; 55       ; 45         ; 1        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; 56       ; 46         ; 1        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; 57       ; 47         ; 1        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; 58       ; 48         ; 1        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; 59       ; 49         ; 1        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; 60       ; 50         ; 1        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; 61       ; 51         ; 4        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; 62       ; 52         ; 4        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; 63       ; 53         ; 4        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; 64       ; 54         ; 4        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; 65       ; 55         ; 4        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; 66       ; 56         ; 4        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; 67       ; 57         ; 4        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; 68       ; 58         ; 4        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; 69       ;            ;          ; GND            ; gnd    ;              ;         ; --         ;                 ;
; 70       ;            ; 4        ; VCCIO4         ; power  ;              ; 3.3V    ; --         ;                 ;
; 71       ;            ;          ; GND            ; gnd    ;              ;         ; --         ;                 ;
; 72       ;            ;          ; VCCINT         ; power  ;              ; 1.5V    ; --         ;                 ;
; 73       ; 59         ; 4        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; 74       ; 60         ; 4        ; GND*           ;        ;              ;         ; Column I/O ;                 ;

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -