⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 b8_adder.fit.rpt

📁 8位的加法器设计
💻 RPT
📖 第 1 页 / 共 5 页
字号:
; 1.5 V               ; 10 pF ; Not Available                      ;
; SSTL-3 Class I      ; 30 pF ; 50 Ohm (Parallel), 25 Ohm (Serial) ;
; SSTL-3 Class II     ; 30 pF ; 25 Ohm (Parallel), 25 Ohm (Serial) ;
; SSTL-2 Class I      ; 30 pF ; 50 Ohm (Parallel), 25 Ohm (Serial) ;
; SSTL-2 Class II     ; 30 pF ; 25 Ohm (Parallel), 25 Ohm (Serial) ;
; Differential SSTL-2 ; 30 pF ; (See SSTL-2)                       ;
; 3.3-V PCI           ; 10 pF ; 25 Ohm (Parallel)                  ;
; LVDS                ; 4 pF  ; 100 Ohm (Differential)             ;
; RSDS                ; 0 pF  ; 100 Ohm (Differential)             ;
+---------------------+-------+------------------------------------+
Note: User assignments will override these defaults. The user specified values are listed in the Output Pins and Bidir Pins tables.


+-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Fitter Resource Utilization by Entity                                                                                                                                                                 ;
+----------------------------+-------------+--------------+-------------+------+--------------+--------------+-------------------+------------------+-----------------+---------------------------------+
; Compilation Hierarchy Node ; Logic Cells ; LC Registers ; Memory Bits ; Pins ; Virtual Pins ; LUT-Only LCs ; Register-Only LCs ; LUT/Register LCs ; Carry Chain LCs ; Full Hierarchy Name             ;
+----------------------------+-------------+--------------+-------------+------+--------------+--------------+-------------------+------------------+-----------------+---------------------------------+
; |b8_adder                  ; 16 (0)      ; 0            ; 0           ; 26   ; 0            ; 16 (0)       ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |b8_adder                       ;
;    |f_adder:m1|            ; 2 (0)       ; 0            ; 0           ; 0    ; 0            ; 2 (0)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |b8_adder|f_adder:m1            ;
;       |h_adder:m1|         ; 1 (1)       ; 0            ; 0           ; 0    ; 0            ; 1 (1)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |b8_adder|f_adder:m1|h_adder:m1 ;
;       |ior2:m2|            ; 1 (1)       ; 0            ; 0           ; 0    ; 0            ; 1 (1)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |b8_adder|f_adder:m1|ior2:m2    ;
;    |f_adder:m2|            ; 2 (0)       ; 0            ; 0           ; 0    ; 0            ; 2 (0)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |b8_adder|f_adder:m2            ;
;       |h_adder:m1|         ; 1 (1)       ; 0            ; 0           ; 0    ; 0            ; 1 (1)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |b8_adder|f_adder:m2|h_adder:m1 ;
;       |ior2:m2|            ; 1 (1)       ; 0            ; 0           ; 0    ; 0            ; 1 (1)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |b8_adder|f_adder:m2|ior2:m2    ;
;    |f_adder:m3|            ; 2 (0)       ; 0            ; 0           ; 0    ; 0            ; 2 (0)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |b8_adder|f_adder:m3            ;
;       |h_adder:m1|         ; 1 (1)       ; 0            ; 0           ; 0    ; 0            ; 1 (1)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |b8_adder|f_adder:m3|h_adder:m1 ;
;       |ior2:m2|            ; 1 (1)       ; 0            ; 0           ; 0    ; 0            ; 1 (1)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |b8_adder|f_adder:m3|ior2:m2    ;
;    |f_adder:m4|            ; 2 (0)       ; 0            ; 0           ; 0    ; 0            ; 2 (0)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |b8_adder|f_adder:m4            ;
;       |h_adder:m1|         ; 1 (1)       ; 0            ; 0           ; 0    ; 0            ; 1 (1)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |b8_adder|f_adder:m4|h_adder:m1 ;
;       |ior2:m2|            ; 1 (1)       ; 0            ; 0           ; 0    ; 0            ; 1 (1)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |b8_adder|f_adder:m4|ior2:m2    ;
;    |f_adder:m5|            ; 2 (0)       ; 0            ; 0           ; 0    ; 0            ; 2 (0)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |b8_adder|f_adder:m5            ;
;       |h_adder:m1|         ; 1 (1)       ; 0            ; 0           ; 0    ; 0            ; 1 (1)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |b8_adder|f_adder:m5|h_adder:m1 ;
;       |ior2:m2|            ; 1 (1)       ; 0            ; 0           ; 0    ; 0            ; 1 (1)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |b8_adder|f_adder:m5|ior2:m2    ;
;    |f_adder:m6|            ; 2 (0)       ; 0            ; 0           ; 0    ; 0            ; 2 (0)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |b8_adder|f_adder:m6            ;
;       |h_adder:m1|         ; 1 (1)       ; 0            ; 0           ; 0    ; 0            ; 1 (1)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |b8_adder|f_adder:m6|h_adder:m1 ;
;       |ior2:m2|            ; 1 (1)       ; 0            ; 0           ; 0    ; 0            ; 1 (1)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |b8_adder|f_adder:m6|ior2:m2    ;
;    |f_adder:m7|            ; 2 (0)       ; 0            ; 0           ; 0    ; 0            ; 2 (0)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |b8_adder|f_adder:m7            ;
;       |h_adder:m1|         ; 1 (1)       ; 0            ; 0           ; 0    ; 0            ; 1 (1)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |b8_adder|f_adder:m7|h_adder:m1 ;
;       |ior2:m2|            ; 1 (1)       ; 0            ; 0           ; 0    ; 0            ; 1 (1)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |b8_adder|f_adder:m7|ior2:m2    ;
;    |f_adder:mo|            ; 2 (0)       ; 0            ; 0           ; 0    ; 0            ; 2 (0)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |b8_adder|f_adder:mo            ;
;       |h_adder:m1|         ; 1 (1)       ; 0            ; 0           ; 0    ; 0            ; 1 (1)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |b8_adder|f_adder:mo|h_adder:m1 ;
;       |ior2:m2|            ; 1 (1)       ; 0            ; 0           ; 0    ; 0            ; 1 (1)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |b8_adder|f_adder:mo|ior2:m2    ;
+----------------------------+-------------+--------------+-------------+------+--------------+--------------+-------------------+------------------+-----------------+---------------------------------+
Note: For table entries with two numbers listed, the numbers in parentheses indicate the number of resources of the given type used by the specific entity alone. The numbers listed outside of parentheses indicate the total resources of the given type used by the specific entity and all of its sub-entities in the hierarchy.


+-------------------------------------------------------------------------------+
; Delay Chain Summary                                                           ;
+------+----------+---------------+---------------+-----------------------+-----+
; Name ; Pin Type ; Pad to Core 0 ; Pad to Core 1 ; Pad to Input Register ; TCO ;
+------+----------+---------------+---------------+-----------------------+-----+
; c_1  ; Input    ; ON            ; ON            ; --                    ; --  ;
; b0   ; Input    ; ON            ; ON            ; --                    ; --  ;
; a0   ; Input    ; ON            ; ON            ; --                    ; --  ;
; b1   ; Input    ; ON            ; ON            ; --                    ; --  ;
; a1   ; Input    ; ON            ; ON            ; --                    ; --  ;
; b2   ; Input    ; ON            ; ON            ; --                    ; --  ;
; a2   ; Input    ; ON            ; ON            ; --                    ; --  ;
; b3   ; Input    ; ON            ; ON            ; --                    ; --  ;
; a3   ; Input    ; ON            ; ON            ; --                    ; --  ;
; b4   ; Input    ; ON            ; ON            ; --                    ; --  ;
; a4   ; Input    ; ON            ; ON            ; --                    ; --  ;
; b5   ; Input    ; ON            ; ON            ; --                    ; --  ;
; a5   ; Input    ; ON            ; ON            ; --                    ; --  ;
; b6   ; Input    ; ON            ; ON            ; --                    ; --  ;
; a6   ; Input    ; OFF           ; OFF           ; --                    ; --  ;
; b7   ; Input    ; OFF           ; OFF           ; --                    ; --  ;
; a7   ; Input    ; ON            ; ON            ; --                    ; --  ;
; r0   ; Output   ; --            ; --            ; --                    ; --  ;
; r1   ; Output   ; --            ; --            ; --                    ; --  ;
; r2   ; Output   ; --            ; --            ; --                    ; --  ;
; r3   ; Output   ; --            ; --            ; --                    ; --  ;
; r4   ; Output   ; --            ; --            ; --                    ; --  ;
; r5   ; Output   ; --            ; --            ; --                    ; --  ;
; r6   ; Output   ; --            ; --            ; --                    ; --  ;
; r7   ; Output   ; --            ; --            ; --                    ; --  ;
; c7   ; Output   ; --            ; --            ; --                    ; --  ;
+------+----------+---------------+---------------+-----------------------+-----+


+-----------------------------------------------------------------+
; Pad To Core Delay Chain Fanout                                  ;
+-----------------------------------+-------------------+---------+
; Source Pin / Fanout               ; Pad To Core Index ; Setting ;
+-----------------------------------+-------------------+---------+
; c_1                               ;                   ;         ;
;      - f_adder:mo|h_adder:m1|r~14 ; 0                 ; ON      ;
;      - f_adder:mo|ior2:m2|z~69    ; 0                 ; ON      ;
; b0                                ;                   ;         ;
;      - f_adder:mo|h_adder:m1|r~14 ; 0                 ; ON      ;
;      - f_adder:mo|ior2:m2|z~69    ; 0                 ; ON      ;
; a0                                ;                   ;         ;
;      - f_adder:mo|h_adder:m1|r~14 ; 1                 ; ON      ;
;      - f_adder:mo|ior2:m2|z~69    ; 1                 ; ON      ;
; b1                                ;                   ;         ;
;      - f_adder:m1|h_adder:m1|r    ; 0                 ; ON      ;
;      - f_adder:m1|ior2:m2|z~128   ; 0                 ; ON      ;
; a1                                ;                   ;         ;
;      - f_adder:m1|h_adder:m1|r    ; 1                 ; ON      ;
;      - f_adder:m1|ior2:m2|z~128   ; 1                 ; ON      ;
; b2                                ;                   ;         ;
;      - f_adder:m2|h_adder:m1|r    ; 1                 ; ON      ;
;      - f_adder:m2|ior2:m2|z~177   ; 1                 ; ON      ;
; a2                                ;                   ;         ;
;      - f_adder:m2|h_adder:m1|r    ; 0                 ; ON      ;
;      - f_adder:m2|ior2:m2|z~177   ; 0                 ; ON      ;
; b3                                ;                   ;         ;
;      - f_adder:m3|h_adder:m1|r    ; 1                 ; ON      ;
;      - f_adder:m3|ior2:m2|z~69    ; 1                 ; ON      ;
; a3                                ;                   ;         ;
;      - f_adder:m3|h_adder:m1|r    ; 1                 ; ON      ;
;      - f_adder:m3|ior2:m2|z~69    ; 1                 ; ON      ;
; b4                                ;                   ;         ;
;      - f_adder:m4|h_adder:m1|r    ; 1                 ; ON      ;
;      - f_adder:m4|ior2:m2|z~69    ; 1                 ; ON      ;
; a4                                ;                   ;         ;
;      - f_adder:m4|h_adder:m1|r    ; 0                 ; ON      ;
;      - f_adder:m4|ior2:m2|z~69    ; 0                 ; ON      ;
; b5                                ;                   ;         ;
;      - f_adder:m5|h_adder:m1|r    ; 0                 ; ON      ;
;   

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -