⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 clock.fit.rpt

📁 VHDL实现数字时钟
💻 RPT
📖 第 1 页 / 共 4 页
字号:
; 126      ;            ;          ; VCCINT         ; power  ;              ; 3.3V    ; --         ;                 ;
; 127      ; 189        ; 2        ; clk            ; input  ; LVTTL        ;         ; Column I/O ; Y               ;
; 128      ;            ;          ; GNDINT         ; gnd    ;              ;         ; --         ;                 ;
; 129      ; 190        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 130      ; 191        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 131      ; 192        ; 2        ; sel[6]         ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; 132      ; 193        ; 2        ; sel[7]         ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; 133      ; 194        ; 2        ; sel[1]         ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; 134      ; 195        ; 2        ; sel[0]         ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; 135      ;            ;          ; GNDIO          ; gnd    ;              ;         ; --         ;                 ;
; 136      ;            ; 2        ; VCCIO2         ; power  ;              ; 3.3V    ; --         ;                 ;
; 137      ; 199        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 138      ; 200        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 139      ; 201        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 140      ; 204        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 141      ; 205        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 142      ; 208        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 143      ; 212        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
; 144      ; 215        ; 2        ; RESERVED_INPUT ;        ;              ;         ; Column I/O ;                 ;
+----------+------------+----------+----------------+--------+--------------+---------+------------+-----------------+


+-------------------------------------------------------------+
; Output Pin Default Load For Reported TCO                    ;
+----------------------------+-------+------------------------+
; I/O Standard               ; Load  ; Termination Resistance ;
+----------------------------+-------+------------------------+
; LVTTL                      ; 10 pF ; Not Available          ;
; LVCMOS                     ; 10 pF ; Not Available          ;
; 2.5 V                      ; 10 pF ; Not Available          ;
; 1.8 V                      ; 10 pF ; Not Available          ;
; 1.5 V                      ; 10 pF ; Not Available          ;
; 3.3V Schmitt Trigger Input ; 10 pF ; Not Available          ;
; 2.5V Schmitt Trigger Input ; 10 pF ; Not Available          ;
; 3.3-V PCI                  ; 10 pF ; 25 Ohm (Parallel)      ;
+----------------------------+-------+------------------------+
Note: User assignments will override these defaults. The user specified values are listed in the Output Pins and Bidir Pins tables.


+--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Fitter Resource Utilization by Entity                                                                                                                                                      ;
+----------------------------+-------------+--------------+------------+------+--------------+--------------+-------------------+------------------+-----------------+-----------------------+
; Compilation Hierarchy Node ; Logic Cells ; LC Registers ; UFM Blocks ; Pins ; Virtual Pins ; LUT-Only LCs ; Register-Only LCs ; LUT/Register LCs ; Carry Chain LCs ; Full Hierarchy Name   ;
+----------------------------+-------------+--------------+------------+------+--------------+--------------+-------------------+------------------+-----------------+-----------------------+
; |clock                     ; 172 (0)     ; 78           ; 0          ; 18   ; 0            ; 94 (0)       ; 21 (0)            ; 57 (0)           ; 40 (0)          ; |clock                ;
;    |decode47:inst6|        ; 7 (7)       ; 0            ; 0          ; 0    ; 0            ; 7 (7)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |clock|decode47:inst6 ;
;    |fen100:inst2|          ; 33 (33)     ; 15           ; 0          ; 0    ; 0            ; 18 (18)      ; 4 (4)             ; 11 (11)          ; 14 (14)         ; |clock|fen100:inst2   ;
;    |fen1:inst|             ; 58 (58)     ; 22           ; 0          ; 0    ; 0            ; 36 (36)      ; 7 (7)             ; 15 (15)          ; 26 (26)         ; |clock|fen1:inst      ;
;    |fen24:inst4|           ; 17 (17)     ; 8            ; 0          ; 0    ; 0            ; 9 (9)        ; 1 (1)             ; 7 (7)            ; 0 (0)           ; |clock|fen24:inst4    ;
;    |fen60:inst3|           ; 13 (13)     ; 9            ; 0          ; 0    ; 0            ; 4 (4)        ; 4 (4)             ; 5 (5)            ; 0 (0)           ; |clock|fen60:inst3    ;
;    |fen60:inst7|           ; 13 (13)     ; 9            ; 0          ; 0    ; 0            ; 4 (4)        ; 4 (4)             ; 5 (5)            ; 0 (0)           ; |clock|fen60:inst7    ;
;    |sel:inst5|             ; 31 (31)     ; 15           ; 0          ; 0    ; 0            ; 16 (16)      ; 1 (1)             ; 14 (14)          ; 0 (0)           ; |clock|sel:inst5      ;
+----------------------------+-------------+--------------+------------+------+--------------+--------------+-------------------+------------------+-----------------+-----------------------+
Note: For table entries with two numbers listed, the numbers in parentheses indicate the number of resources of the given type used by the specific entity alone. The numbers listed outside of parentheses indicate the total resources of the given type used by the specific entity and all of its sub-entities in the hierarchy.


+-----------------------------------+
; Delay Chain Summary               ;
+--------+----------+---------------+
; Name   ; Pin Type ; Pad to Core 0 ;
+--------+----------+---------------+
; rst    ; Input    ; 0             ;
; clk    ; Input    ; 0             ;
; seg[7] ; Output   ; --            ;
; seg[6] ; Output   ; --            ;
; seg[5] ; Output   ; --            ;
; seg[4] ; Output   ; --            ;
; seg[3] ; Output   ; --            ;
; seg[2] ; Output   ; --            ;
; seg[1] ; Output   ; --            ;
; seg[0] ; Output   ; --            ;
; sel[7] ; Output   ; --            ;
; sel[6] ; Output   ; --            ;
; sel[5] ; Output   ; --            ;
; sel[4] ; Output   ; --            ;
; sel[3] ; Output   ; --            ;
; sel[2] ; Output   ; --            ;
; sel[1] ; Output   ; --            ;
; sel[0] ; Output   ; --            ;
+--------+----------+---------------+


+-------------------------------------------------------------------------------------------------------------------------------------+
; Control Signals                                                                                                                     ;
+---------------------------+---------------+---------+----------------------------+--------+----------------------+------------------+
; Name                      ; Location      ; Fan-Out ; Usage                      ; Global ; Global Resource Used ; Global Line Name ;
+---------------------------+---------------+---------+----------------------------+--------+----------------------+------------------+
; clk                       ; PIN_127       ; 37      ; Clock                      ; yes    ; Global clock         ; GCLK1            ;
; fen100:inst2|qout         ; LC_X12_Y7_N9  ; 15      ; Clock                      ; yes    ; Global clock         ; GCLK0            ;
; fen1:inst|qout            ; LC_X15_Y6_N3  ; 9       ; Clock                      ; yes    ; Global clock         ; GCLK3            ;
; fen60:inst3|add~179       ; LC_X12_Y8_N4  ; 1       ; Clock enable               ; no     ; --                   ; --               ;
; fen60:inst3|carry         ; LC_X12_Y3_N1  ; 9       ; Clock                      ; yes    ; Global clock         ; GCLK2            ;
; fen60:inst3|carry~1       ; LC_X12_Y3_N4  ; 1       ; Clock enable               ; no     ; --                   ; --               ;
; fen60:inst3|reduce_nor~37 ; LC_X12_Y8_N8  ; 5       ; Clock enable               ; no     ; --                   ; --               ;
; fen60:inst3|tem2[3]~121   ; LC_X12_Y3_N6  ; 1       ; Clock enable               ; no     ; --                   ; --               ;
; fen60:inst7|add~179       ; LC_X13_Y8_N6  ; 1       ; Clock enable               ; no     ; --                   ; --               ;
; fen60:inst7|carry         ; LC_X12_Y10_N9 ; 8       ; Clock                      ; no     ; --                   ; --               ;
; fen60:inst7|carry~1       ; LC_X12_Y10_N4 ; 1       ; Clock enable               ; no     ; --                   ; --               ;
; fen60:inst7|reduce_nor~37 ; LC_X11_Y8_N7  ; 5       ; Clock enable               ; no     ; --                   ; --               ;
; fen60:inst7|tem2[3]~121   ; LC_X12_Y10_N7 ; 1       ; Clock enable               ; no     ; --                   ; --               ;
; rst                       ; PIN_110       ; 78      ; Async. clear, Clock enable ; no     ; --                   ; --               ;
; sel:inst5|qout[0]~99      ; LC_X10_Y9_N2  ; 4       ; Sync. load                 ; no     ; --                   ; --               ;
+---------------------------+---------------+---------+----------------------------+--------+----------------------+------------------+


+--------------------------------------------------------------------------------------+
; Global & Other Fast Signals                                                          ;
+-------------------+--------------+---------+----------------------+------------------+
; Name              ; Location     ; Fan-Out ; Global Resource Used ; Global Line Name ;
+-------------------+--------------+---------+----------------------+------------------+
; clk               ; PIN_127      ; 37      ; Global clock         ; GCLK1            ;
; fen100:inst2|qout ; LC_X12_Y7_N9 ; 15      ; Global clock         ; GCLK0            ;
; fen1:inst|qout    ; LC_X15_Y6_N3 ; 9       ; Global clock         ; GCLK3            ;
; fen60:inst3|carry ; LC_X12_Y3_N1 ; 9       ; Global clock         ; GCLK2            ;
+-------------------+--------------+---------+----------------------+------------------+


+-------------------------------------+
; Non-Global High Fan-Out Signals     ;
+---------------------------+---------+
; Name                      ; Fan-Out ;
+---------------------------+---------+
; rst                       ; 78      ;
; sel:inst5|cnt[0]          ; 19      ;
; sel:inst5|cnt[1]          ; 18      ;
; sel:inst5|cnt[2]          ; 14      ;
; fen1:inst|reduce_nor~0    ; 10      ;
; fen60:inst7|carry         ; 8       ;
; fen100:inst2|reduce_nor~0 ; 8       ;
; fen24:inst4|tem1[0]       ; 7       ;
; fen24:inst4|tem2[0]       ; 7       ;
; sel:inst5|qout[3]         ; 7       ;
; sel:inst5|qout[2]         ; 7       ;
; sel:inst5|qout[1]         ; 7       ;
; sel:inst5|qout[0]         ; 7       ;
; fen24:inst4|tem1[2]       ; 6       ;
; fen24:inst4|tem1[1]       ; 6       ;
; fen24:inst4|tem2[1]       ; 6       ;
; fen60:inst3|tem2[0]       ; 6       ;
; fen60:inst7|tem2[0]       ; 6       ;
; fen60:inst3|tem1[0]       ; 6       ;
; fen60:inst7|tem1[0]       ; 6       ;
; fen1:inst|add~560         ; 5       ;
; fen1:inst|add~535         ; 5       ;
; fen1:inst|add~515         ; 5       ;
; fen1:inst|add~490         ; 5       ;
; fen100:inst2|add~296      ; 5       ;
; fen24:inst4|tem1[0]~246   ; 5       ;
; fen60:inst3|reduce_nor~37 ; 5       ;
; fen60:inst7|reduce_nor~37 ; 5       ;
; fen100:inst2|add~266      ; 5       ;
; fen24:inst4|tem1[3]       ; 5       ;
; fen60:inst3|tem2[3]       ; 5       ;
; fen60:inst7|tem2[3]       ; 5       ;
; fen60:inst3|tem2[2]       ; 5       ;
; fen60:inst7|tem2[2]       ; 5       ;
; fen60:inst3|tem1[2]       ; 5       ;
; fen24:inst4|tem2[2]       ; 5       ;
; fen60:inst7|tem1[2]       ; 5       ;
; fen60:inst3|tem2[1]       ; 5       ;
; fen60:inst7|tem2[1]       ; 5       ;
; fen60:inst3|tem1[1]       ; 5       ;
; fen60:inst7|tem1[1]       ; 5       ;
; sel:inst5|cnt~96          ; 5       ;
; fen1:inst|add~463         ; 4       ;
; fen60:inst3|tem1[3]       ; 4       ;
; fen24:inst4|tem2[3]       ; 4       ;
; fen60:inst7|tem1[3]       ; 4       ;
; sel:inst5|qout[0]~99      ; 4       ;
; sel:inst5|qout[0]~98      ; 4       ;
; sel:inst5|qout[0]~97      ; 4       ;
; sel:inst5|qout[0]~96      ; 4       ;
+---------------------------+---------+


⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -