fdiv.v
来自「基于FPGA的多功能数字钟的设计与实现 内附有详尽的Verilog HDL源码」· Verilog 代码 · 共 56 行
V
56 行
module fdiv(
clk,
f200hz,
f60hz,
f1hz
);
output f200hz,f60hz,f1hz;
input clk; //1KHz input
reg f200hz,f60hz,f1hz;
integer CNT1=0,CNT2=0,CNT3=0;
always @(posedge clk)
begin
if(CNT1 < 4)
begin
CNT1 = CNT1 + 1;
f200hz <= 1'b0;
end
else
begin
CNT1 = 0;
f200hz <= 1'b1;
end
end
always @(posedge f200hz)
begin
if(CNT2 < 2)
begin
CNT2 = CNT2 + 1;
f60hz <= 1'b0;
end
else
begin
CNT2 = 0;
f60hz <= 1'b1;
end
end
always @(posedge f200hz)
begin
if(CNT3 < 199)
begin
CNT3 = CNT3 + 1;
f1hz <= 1'b0;
end
else
begin
CNT3 = 0;
f1hz <= 1'b1;
end
end
endmodule
⌨️ 快捷键说明
复制代码Ctrl + C
搜索代码Ctrl + F
全屏模式F11
增大字号Ctrl + =
减小字号Ctrl + -
显示快捷键?