📄 fdiv.tan.rpt
字号:
; Use Fast Timing Models ; Off ; ; ; ;
; Report IO Paths Separately ; Off ; ; ; ;
; Clock Analysis Only ; Off ; ; ; ;
; Default hold multicycle ; Same as Multicycle ; ; ; ;
; Cut paths between unrelated clock domains ; On ; ; ; ;
; Cut off read during write signal paths ; On ; ; ; ;
; Cut off clear and preset signal paths ; On ; ; ; ;
; Cut off feedback from I/O pins ; On ; ; ; ;
; Ignore Clock Settings ; Off ; ; ; ;
; Analyze latches as synchronous elements ; Off ; ; ; ;
; Do Min/Max analysis using Rise/Fall delays ; Off ; ; ; ;
; Enable Recovery/Removal analysis ; Off ; ; ; ;
; Use Clock Latency for PLL offset ; Off ; ; ; ;
+-------------------------------------------------------+--------------------+------+----+-------------+
+--------------------------------------------------------------------------------------------------------------------------------------+
; Clock Settings Summary ;
+-----------------+--------------------+----------+------------------+----------+-----------------------+---------------------+--------+
; Clock Node Name ; Clock Setting Name ; Type ; Fmax Requirement ; Based on ; Multiply Base Fmax by ; Divide Base Fmax by ; Offset ;
+-----------------+--------------------+----------+------------------+----------+-----------------------+---------------------+--------+
; clk ; ; User Pin ; NONE ; NONE ; N/A ; N/A ; N/A ;
+-----------------+--------------------+----------+------------------+----------+-----------------------+---------------------+--------+
+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Setup: 'clk' ;
+-----------------------------------------+-----------------------------------------------------+---------------------------------+--------------------------------+------------+----------+-----------------------------+---------------------------+-------------------------+
; Slack ; Actual fmax (period) ; From ; To ; From Clock ; To Clock ; Required Setup Relationship ; Required Longest P2P Time ; Actual Longest P2P Time ;
+-----------------------------------------+-----------------------------------------------------+---------------------------------+--------------------------------+------------+----------+-----------------------------+---------------------------+-------------------------+
; N/A ; 96.15 MHz ( period = 10.400 ns ) ; lpm_counter:CNT3_rtl_2|dffs[0] ; lpm_counter:CNT3_rtl_2|dffs[6] ; clk ; clk ; None ; None ; 8.000 ns ;
; N/A ; 96.15 MHz ( period = 10.400 ns ) ; lpm_counter:CNT3_rtl_2|dffs[9] ; lpm_counter:CNT3_rtl_2|dffs[6] ; clk ; clk ; None ; None ; 8.000 ns ;
; N/A ; 96.15 MHz ( period = 10.400 ns ) ; lpm_counter:CNT3_rtl_2|dffs[8] ; lpm_counter:CNT3_rtl_2|dffs[6] ; clk ; clk ; None ; None ; 8.000 ns ;
; N/A ; 96.15 MHz ( period = 10.400 ns ) ; lpm_counter:CNT3_rtl_2|dffs[7] ; lpm_counter:CNT3_rtl_2|dffs[6] ; clk ; clk ; None ; None ; 8.000 ns ;
; N/A ; 96.15 MHz ( period = 10.400 ns ) ; lpm_counter:CNT3_rtl_2|dffs[5] ; lpm_counter:CNT3_rtl_2|dffs[6] ; clk ; clk ; None ; None ; 8.000 ns ;
; N/A ; 96.15 MHz ( period = 10.400 ns ) ; lpm_counter:CNT3_rtl_2|dffs[4] ; lpm_counter:CNT3_rtl_2|dffs[6] ; clk ; clk ; None ; None ; 8.000 ns ;
; N/A ; 96.15 MHz ( period = 10.400 ns ) ; lpm_counter:CNT3_rtl_2|dffs[3] ; lpm_counter:CNT3_rtl_2|dffs[6] ; clk ; clk ; None ; None ; 8.000 ns ;
; N/A ; 96.15 MHz ( period = 10.400 ns ) ; lpm_counter:CNT3_rtl_2|dffs[6] ; lpm_counter:CNT3_rtl_2|dffs[6] ; clk ; clk ; None ; None ; 8.000 ns ;
; N/A ; 96.15 MHz ( period = 10.400 ns ) ; lpm_counter:CNT3_rtl_2|dffs[1] ; lpm_counter:CNT3_rtl_2|dffs[6] ; clk ; clk ; None ; None ; 8.000 ns ;
; N/A ; 96.15 MHz ( period = 10.400 ns ) ; lpm_counter:CNT3_rtl_2|dffs[9] ; lpm_counter:CNT3_rtl_2|dffs[4] ; clk ; clk ; None ; None ; 8.000 ns ;
; N/A ; 96.15 MHz ( period = 10.400 ns ) ; lpm_counter:CNT3_rtl_2|dffs[8] ; lpm_counter:CNT3_rtl_2|dffs[4] ; clk ; clk ; None ; None ; 8.000 ns ;
; N/A ; 96.15 MHz ( period = 10.400 ns ) ; lpm_counter:CNT3_rtl_2|dffs[4] ; lpm_counter:CNT3_rtl_2|dffs[4] ; clk ; clk ; None ; None ; 8.000 ns ;
; N/A ; 96.15 MHz ( period = 10.400 ns ) ; lpm_counter:CNT3_rtl_2|dffs[3] ; lpm_counter:CNT3_rtl_2|dffs[4] ; clk ; clk ; None ; None ; 8.000 ns ;
; N/A ; 96.15 MHz ( period = 10.400 ns ) ; lpm_counter:CNT3_rtl_2|dffs[6] ; lpm_counter:CNT3_rtl_2|dffs[4] ; clk ; clk ; None ; None ; 8.000 ns ;
; N/A ; 96.15 MHz ( period = 10.400 ns ) ; lpm_counter:CNT3_rtl_2|dffs[0] ; lpm_counter:CNT3_rtl_2|dffs[5] ; clk ; clk ; None ; None ; 8.000 ns ;
; N/A ; 96.15 MHz ( period = 10.400 ns ) ; lpm_counter:CNT3_rtl_2|dffs[9] ; lpm_counter:CNT3_rtl_2|dffs[5] ; clk ; clk ; None ; None ; 8.000 ns ;
; N/A ; 96.15 MHz ( period = 10.400 ns ) ; lpm_counter:CNT3_rtl_2|dffs[8] ; lpm_counter:CNT3_rtl_2|dffs[5] ; clk ; clk ; None ; None ; 8.000 ns ;
; N/A ; 96.15 MHz ( period = 10.400 ns ) ; lpm_counter:CNT3_rtl_2|dffs[5] ; lpm_counter:CNT3_rtl_2|dffs[5] ; clk ; clk ; None ; None ; 8.000 ns ;
; N/A ; 96.15 MHz ( period = 10.400 ns ) ; lpm_counter:CNT3_rtl_2|dffs[4] ; lpm_counter:CNT3_rtl_2|dffs[5] ; clk ; clk ; None ; None ; 8.000 ns ;
; N/A ; 96.15 MHz ( period = 10.400 ns ) ; lpm_counter:CNT3_rtl_2|dffs[3] ; lpm_counter:CNT3_rtl_2|dffs[5] ; clk ; clk ; None ; None ; 8.000 ns ;
; N/A ; 96.15 MHz ( period = 10.400 ns ) ; lpm_counter:CNT3_rtl_2|dffs[6] ; lpm_counter:CNT3_rtl_2|dffs[5] ; clk ; clk ; None ; None ; 8.000 ns ;
; N/A ; 96.15 MHz ( period = 10.400 ns ) ; lpm_counter:CNT3_rtl_2|dffs[2] ; lpm_counter:CNT3_rtl_2|dffs[5] ; clk ; clk ; None ; None ; 8.000 ns ;
; N/A ; 96.15 MHz ( period = 10.400 ns ) ; lpm_counter:CNT3_rtl_2|dffs[1] ; lpm_counter:CNT3_rtl_2|dffs[5] ; clk ; clk ; None ; None ; 8.000 ns ;
; N/A ; 97.09 MHz ( period = 10.300 ns ) ; lpm_counter:CNT3_rtl_2|dffs[30] ; lpm_counter:CNT3_rtl_2|dffs[6] ; clk ; clk ; None ; None ; 7.900 ns ;
; N/A ; 97.09 MHz ( period = 10.300 ns ) ; lpm_counter:CNT3_rtl_2|dffs[29] ; lpm_counter:CNT3_rtl_2|dffs[6] ; clk ; clk ; None ; None ; 7.900 ns ;
; N/A ; 97.09 MHz ( period = 10.300 ns ) ; lpm_counter:CNT3_rtl_2|dffs[28] ; lpm_counter:CNT3_rtl_2|dffs[6] ; clk ; clk ; None ; None ; 7.900 ns ;
; N/A ; 97.09 MHz ( period = 10.300 ns ) ; lpm_counter:CNT3_rtl_2|dffs[27] ; lpm_counter:CNT3_rtl_2|dffs[6] ; clk ; clk ; None ; None ; 7.900 ns ;
; N/A ; 97.09 MHz ( period = 10.300 ns ) ; lpm_counter:CNT3_rtl_2|dffs[26] ; lpm_counter:CNT3_rtl_2|dffs[6] ; clk ; clk ; None ; None ; 7.900 ns ;
; N/A ; 97.09 MHz ( period = 10.300 ns ) ; lpm_counter:CNT3_rtl_2|dffs[25] ; lpm_counter:CNT3_rtl_2|dffs[6] ; clk ; clk ; None ; None ; 7.900 ns ;
; N/A ; 97.09 MHz ( period = 10.300 ns ) ; lpm_counter:CNT3_rtl_2|dffs[24] ; lpm_counter:CNT3_rtl_2|dffs[6] ; clk ; clk ; None ; None ; 7.900 ns ;
; N/A ; 97.09 MHz ( period = 10.300 ns ) ; lpm_counter:CNT3_rtl_2|dffs[23] ; lpm_counter:CNT3_rtl_2|dffs[6] ; clk ; clk ; None ; None ; 7.900 ns ;
; N/A ; 97.09 MHz ( period = 10.300 ns ) ; lpm_counter:CNT3_rtl_2|dffs[22] ; lpm_counter:CNT3_rtl_2|dffs[6] ; clk ; clk ; None ; None ; 7.900 ns ;
; N/A ; 97.09 MHz ( period = 10.300 ns ) ; lpm_counter:CNT3_rtl_2|dffs[21] ; lpm_counter:CNT3_rtl_2|dffs[6] ; clk ; clk ; None ; None ; 7.900 ns ;
; N/A ; 97.09 MHz ( period = 10.300 ns ) ; lpm_counter:CNT3_rtl_2|dffs[20] ; lpm_counter:CNT3_rtl_2|dffs[6] ; clk ; clk ; None ; None ; 7.900 ns ;
; N/A ; 97.09 MHz ( period = 10.300 ns ) ; lpm_counter:CNT3_rtl_2|dffs[19] ; lpm_counter:CNT3_rtl_2|dffs[6] ; clk ; clk ; None ; None ; 7.900 ns ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -