⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 ivga.map.rpt

📁 用VHDL写的计算器
💻 RPT
📖 第 1 页 / 共 4 页
字号:
; Show Parameter Settings Tables in Synthesis Report                 ; On           ; On            ;
+--------------------------------------------------------------------+--------------+---------------+


+-------------------------------------------------------------------------------------------------------------------------------------------------------+
; Analysis & Synthesis Source Files Read                                                                                                                ;
+----------------------------------+-----------------+------------------------------+-------------------------------------------------------------------+
; File Name with User-Entered Path ; Used in Netlist ; File Type                    ; File Name with Absolute Path                                      ;
+----------------------------------+-----------------+------------------------------+-------------------------------------------------------------------+
; Ivga.vhd                         ; yes             ; User VHDL File               ; E:/altera/quartus50/Ivga/Ivga.vhd                                 ;
; vgainterface.vhd                 ; yes             ; User VHDL File               ; E:/altera/quartus50/Ivga/vgainterface.vhd                         ;
; cal.vhd                          ; yes             ; User VHDL File               ; E:/altera/quartus50/Ivga/cal.vhd                                  ;
; bcd.vhd                          ; yes             ; User VHDL File               ; E:/altera/quartus50/Ivga/bcd.vhd                                  ;
; bcd4adder.vhd                    ; yes             ; User VHDL File               ; E:/altera/quartus50/Ivga/bcd4adder.vhd                            ;
; BCD4suber.vhd                    ; yes             ; User VHDL File               ; E:/altera/quartus50/Ivga/BCD4suber.vhd                            ;
; Complementor.vhd                 ; yes             ; User VHDL File               ; E:/altera/quartus50/Ivga/Complementor.vhd                         ;
; F4a_adder.vhd                    ; yes             ; User VHDL File               ; E:/altera/quartus50/Ivga/F4a_adder.vhd                            ;
; f_adder.vhd                      ; yes             ; User VHDL File               ; E:/altera/quartus50/Ivga/f_adder.vhd                              ;
; vga.vhd                          ; yes             ; Other                        ; E:/altera/quartus50/Ivga/vga.vhd                                  ;
; altsyncram.tdf                   ; yes             ; Megafunction                 ; e:/altera/quartus50/libraries/megafunctions/altsyncram.tdf        ;
; stratix_ram_block.inc            ; yes             ; Other                        ; e:/altera/quartus50/libraries/megafunctions/stratix_ram_block.inc ;
; lpm_mux.inc                      ; yes             ; Other                        ; e:/altera/quartus50/libraries/megafunctions/lpm_mux.inc           ;
; lpm_decode.inc                   ; yes             ; Other                        ; e:/altera/quartus50/libraries/megafunctions/lpm_decode.inc        ;
; aglobal50.inc                    ; yes             ; Other                        ; e:/altera/quartus50/libraries/megafunctions/aglobal50.inc         ;
; altsyncram.inc                   ; yes             ; Other                        ; e:/altera/quartus50/libraries/megafunctions/altsyncram.inc        ;
; a_rdenreg.inc                    ; yes             ; Other                        ; e:/altera/quartus50/libraries/megafunctions/a_rdenreg.inc         ;
; altrom.inc                       ; yes             ; Other                        ; e:/altera/quartus50/libraries/megafunctions/altrom.inc            ;
; altram.inc                       ; yes             ; Other                        ; e:/altera/quartus50/libraries/megafunctions/altram.inc            ;
; altdpram.inc                     ; yes             ; Other                        ; e:/altera/quartus50/libraries/megafunctions/altdpram.inc          ;
; altqpram.inc                     ; yes             ; Other                        ; e:/altera/quartus50/libraries/megafunctions/altqpram.inc          ;
; db/altsyncram_7mv.tdf            ; yes             ; Auto-Generated Megafunction  ; E:/altera/quartus50/Ivga/db/altsyncram_7mv.tdf                    ;
; db/mux_gcb.tdf                   ; yes             ; Auto-Generated Megafunction  ; E:/altera/quartus50/Ivga/db/mux_gcb.tdf                           ;
+----------------------------------+-----------------+------------------------------+-------------------------------------------------------------------+


+---------------------------------------------------------+
; Analysis & Synthesis Resource Usage Summary             ;
+-----------------------------------+---------------------+
; Resource                          ; Usage               ;
+-----------------------------------+---------------------+
; Total logic elements              ; 170                 ;
; Total combinational functions     ; 154                 ;
;     -- Total 4-input functions    ; 59                  ;
;     -- Total 3-input functions    ; 52                  ;
;     -- Total 2-input functions    ; 23                  ;
;     -- Total 1-input functions    ; 19                  ;
;     -- Total 0-input functions    ; 1                   ;
; Combinational cells for routing   ; 0                   ;
; Total registers                   ; 83                  ;
; Total logic cells in carry chains ; 19                  ;
; I/O pins                          ; 12                  ;
; Total memory bits                 ; 16384               ;
; Maximum fan-out node              ; VgaInterface:u2|clk ;
; Maximum fan-out                   ; 69                  ;
; Total fan-out                     ; 714                 ;
; Average fan-out                   ; 3.84                ;
+-----------------------------------+---------------------+


+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Analysis & Synthesis Resource Utilization by Entity                                                                                                                                                                                                                                            ;
+---------------------------------------------+-------------+--------------+-------------+------+--------------+--------------+-------------------+------------------+-----------------+---------------------------------------------------------------------------------------------------------+
; Compilation Hierarchy Node                  ; Logic Cells ; LC Registers ; Memory Bits ; Pins ; Virtual Pins ; LUT-Only LCs ; Register-Only LCs ; LUT/Register LCs ; Carry Chain LCs ; Full Hierarchy Name                                                                                     ;
+---------------------------------------------+-------------+--------------+-------------+------+--------------+--------------+-------------------+------------------+-----------------+---------------------------------------------------------------------------------------------------------+
; |Ivga                                       ; 170 (0)     ; 83           ; 16384       ; 12   ; 0            ; 87 (0)       ; 16 (0)            ; 67 (0)           ; 19 (0)          ; |Ivga                                                                                                   ;
;    |VgaInterface:u2|                        ; 111 (106)   ; 65           ; 16384       ; 0    ; 0            ; 46 (45)      ; 15 (11)           ; 50 (50)          ; 19 (19)         ; |Ivga|VgaInterface:u2                                                                                   ;
;       |vga:u1|                              ; 5 (0)       ; 4            ; 16384       ; 0    ; 0            ; 1 (0)        ; 4 (0)             ; 0 (0)            ; 0 (0)           ; |Ivga|VgaInterface:u2|vga:u1                                                                            ;
;          |altsyncram:altsyncram_component|  ; 5 (0)       ; 4            ; 16384       ; 0    ; 0            ; 1 (0)        ; 4 (0)             ; 0 (0)            ; 0 (0)           ; |Ivga|VgaInterface:u2|vga:u1|altsyncram:altsyncram_component                                            ;
;             |altsyncram_7mv:auto_generated| ; 5 (4)       ; 4            ; 16384       ; 0    ; 0            ; 1 (0)        ; 4 (4)             ; 0 (0)            ; 0 (0)           ; |Ivga|VgaInterface:u2|vga:u1|altsyncram:altsyncram_component|altsyncram_7mv:auto_generated              ;
;                |mux_gcb:mux2|               ; 1 (1)       ; 0            ; 0           ; 0    ; 0            ; 1 (1)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |Ivga|VgaInterface:u2|vga:u1|altsyncram:altsyncram_component|altsyncram_7mv:auto_generated|mux_gcb:mux2 ;
;    |cal:u1|                                 ; 59 (40)     ; 18           ; 0           ; 0    ; 0            ; 41 (22)      ; 1 (1)             ; 17 (17)          ; 0 (0)           ; |Ivga|cal:u1                                                                                            ;
;       |bcd:u1|                              ; 19 (1)      ; 0            ; 0           ; 0    ; 0            ; 19 (1)       ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |Ivga|cal:u1|bcd:u1                                                                                     ;
;          |BCD4Adder:ua|                     ; 8 (1)       ; 0            ; 0           ; 0    ; 0            ; 8 (1)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |Ivga|cal:u1|bcd:u1|BCD4Adder:ua                                                                        ;
;             |F4a_adder:u1|                  ; 4 (0)       ; 0            ; 0           ; 0    ; 0            ; 4 (0)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |Ivga|cal:u1|bcd:u1|BCD4Adder:ua|F4a_adder:u1                                                           ;
;                |f_adder:u2|                 ; 2 (2)       ; 0            ; 0           ; 0    ; 0            ; 2 (2)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |Ivga|cal:u1|bcd:u1|BCD4Adder:ua|F4a_adder:u1|f_adder:u2                                                ;
;                |f_adder:u3|                 ; 2 (2)       ; 0            ; 0           ; 0    ; 0            ; 2 (2)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |Ivga|cal:u1|bcd:u1|BCD4Adder:ua|F4a_adder:u1|f_adder:u3                                                ;
;             |F4a_adder:u2|                  ; 3 (0)       ; 0            ; 0           ; 0    ; 0            ; 3 (0)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |Ivga|cal:u1|bcd:u1|BCD4Adder:ua|F4a_adder:u2                                                           ;
;                |f_adder:u2|                 ; 1 (1)       ; 0            ; 0           ; 0    ; 0            ; 1 (1)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |Ivga|cal:u1|bcd:u1|BCD4Adder:ua|F4a_adder:u2|f_adder:u2                                                ;
;                |f_adder:u3|                 ; 1 (1)       ; 0            ; 0           ; 0    ; 0            ; 1 (1)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |Ivga|cal:u1|bcd:u1|BCD4Adder:ua|F4a_adder:u2|f_adder:u3                                                ;
;                |f_adder:u4|                 ; 1 (1)       ; 0            ; 0           ; 0    ; 0            ; 1 (1)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |Ivga|cal:u1|bcd:u1|BCD4Adder:ua|F4a_adder:u2|f_adder:u4                                                ;
;          |BCD4suber:us|                     ; 10 (0)      ; 0            ; 0           ; 0    ; 0            ; 10 (0)       ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |Ivga|cal:u1|bcd:u1|BCD4suber:us                                                                        ;
;             |Complementor:u1|               ; 2 (0)       ; 0            ; 0           ; 0    ; 0            ; 2 (0)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |Ivga|cal:u1|bcd:u1|BCD4suber:us|Complementor:u1                                                        ;
;                |F4a_adder:u|                ; 2 (0)       ; 0            ; 0           ; 0    ; 0            ; 2 (0)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |Ivga|cal:u1|bcd:u1|BCD4suber:us|Complementor:u1|F4a_adder:u                                            ;
;                   |f_adder:u3|              ; 2 (2)       ; 0            ; 0           ; 0    ; 0            ; 2 (2)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |Ivga|cal:u1|bcd:u1|BCD4suber:us|Complementor:u1|F4a_adder:u|f_adder:u3                                 ;
;             |Complementor:u3|               ; 2 (0)       ; 0            ; 0           ; 0    ; 0            ; 2 (0)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |Ivga|cal:u1|bcd:u1|BCD4suber:us|Complementor:u3                                                        ;
;                |F4a_adder:u|                ; 2 (0)       ; 0            ; 0           ; 0    ; 0            ; 2 (0)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |Ivga|cal:u1|bcd:u1|BCD4suber:us|Complementor:u3|F4a_adder:u                                            ;
;                   |f_adder:u2|              ; 1 (1)       ; 0            ; 0           ; 0    ; 0            ; 1 (1)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |Ivga|cal:u1|bcd:u1|BCD4suber:us|Complementor:u3|F4a_adder:u|f_adder:u2                                 ;
;                   |f_adder:u3|              ; 1 (1)       ; 0            ; 0           ; 0    ; 0            ; 1 (1)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |Ivga|cal:u1|bcd:u1|BCD4suber:us|Complementor:u3|F4a_adder:u|f_adder:u3                                 ;
;             |F4a_adder:u2|                  ; 6 (0)       ; 0            ; 0           ; 0    ; 0            ; 6 (0)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |Ivga|cal:u1|bcd:u1|BCD4suber:us|F4a_adder:u2                                                           ;
;                |f_adder:u2|                 ; 2 (2)       ; 0            ; 0           ; 0    ; 0            ; 2 (2)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |Ivga|cal:u1|bcd:u1|BCD4suber:us|F4a_adder:u2|f_adder:u2                                                ;
;                |f_adder:u3|                 ; 2 (2)       ; 0            ; 0           ; 0    ; 0            ; 2 (2)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |Ivga|cal:u1|bcd:u1|BCD4suber:us|F4a_adder:u2|f_adder:u3                                                ;
;                |f_adder:u4|                 ; 2 (2)       ; 0            ; 0           ; 0    ; 0            ; 2 (2)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |Ivga|cal:u1|bcd:u1|BCD4suber:us|F4a_adder:u2|f_adder:u4                                                ;
+---------------------------------------------+-------------+--------------+-------------+------+--------------+--------------+-------------------+------------------+-----------------+---------------------------------------------------------------------------------------------------------+
Note: For table entries with two numbers listed, the numbers in parentheses indicate the number of resources of the given type used by the specific entity alone. The numbers listed outside of parentheses indicate the total resources of the given type used by the specific entity and all of its sub-entities in the hierarchy.


+----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Analysis & Synthesis RAM Summary                                                                                                                                                                                                                                                                   ;
+-------------------------------------------------------------------------------------------------+------+------+--------------+--------------+--------------+--------------+-------+----------------------------------------------------------------------------------------------------------------+
; Name                                                                                            ; Type ; Mode ; Port A Depth ; Port A Width ; Port B Depth ; Port B Width ; Size  ; MIF                                                                                                            ;
+-------------------------------------------------------------------------------------------------+------+------+--------------+--------------+--------------+--------------+-------+----------------------------------------------------------------------------------------------------------------+
; VgaInterface:u2|vga:u1|altsyncram:altsyncram_component|altsyncram_7mv:auto_generated|ALTSYNCRAM ; AUTO ; ROM  ; 65536        ; 1            ; --           ; --           ; 65536 ; C:/Documents and Settings/wangjian/Desktop/VGA参考资料/VGA参考资料/PictureToCode工具及实例/example/picture.mif ;
+-------------------------------------------------------------------------------------------------+------+------+--------------+--------------+--------------+--------------+-------+----------------------------------------------------------------------------------------------------------------+


+-----------------------------------------------------------+
; State Machine - |Ivga|cal:u1|STX                          ;
+---------+---------+---------+---------+---------+---------+
; Name    ; STX.st4 ; STX.st3 ; STX.st2 ; STX.st1 ; STX.st0 ;
+---------+---------+---------+---------+---------+---------+
; STX.st0 ; 0       ; 0       ; 0       ; 0       ; 0       ;
; STX.st1 ; 0       ; 0       ; 0       ; 1       ; 1       ;

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -