📄 de2_clock.tan.rpt
字号:
+-------------------------------------------------------+--------------------+------+----+-------------+
+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Settings Summary ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
; Clock Node Name ; Clock Setting Name ; Type ; Fmax Requirement ; Early Latency ; Late Latency ; Based on ; Multiply Base Fmax by ; Divide Base Fmax by ; Offset ; Phase offset ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
; clk_50Mhz ; ; User Pin ; NONE ; 0.000 ns ; 0.000 ns ; NONE ; N/A ; N/A ; N/A ; ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
+--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Setup: 'clk_50Mhz' ;
+-----------------------------------------+-----------------------------------------------------+---------------------+---------------------+------------+-----------+-----------------------------+---------------------------+-------------------------+
; Slack ; Actual fmax (period) ; From ; To ; From Clock ; To Clock ; Required Setup Relationship ; Required Longest P2P Time ; Actual Longest P2P Time ;
+-----------------------------------------+-----------------------------------------------------+---------------------+---------------------+------------+-----------+-----------------------------+---------------------------+-------------------------+
; N/A ; 150.76 MHz ( period = 6.633 ns ) ; BCD_MIND0[2] ; DATA_BUS_VALUE[2] ; clk_50Mhz ; clk_50Mhz ; None ; None ; 3.270 ns ;
; N/A ; 161.47 MHz ( period = 6.193 ns ) ; BCD_HRD1[1] ; DATA_BUS_VALUE[1] ; clk_50Mhz ; clk_50Mhz ; None ; None ; 2.831 ns ;
; N/A ; 163.88 MHz ( period = 6.102 ns ) ; BCD_SECD0[1] ; DATA_BUS_VALUE[1] ; clk_50Mhz ; clk_50Mhz ; None ; None ; 2.742 ns ;
; N/A ; 165.98 MHz ( period = 6.025 ns ) ; BCD_SECD0[2] ; DATA_BUS_VALUE[2] ; clk_50Mhz ; clk_50Mhz ; None ; None ; 2.672 ns ;
; N/A ; 172.41 MHz ( period = 5.800 ns ) ; BCD_SECD1[1] ; DATA_BUS_VALUE[1] ; clk_50Mhz ; clk_50Mhz ; None ; None ; 2.431 ns ;
; N/A ; 174.46 MHz ( period = 5.732 ns ) ; BCD_TSEC[3] ; DATA_BUS_VALUE[3] ; clk_50Mhz ; clk_50Mhz ; None ; None ; 2.365 ns ;
; N/A ; 178.13 MHz ( period = 5.614 ns ) ; BCD_MIND0[1] ; DATA_BUS_VALUE[1] ; clk_50Mhz ; clk_50Mhz ; None ; None ; 2.244 ns ;
; N/A ; 180.96 MHz ( period = 5.526 ns ) ; BCD_HRD1[3] ; DATA_BUS_VALUE[3] ; clk_50Mhz ; clk_50Mhz ; None ; None ; 2.164 ns ;
; N/A ; 183.99 MHz ( period = 5.435 ns ) ; BCD_MIND1[2] ; DATA_BUS_VALUE[2] ; clk_50Mhz ; clk_50Mhz ; None ; None ; 2.085 ns ;
; N/A ; 184.50 MHz ( period = 5.420 ns ) ; BCD_MIND0[3] ; DATA_BUS_VALUE[3] ; clk_50Mhz ; clk_50Mhz ; None ; None ; 2.050 ns ;
; N/A ; 184.91 MHz ( period = 5.408 ns ) ; BCD_SECD0[0] ; DATA_BUS_VALUE[0] ; clk_50Mhz ; clk_50Mhz ; None ; None ; 2.056 ns ;
; N/A ; 185.22 MHz ( period = 5.399 ns ) ; BCD_HRD0[3] ; DATA_BUS_VALUE[3] ; clk_50Mhz ; clk_50Mhz ; None ; None ; 2.037 ns ;
; N/A ; 185.46 MHz ( period = 5.392 ns ) ; BCD_MIND0[0] ; DATA_BUS_VALUE[0] ; clk_50Mhz ; clk_50Mhz ; None ; None ; 2.030 ns ;
; N/A ; 186.08 MHz ( period = 5.374 ns ) ; BCD_SECD0[3] ; DATA_BUS_VALUE[3] ; clk_50Mhz ; clk_50Mhz ; None ; None ; 2.014 ns ;
; N/A ; 188.15 MHz ( period = 5.315 ns ) ; BCD_MIND1[0] ; DATA_BUS_VALUE[0] ; clk_50Mhz ; clk_50Mhz ; None ; None ; 1.966 ns ;
; N/A ; 188.18 MHz ( period = 5.314 ns ) ; BCD_HRD0[2] ; DATA_BUS_VALUE[2] ; clk_50Mhz ; clk_50Mhz ; None ; None ; 1.959 ns ;
; N/A ; 188.50 MHz ( period = 5.305 ns ) ; BCD_SECD1[0] ; DATA_BUS_VALUE[0] ; clk_50Mhz ; clk_50Mhz ; None ; None ; 1.952 ns ;
; N/A ; 191.79 MHz ( period = 5.214 ns ) ; BCD_HRD0[1] ; DATA_BUS_VALUE[1] ; clk_50Mhz ; clk_50Mhz ; None ; None ; 1.852 ns ;
; N/A ; 192.86 MHz ( period = 5.185 ns ) ; BCD_HRD1[0] ; DATA_BUS_VALUE[0] ; clk_50Mhz ; clk_50Mhz ; None ; None ; 1.831 ns ;
; N/A ; 195.50 MHz ( period = 5.115 ns ) ; BCD_HRD1[2] ; DATA_BUS_VALUE[2] ; clk_50Mhz ; clk_50Mhz ; None ; None ; 1.760 ns ;
; N/A ; 198.93 MHz ( period = 5.027 ns ) ; BCD_TSEC[1] ; DATA_BUS_VALUE[1] ; clk_50Mhz ; clk_50Mhz ; None ; None ; 1.660 ns ;
; N/A ; 202.51 MHz ( period = 4.938 ns ) ; BCD_SECD1[2] ; DATA_BUS_VALUE[2] ; clk_50Mhz ; clk_50Mhz ; None ; None ; 1.576 ns ;
; N/A ; 204.92 MHz ( period = 4.880 ns ) ; BCD_TSEC[2] ; DATA_BUS_VALUE[2] ; clk_50Mhz ; clk_50Mhz ; None ; None ; 1.520 ns ;
; N/A ; 205.51 MHz ( period = 4.866 ns ) ; BCD_TSEC[0] ; DATA_BUS_VALUE[0] ; clk_50Mhz ; clk_50Mhz ; None ; None ; 1.507 ns ;
; N/A ; 208.86 MHz ( period = 4.788 ns ) ; BCD_HRD0[0] ; DATA_BUS_VALUE[0] ; clk_50Mhz ; clk_50Mhz ; None ; None ; 1.434 ns ;
; N/A ; 215.56 MHz ( period = 4.639 ns ) ; BCD_MIND1[1] ; DATA_BUS_VALUE[1] ; clk_50Mhz ; clk_50Mhz ; None ; None ; 1.282 ns ;
; N/A ; 218.39 MHz ( period = 4.579 ns ) ; CLK_COUNT_400HZ[2] ; CLK_COUNT_400HZ[0] ; clk_50Mhz ; clk_50Mhz ; None ; None ; 4.360 ns ;
; N/A ; 218.39 MHz ( period = 4.579 ns ) ; CLK_COUNT_400HZ[2] ; CLK_COUNT_400HZ[1] ; clk_50Mhz ; clk_50Mhz ; None ; None ; 4.360 ns ;
; N/A ; 218.39 MHz ( period = 4.579 ns ) ; CLK_COUNT_400HZ[2] ; CLK_COUNT_400HZ[8] ; clk_50Mhz ; clk_50Mhz ; None ; None ; 4.360 ns ;
; N/A ; 218.39 MHz ( period = 4.579 ns ) ; CLK_COUNT_400HZ[2] ; CLK_COUNT_400HZ[6] ; clk_50Mhz ; clk_50Mhz ; None ; None ; 4.360 ns ;
; N/A ; 218.39 MHz ( period = 4.579 ns ) ; CLK_COUNT_400HZ[2] ; CLK_COUNT_400HZ[7] ; clk_50Mhz ; clk_50Mhz ; None ; None ; 4.360 ns ;
; N/A ; 218.39 MHz ( period = 4.579 ns ) ; CLK_COUNT_400HZ[2] ; CLK_COUNT_400HZ[5] ; clk_50Mhz ; clk_50Mhz ; None ; None ; 4.360 ns ;
; N/A ; 218.39 MHz ( period = 4.579 ns ) ; CLK_COUNT_400HZ[2] ; CLK_COUNT_400HZ[4] ; clk_50Mhz ; clk_50Mhz ; None ; None ; 4.360 ns ;
; N/A ; 218.39 MHz ( period = 4.579 ns ) ; CLK_COUNT_400HZ[2] ; CLK_COUNT_400HZ[3] ; clk_50Mhz ; clk_50Mhz ; None ; None ; 4.360 ns ;
; N/A ; 218.39 MHz ( period = 4.579 ns ) ; CLK_COUNT_400HZ[2] ; CLK_COUNT_400HZ[2] ; clk_50Mhz ; clk_50Mhz ; None ; None ; 4.360 ns ;
; N/A ; 218.39 MHz ( period = 4.579 ns ) ; CLK_COUNT_400HZ[2] ; CLK_COUNT_400HZ[9] ; clk_50Mhz ; clk_50Mhz ; None ; None ; 4.360 ns ;
; N/A ; 220.17 MHz ( period = 4.542 ns ) ; CLK_COUNT_400HZ[3] ; CLK_COUNT_400HZ[0] ; clk_50Mhz ; clk_50Mhz ; None ; None ; 4.323 ns ;
; N/A ; 220.17 MHz ( period = 4.542 ns ) ; CLK_COUNT_400HZ[3] ; CLK_COUNT_400HZ[1] ; clk_50Mhz ; clk_50Mhz ; None ; None ; 4.323 ns ;
; N/A ; 220.17 MHz ( period = 4.542 ns ) ; CLK_COUNT_400HZ[3] ; CLK_COUNT_400HZ[8] ; clk_50Mhz ; clk_50Mhz ; None ; None ; 4.323 ns ;
; N/A ; 220.17 MHz ( period = 4.542 ns ) ; CLK_COUNT_400HZ[3] ; CLK_COUNT_400HZ[6] ; clk_50Mhz ; clk_50Mhz ; None ; None ; 4.323 ns ;
; N/A ; 220.17 MHz ( period = 4.542 ns ) ; CLK_COUNT_400HZ[3] ; CLK_COUNT_400HZ[7] ; clk_50Mhz ; clk_50Mhz ; None ; None ; 4.323 ns ;
; N/A ; 220.17 MHz ( period = 4.542 ns ) ; CLK_COUNT_400HZ[3] ; CLK_COUNT_400HZ[5] ; clk_50Mhz ; clk_50Mhz ; None ; None ; 4.323 ns ;
; N/A ; 220.17 MHz ( period = 4.542 ns ) ; CLK_COUNT_400HZ[3] ; CLK_COUNT_400HZ[4] ; clk_50Mhz ; clk_50Mhz ; None ; None ; 4.323 ns ;
; N/A ; 220.17 MHz ( period = 4.542 ns ) ; CLK_COUNT_400HZ[3] ; CLK_COUNT_400HZ[3] ; clk_50Mhz ; clk_50Mhz ; None ; None ; 4.323 ns ;
; N/A ; 220.17 MHz ( period = 4.542 ns ) ; CLK_COUNT_400HZ[3] ; CLK_COUNT_400HZ[2] ; clk_50Mhz ; clk_50Mhz ; None ; None ; 4.323 ns ;
; N/A ; 220.17 MHz ( period = 4.542 ns ) ; CLK_COUNT_400HZ[3] ; CLK_COUNT_400HZ[9] ; clk_50Mhz ; clk_50Mhz ; None ; None ; 4.323 ns ;
; N/A ; 226.30 MHz ( period = 4.419 ns ) ; state.write_char3 ; DATA_BUS_VALUE[3] ; clk_50Mhz ; clk_50Mhz ; None ; None ; 4.186 ns ;
; N/A ; 227.95 MHz ( period = 4.387 ns ) ; CLK_COUNT_400HZ[4] ; CLK_COUNT_400HZ[0] ; clk_50Mhz ; clk_50Mhz ; None ; None ; 4.168 ns ;
; N/A ; 227.95 MHz ( period = 4.387 ns ) ; CLK_COUNT_400HZ[4] ; CLK_COUNT_400HZ[1] ; clk_50Mhz ; clk_50Mhz ; None ; None ; 4.168 ns ;
; N/A ; 227.95 MHz ( period = 4.387 ns ) ; CLK_COUNT_400HZ[4] ; CLK_COUNT_400HZ[8] ; clk_50Mhz ; clk_50Mhz ; None ; None ; 4.168 ns ;
; N/A ; 227.95 MHz ( period = 4.387 ns ) ; CLK_COUNT_400HZ[4] ; CLK_COUNT_400HZ[6] ; clk_50Mhz ; clk_50Mhz ; None ; None ; 4.168 ns ;
; N/A ; 227.95 MHz ( period = 4.387 ns ) ; CLK_COUNT_400HZ[4] ; CLK_COUNT_400HZ[7] ; clk_50Mhz ; clk_50Mhz ; None ; None ; 4.168 ns ;
; N/A ; 227.95 MHz ( period = 4.387 ns ) ; CLK_COUNT_400HZ[4] ; CLK_COUNT_400HZ[5] ; clk_50Mhz ; clk_50Mhz ; None ; None ; 4.168 ns ;
; N/A ; 227.95 MHz ( period = 4.387 ns ) ; CLK_COUNT_400HZ[4] ; CLK_COUNT_400HZ[4] ; clk_50Mhz ; clk_50Mhz ; None ; None ; 4.168 ns ;
; N/A ; 227.95 MHz ( period = 4.387 ns ) ; CLK_COUNT_400HZ[4] ; CLK_COUNT_400HZ[3] ; clk_50Mhz ; clk_50Mhz ; None ; None ; 4.168 ns ;
; N/A ; 227.95 MHz ( period = 4.387 ns ) ; CLK_COUNT_400HZ[4] ; CLK_COUNT_400HZ[2] ; clk_50Mhz ; clk_50Mhz ; None ; None ; 4.168 ns ;
; N/A ; 227.95 MHz ( period = 4.387 ns ) ; CLK_COUNT_400HZ[4] ; CLK_COUNT_400HZ[9] ; clk_50Mhz ; clk_50Mhz ; None ; None ; 4.168 ns ;
; N/A ; 234.58 MHz ( period = 4.263 ns ) ; CLK_COUNT_400HZ[5] ; CLK_COUNT_400HZ[0] ; clk_50Mhz ; clk_50Mhz ; None ; None ; 4.044 ns ;
; N/A ; 234.58 MHz ( period = 4.263 ns ) ; CLK_COUNT_400HZ[5] ; CLK_COUNT_400HZ[1] ; clk_50Mhz ; clk_50Mhz ; None ; None ; 4.044 ns ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -