📄 counter_7seg.tan.rpt
字号:
; Number of destination nodes to report ; 10 ; ; ; ;
; Number of paths to report ; 200 ; ; ; ;
; Report Minumum Timing Checks ; Off ; ; ; ;
; Use Fast Timing Models ; Off ; ; ; ;
; Report IO Paths Separately ; Off ; ; ; ;
; Clock Analysis Only ; Off ; ; ; ;
; Default hold multicycle ; Same as Multicycle ; ; ; ;
; Cut paths between unrelated clock domains ; On ; ; ; ;
; Cut off read during write signal paths ; On ; ; ; ;
; Cut off clear and preset signal paths ; On ; ; ; ;
; Cut off feedback from I/O pins ; On ; ; ; ;
; Ignore Clock Settings ; Off ; ; ; ;
; Analyze latches as synchronous elements ; Off ; ; ; ;
; Do Min/Max analysis using Rise/Fall delays ; Off ; ; ; ;
; Enable Recovery/Removal analysis ; Off ; ; ; ;
; Use Clock Latency for PLL offset ; Off ; ; ; ;
+-------------------------------------------------------+--------------------+------+----+-------------+
+--------------------------------------------------------------------------------------------------------------------------------------+
; Clock Settings Summary ;
+-----------------+--------------------+----------+------------------+----------+-----------------------+---------------------+--------+
; Clock Node Name ; Clock Setting Name ; Type ; Fmax Requirement ; Based on ; Multiply Base Fmax by ; Divide Base Fmax by ; Offset ;
+-----------------+--------------------+----------+------------------+----------+-----------------------+---------------------+--------+
; clk ; ; User Pin ; NONE ; NONE ; N/A ; N/A ; N/A ;
+-----------------+--------------------+----------+------------------+----------+-----------------------+---------------------+--------+
+---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Setup: 'clk' ;
+-----------------------------------------+-----------------------------------------------------+----------------------------------+----------------------------------+------------+----------+-----------------------------+---------------------------+-------------------------+
; Slack ; Actual fmax (period) ; From ; To ; From Clock ; To Clock ; Required Setup Relationship ; Required Longest P2P Time ; Actual Longest P2P Time ;
+-----------------------------------------+-----------------------------------------------------+----------------------------------+----------------------------------+------------+----------+-----------------------------+---------------------------+-------------------------+
; N/A ; 262.88 MHz ( period = 3.804 ns ) ; f50MHz_to_1Hz:inst|count1[4] ; f50MHz_to_1Hz:inst|count1[6] ; clk ; clk ; None ; None ; 3.618 ns ;
; N/A ; 267.67 MHz ( period = 3.736 ns ) ; f50MHz_to_1Hz:inst|count1[3] ; f50MHz_to_1Hz:inst|count1[6] ; clk ; clk ; None ; None ; 3.550 ns ;
; N/A ; 268.31 MHz ( period = 3.727 ns ) ; f50MHz_to_1Hz:inst|count1[4] ; f50MHz_to_1Hz:inst|count1[9] ; clk ; clk ; None ; None ; 3.541 ns ;
; N/A ; 272.63 MHz ( period = 3.668 ns ) ; f50MHz_to_1Hz:inst|count1[3] ; f50MHz_to_1Hz:inst|count1[9] ; clk ; clk ; None ; None ; 3.482 ns ;
; N/A ; 275.71 MHz ( period = 3.627 ns ) ; f50MHz_to_1Hz:inst|count1[4] ; f50MHz_to_1Hz:inst|count1[13] ; clk ; clk ; None ; None ; 3.441 ns ;
; N/A ; 278.24 MHz ( period = 3.594 ns ) ; f50MHz_to_1Hz:inst|count1[4] ; f50MHz_to_1Hz:inst|count1[14] ; clk ; clk ; None ; None ; 3.408 ns ;
; N/A ; 278.32 MHz ( period = 3.593 ns ) ; f50MHz_to_1Hz:inst|count1[6] ; f50MHz_to_1Hz:inst|count1[9] ; clk ; clk ; None ; None ; 3.407 ns ;
; N/A ; 280.27 MHz ( period = 3.568 ns ) ; f50MHz_to_1Hz:inst|count1[3] ; f50MHz_to_1Hz:inst|count1[13] ; clk ; clk ; None ; None ; 3.382 ns ;
; N/A ; 280.27 MHz ( period = 3.568 ns ) ; f50MHz_to_1Hz:inst|count1[2] ; f50MHz_to_1Hz:inst|clk_1khz~reg0 ; clk ; clk ; None ; None ; 3.389 ns ;
; N/A ; 282.09 MHz ( period = 3.545 ns ) ; f50MHz_to_1Hz:inst|count1[4] ; f50MHz_to_1Hz:inst|count1[12] ; clk ; clk ; None ; None ; 3.359 ns ;
; N/A ; 282.73 MHz ( period = 3.537 ns ) ; f50MHz_to_1Hz:inst|count1[4] ; f50MHz_to_1Hz:inst|count1[11] ; clk ; clk ; None ; None ; 3.351 ns ;
; N/A ; 282.89 MHz ( period = 3.535 ns ) ; f50MHz_to_1Hz:inst|count1[3] ; f50MHz_to_1Hz:inst|count1[14] ; clk ; clk ; None ; None ; 3.349 ns ;
; N/A ; 285.39 MHz ( period = 3.504 ns ) ; f50MHz_to_1Hz:inst|count1[2] ; f50MHz_to_1Hz:inst|count1[14] ; clk ; clk ; None ; None ; 3.325 ns ;
; N/A ; 286.29 MHz ( period = 3.493 ns ) ; f50MHz_to_1Hz:inst|count1[6] ; f50MHz_to_1Hz:inst|count1[13] ; clk ; clk ; None ; None ; 3.307 ns ;
; N/A ; 286.62 MHz ( period = 3.489 ns ) ; f50MHz_to_1Hz:inst|count1[4] ; f50MHz_to_1Hz:inst|count1[7] ; clk ; clk ; None ; None ; 3.303 ns ;
; N/A ; 286.86 MHz ( period = 3.486 ns ) ; f50MHz_to_1Hz:inst|count1[3] ; f50MHz_to_1Hz:inst|count1[12] ; clk ; clk ; None ; None ; 3.300 ns ;
; N/A ; 287.52 MHz ( period = 3.478 ns ) ; f50MHz_to_1Hz:inst|count1[3] ; f50MHz_to_1Hz:inst|count1[11] ; clk ; clk ; None ; None ; 3.292 ns ;
; N/A ; 287.60 MHz ( period = 3.477 ns ) ; f50MHz_to_1Hz:inst|count1[1] ; f50MHz_to_1Hz:inst|clk_1khz~reg0 ; clk ; clk ; None ; None ; 3.298 ns ;
; N/A ; 289.02 MHz ( period = 3.460 ns ) ; f50MHz_to_1Hz:inst|count1[6] ; f50MHz_to_1Hz:inst|count1[14] ; clk ; clk ; None ; None ; 3.274 ns ;
; N/A ; 289.18 MHz ( period = 3.458 ns ) ; f50MHz_to_1Hz:inst|count1[2] ; f50MHz_to_1Hz:inst|count1[8] ; clk ; clk ; None ; None ; 3.279 ns ;
; N/A ; 290.11 MHz ( period = 3.447 ns ) ; f50MHz_to_1Hz:inst|count1[7] ; f50MHz_to_1Hz:inst|count1[9] ; clk ; clk ; None ; None ; 3.261 ns ;
; N/A ; 292.31 MHz ( period = 3.421 ns ) ; f50MHz_to_1Hz:inst|count1[3] ; f50MHz_to_1Hz:inst|count1[7] ; clk ; clk ; None ; None ; 3.235 ns ;
; N/A ; 293.00 MHz ( period = 3.413 ns ) ; f50MHz_to_1Hz:inst|count1[1] ; f50MHz_to_1Hz:inst|count1[14] ; clk ; clk ; None ; None ; 3.234 ns ;
; N/A ; 293.17 MHz ( period = 3.411 ns ) ; f50MHz_to_1Hz:inst|count1[6] ; f50MHz_to_1Hz:inst|count1[12] ; clk ; clk ; None ; None ; 3.225 ns ;
; N/A ; 293.86 MHz ( period = 3.403 ns ) ; f50MHz_to_1Hz:inst|count1[6] ; f50MHz_to_1Hz:inst|count1[11] ; clk ; clk ; None ; None ; 3.217 ns ;
; N/A ; 295.77 MHz ( period = 3.381 ns ) ; f50MHz_to_1Hz:inst|count2[0] ; f50MHz_to_1Hz:inst|count2[6] ; clk ; clk ; None ; None ; 3.204 ns ;
; N/A ; 296.65 MHz ( period = 3.371 ns ) ; f50MHz_to_1Hz:inst|count2[0] ; f50MHz_to_1Hz:inst|count2[8] ; clk ; clk ; None ; None ; 3.194 ns ;
; N/A ; 296.74 MHz ( period = 3.370 ns ) ; f50MHz_to_1Hz:inst|count2[0] ; f50MHz_to_1Hz:inst|count2[7] ; clk ; clk ; None ; None ; 3.193 ns ;
; N/A ; 297.00 MHz ( period = 3.367 ns ) ; f50MHz_to_1Hz:inst|count1[1] ; f50MHz_to_1Hz:inst|count1[8] ; clk ; clk ; None ; None ; 3.188 ns ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -