⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 signal.fit.rpt

📁 一个简单的多种信号的发生器 包括正玄
💻 RPT
📖 第 1 页 / 共 5 页
字号:
; 63       ;            ;          ; VCCINT         ; power  ;                            ; 3.3V    ; --         ;                 ;
; 64       ; 51         ; 2        ; GND*           ;        ;                            ;         ; Row I/O    ;                 ;
; 65       ;            ;          ; GNDINT         ; gnd    ;                            ;         ; --         ;                 ;
; 66       ; 52         ; 2        ; sel[2]         ; input  ; LVTTL                      ;         ; Row I/O    ; N               ;
; 67       ; 53         ; 2        ; GND*           ;        ;                            ;         ; Row I/O    ;                 ;
; 68       ; 54         ; 2        ; GND*           ;        ;                            ;         ; Row I/O    ;                 ;
; 69       ; 55         ; 2        ; GND*           ;        ;                            ;         ; Row I/O    ;                 ;
; 70       ; 56         ; 2        ; GND*           ;        ;                            ;         ; Row I/O    ;                 ;
; 71       ; 57         ; 2        ; GND*           ;        ;                            ;         ; Row I/O    ;                 ;
; 72       ; 58         ; 2        ; GND*           ;        ;                            ;         ; Row I/O    ;                 ;
; 73       ; 59         ; 2        ; GND*           ;        ;                            ;         ; Row I/O    ;                 ;
; 74       ; 60         ; 2        ; GND*           ;        ;                            ;         ; Row I/O    ;                 ;
; 75       ; 61         ; 2        ; GND*           ;        ;                            ;         ; Column I/O ;                 ;
; 76       ; 62         ; 2        ; GND*           ;        ;                            ;         ; Column I/O ;                 ;
; 77       ; 63         ; 2        ; GND*           ;        ;                            ;         ; Column I/O ;                 ;
; 78       ; 64         ; 2        ; GND*           ;        ;                            ;         ; Column I/O ;                 ;
; 79       ;            ;          ; GNDIO          ; gnd    ;                            ;         ; --         ;                 ;
; 80       ;            ; 2        ; VCCIO2         ; power  ;                            ; 3.3V    ; --         ;                 ;
; 81       ; 65         ; 2        ; GND*           ;        ;                            ;         ; Column I/O ;                 ;
; 82       ; 66         ; 2        ; GND*           ;        ;                            ;         ; Column I/O ;                 ;
; 83       ; 67         ; 2        ; GND*           ;        ;                            ;         ; Column I/O ;                 ;
; 84       ; 68         ; 2        ; GND*           ;        ;                            ;         ; Column I/O ;                 ;
; 85       ; 69         ; 2        ; GND*           ;        ;                            ;         ; Column I/O ;                 ;
; 86       ; 70         ; 2        ; GND*           ;        ;                            ;         ; Column I/O ;                 ;
; 87       ; 71         ; 2        ; GND*           ;        ;                            ;         ; Column I/O ;                 ;
; 88       ; 72         ; 2        ; GND*           ;        ;                            ;         ; Column I/O ;                 ;
; 89       ; 73         ; 2        ; q[7]           ; output ; LVTTL                      ;         ; Column I/O ; Y               ;
; 90       ; 74         ; 2        ; GND*           ;        ;                            ;         ; Column I/O ;                 ;
; 91       ; 75         ; 2        ; GND*           ;        ;                            ;         ; Column I/O ;                 ;
; 92       ; 76         ; 2        ; q[4]           ; output ; LVTTL                      ;         ; Column I/O ; Y               ;
; 93       ;            ;          ; GNDIO          ; gnd    ;                            ;         ; --         ;                 ;
; 94       ;            ; 2        ; VCCIO2         ; power  ;                            ; 3.3V    ; --         ;                 ;
; 95       ; 77         ; 2        ; q[3]           ; output ; LVTTL                      ;         ; Column I/O ; Y               ;
; 96       ; 78         ; 2        ; sel[0]         ; input  ; LVTTL                      ;         ; Column I/O ; Y               ;
; 97       ; 79         ; 2        ; GND*           ;        ;                            ;         ; Column I/O ;                 ;
; 98       ; 80         ; 2        ; GND*           ;        ;                            ;         ; Column I/O ;                 ;
; 99       ; 81         ; 2        ; GND*           ;        ;                            ;         ; Column I/O ;                 ;
; 100      ; 82         ; 2        ; GND*           ;        ;                            ;         ; Column I/O ;                 ;
+----------+------------+----------+----------------+--------+----------------------------+---------+------------+-----------------+


+-------------------------------------------------------------+
; Output Pin Default Load For Reported TCO                    ;
+----------------------------+-------+------------------------+
; I/O Standard               ; Load  ; Termination Resistance ;
+----------------------------+-------+------------------------+
; LVTTL                      ; 10 pF ; Not Available          ;
; LVCMOS                     ; 10 pF ; Not Available          ;
; 2.5 V                      ; 10 pF ; Not Available          ;
; 1.8 V                      ; 10 pF ; Not Available          ;
; 1.5 V                      ; 10 pF ; Not Available          ;
; 3.3V Schmitt Trigger Input ; 10 pF ; Not Available          ;
; 2.5V Schmitt Trigger Input ; 10 pF ; Not Available          ;
+----------------------------+-------+------------------------+
Note: User assignments will override these defaults. The user specified values are listed in the Output Pins and Bidir Pins tables.


+-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Fitter Resource Utilization by Entity                                                                                                                                                           ;
+----------------------------+-------------+--------------+------------+------+--------------+--------------+-------------------+------------------+-----------------+----------------------------+
; Compilation Hierarchy Node ; Logic Cells ; LC Registers ; UFM Blocks ; Pins ; Virtual Pins ; LUT-Only LCs ; Register-Only LCs ; LUT/Register LCs ; Carry Chain LCs ; Full Hierarchy Name        ;
+----------------------------+-------------+--------------+------------+------+--------------+--------------+-------------------+------------------+-----------------+----------------------------+
; |signal                    ; 114 (0)     ; 34           ; 0          ; 13   ; 0            ; 80 (0)       ; 4 (0)             ; 30 (0)           ; 30 (0)          ; |signal                    ;
;    |selectsignal:inst7|    ; 32 (32)     ; 0            ; 0          ; 0    ; 0            ; 32 (32)      ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |signal|selectsignal:inst7 ;
;    |signal1:inst|          ; 17 (17)     ; 9            ; 0          ; 0    ; 0            ; 8 (8)        ; 0 (0)             ; 9 (9)            ; 9 (9)           ; |signal|signal1:inst       ;
;    |signal2:inst1|         ; 7 (7)       ; 7            ; 0          ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 7 (7)            ; 7 (7)           ; |signal|signal2:inst1      ;
;    |signal3:inst2|         ; 8 (8)       ; 8            ; 0          ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 8 (8)            ; 8 (8)           ; |signal|signal3:inst2      ;
;    |signal4:inst3|         ; 6 (6)       ; 4            ; 0          ; 0    ; 0            ; 2 (2)        ; 4 (4)             ; 0 (0)            ; 0 (0)           ; |signal|signal4:inst3      ;
;    |signal5:inst10|        ; 44 (44)     ; 6            ; 0          ; 0    ; 0            ; 38 (38)      ; 0 (0)             ; 6 (6)            ; 6 (6)           ; |signal|signal5:inst10     ;
+----------------------------+-------------+--------------+------------+------+--------------+--------------+-------------------+------------------+-----------------+----------------------------+
Note: For table entries with two numbers listed, the numbers in parentheses indicate the number of resources of the given type used by the specific entity alone. The numbers listed outside of parentheses indicate the total resources of the given type used by the specific entity and all of its sub-entities in the hierarchy.


+-----------------------------------+
; Delay Chain Summary               ;
+--------+----------+---------------+
; Name   ; Pin Type ; Pad to Core 0 ;
+--------+----------+---------------+
; sel[1] ; Input    ; 0             ;
; sel[0] ; Input    ; 0             ;
; sel[2] ; Input    ; 0             ;
; clk    ; Input    ; 0             ;
; reset  ; Input    ; 0             ;
; q[7]   ; Output   ; --            ;
; q[6]   ; Output   ; --            ;
; q[5]   ; Output   ; --            ;
; q[4]   ; Output   ; --            ;
; q[3]   ; Output   ; --            ;
; q[2]   ; Output   ; --            ;
; q[1]   ; Output   ; --            ;
; q[0]   ; Output   ; --            ;
+--------+----------+---------------+


+----------------------------------------------------------------------------------------------------------------------------------------------+
; Control Signals                                                                                                                              ;
+-------------------------+-------------+---------+-----------------------------------------+--------+----------------------+------------------+
; Name                    ; Location    ; Fan-Out ; Usage                                   ; Global ; Global Resource Used ; Global Line Name ;
+-------------------------+-------------+---------+-----------------------------------------+--------+----------------------+------------------+
; clk                     ; PIN_14      ; 34      ; Clock                                   ; yes    ; Global clock         ; GCLK1            ;
; reset                   ; PIN_12      ; 28      ; Async. clear, Async. load, Clock enable ; yes    ; Global clock         ; GCLK0            ;
; signal1:inst|tmp[2]~390 ; LC_X3_Y3_N9 ; 8       ; Sync. load                              ; no     ; --                   ; --               ;
; signal4:inst3|add~77    ; LC_X5_Y1_N6 ; 1       ; Clock enable                            ; no     ; --                   ; --               ;
; signal4:inst3|add~78    ; LC_X5_Y1_N8 ; 1       ; Clock enable                            ; no     ; --                   ; --               ;
; signal4:inst3|tmp[4]    ; LC_X5_Y4_N8 ; 7       ; Clock enable                            ; no     ; --                   ; --               ;
+-------------------------+-------------+---------+-----------------------------------------+--------+----------------------+------------------+


+----------------------------------------------------------------------------------------------+
; Global & Other Fast Signals                                                                  ;
+----------------------------+-------------+---------+----------------------+------------------+
; Name                       ; Location    ; Fan-Out ; Global Resource Used ; Global Line Name ;
+----------------------------+-------------+---------+----------------------+------------------+
; clk                        ; PIN_14      ; 34      ; Global clock         ; GCLK1            ;
; reset                      ; PIN_12      ; 28      ; Global clock         ; GCLK0            ;
; selectsignal:inst7|Mux~520 ; LC_X2_Y3_N2 ; 8       ; Global clock         ; GCLK3            ;
+----------------------------+-------------+---------+----------------------+------------------+


+------------------------------------------+
; Non-Global High Fan-Out Signals          ;
+--------------------------------+---------+
; Name                           ; Fan-Out ;
+--------------------------------+---------+
; signal5:inst10|q[2]            ; 27      ;
; signal5:inst10|q[3]            ; 24      ;
; signal5:inst10|q[0]            ; 23      ;
; signal5:inst10|q[1]            ; 23      ;
; signal5:inst10|q[4]            ; 14      ;
; signal1:inst|a                 ; 12      ;
; signal5:inst10|q[5]            ; 12      ;
; sel[1]                         ; 9       ;
; selectsignal:inst7|Mux~521     ; 9       ;
; signal1:inst|a~49              ; 8       ;
; sel[0]                         ; 8       ;
; signal1:inst|tmp[2]~390        ; 8       ;
; selectsignal:inst7|Mux~522     ; 8       ;
; signal4:inst3|tmp[4]           ; 7       ;
; signal1:inst|tmp[0]~393        ; 5       ;
; signal1:inst|tmp[0]            ; 4       ;

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -