📄 unicntr.fit.rpt
字号:
; clock ; 43 ; -- ; -- ; 8 ; 0 ; yes ; no ; TTL ; Fitter ;
; datain[0] ; 9 ; -- ; 1 ; 1 ; 0 ; no ; no ; TTL ; Fitter ;
; datain[1] ; 16 ; -- ; 1 ; 1 ; 0 ; no ; no ; TTL ; Fitter ;
; datain[2] ; 29 ; -- ; 2 ; 1 ; 0 ; no ; no ; TTL ; Fitter ;
; datain[3] ; 18 ; -- ; 1 ; 2 ; 0 ; no ; no ; TTL ; Fitter ;
; datain[4] ; 25 ; -- ; 2 ; 2 ; 0 ; no ; no ; TTL ; Fitter ;
; datain[5] ; 20 ; -- ; 1 ; 2 ; 0 ; no ; no ; TTL ; Fitter ;
; datain[6] ; 24 ; -- ; 2 ; 1 ; 0 ; no ; no ; TTL ; Fitter ;
; datain[7] ; 44 ; -- ; -- ; 1 ; 0 ; no ; no ; TTL ; Fitter ;
; mode[0] ; 40 ; -- ; 2 ; 15 ; 0 ; no ; no ; TTL ; Fitter ;
; mode[1] ; 39 ; -- ; 2 ; 15 ; 0 ; no ; no ; TTL ; Fitter ;
; mode[2] ; 36 ; -- ; 2 ; 15 ; 0 ; no ; no ; TTL ; Fitter ;
; serinl ; 27 ; -- ; 2 ; 1 ; 0 ; no ; no ; TTL ; Fitter ;
; serinr ; 26 ; -- ; 2 ; 1 ; 0 ; no ; no ; TTL ; Fitter ;
+-----------+-------+----------+-----+-----------------------+--------------------+--------+----------------+--------------+----------------------+
+---------------------------------------------------------------------------------------------------------------------------------------------------------+
; Output Pins ;
+------------+-------+----------+-----+-----------------+----------------+------------+---------------+--------------+----------------------+-------------+
; Name ; Pin # ; I/O Bank ; LAB ; Output Register ; Slow Slew Rate ; Open Drain ; TRI Primitive ; I/O Standard ; Location assigned by ; Load ;
+------------+-------+----------+-----+-----------------+----------------+------------+---------------+--------------+----------------------+-------------+
; dataout[0] ; 6 ; -- ; 1 ; no ; no ; no ; no ; TTL ; Fitter ; Unspecified ;
; dataout[1] ; 5 ; -- ; 1 ; no ; no ; no ; no ; TTL ; Fitter ; Unspecified ;
; dataout[2] ; 8 ; -- ; 1 ; no ; no ; no ; no ; TTL ; Fitter ; Unspecified ;
; dataout[3] ; 11 ; -- ; 1 ; no ; no ; no ; no ; TTL ; Fitter ; Unspecified ;
; dataout[4] ; 14 ; -- ; 1 ; no ; no ; no ; no ; TTL ; Fitter ; Unspecified ;
; dataout[5] ; 17 ; -- ; 1 ; no ; no ; no ; no ; TTL ; Fitter ; Unspecified ;
; dataout[6] ; 19 ; -- ; 1 ; no ; no ; no ; no ; TTL ; Fitter ; Unspecified ;
; dataout[7] ; 21 ; -- ; 1 ; no ; no ; no ; no ; TTL ; Fitter ; Unspecified ;
; termcnt ; 12 ; -- ; 1 ; no ; no ; no ; no ; TTL ; Fitter ; Unspecified ;
+------------+-------+----------+-----+-----------------+----------------+------------+---------------+--------------+----------------------+-------------+
+-------------------------------------------------------------------------------------------------------+
; All Package Pins ;
+----------+------------+----------+----------------+--------+--------------+---------+-----------------+
; Location ; Pad Number ; I/O Bank ; Pin Name/Usage ; Dir. ; I/O Standard ; Voltage ; User Assignment ;
+----------+------------+----------+----------------+--------+--------------+---------+-----------------+
; 1 ; 0 ; -- ; GND+ ; ; ; ; ;
; 2 ; 1 ; -- ; GND+ ; ; ; ; ;
; 3 ; 2 ; -- ; VCC ; power ; ; ; ;
; 4 ; 3 ; -- ; RESERVED ; ; ; ; ;
; 5 ; 4 ; -- ; dataout[1] ; output ; TTL ; ; N ;
; 6 ; 5 ; -- ; dataout[0] ; output ; TTL ; ; N ;
; 7 ; 6 ; -- ; +TDI ; input ; TTL ; ; N ;
; 8 ; 7 ; -- ; dataout[2] ; output ; TTL ; ; N ;
; 9 ; 8 ; -- ; datain[0] ; input ; TTL ; ; N ;
; 10 ; 9 ; -- ; GND ; gnd ; ; ; ;
; 11 ; 10 ; -- ; dataout[3] ; output ; TTL ; ; N ;
; 12 ; 11 ; -- ; termcnt ; output ; TTL ; ; N ;
; 13 ; 12 ; -- ; +TMS ; input ; TTL ; ; N ;
; 14 ; 13 ; -- ; dataout[4] ; output ; TTL ; ; N ;
; 15 ; 14 ; -- ; VCC ; power ; ; ; ;
; 16 ; 15 ; -- ; datain[1] ; input ; TTL ; ; N ;
; 17 ; 16 ; -- ; dataout[5] ; output ; TTL ; ; N ;
; 18 ; 17 ; -- ; datain[3] ; input ; TTL ; ; N ;
; 19 ; 18 ; -- ; dataout[6] ; output ; TTL ; ; N ;
; 20 ; 19 ; -- ; datain[5] ; input ; TTL ; ; N ;
; 21 ; 20 ; -- ; dataout[7] ; output ; TTL ; ; N ;
; 22 ; 21 ; -- ; GND ; gnd ; ; ; ;
; 23 ; 22 ; -- ; VCC ; power ; ; ; ;
; 24 ; 23 ; -- ; datain[6] ; input ; TTL ; ; N ;
; 25 ; 24 ; -- ; datain[4] ; input ; TTL ; ; N ;
; 26 ; 25 ; -- ; serinr ; input ; TTL ; ; N ;
; 27 ; 26 ; -- ; serinl ; input ; TTL ; ; N ;
; 28 ; 27 ; -- ; RESERVED ; ; ; ; ;
; 29 ; 28 ; -- ; datain[2] ; input ; TTL ; ; N ;
; 30 ; 29 ; -- ; GND ; gnd ; ; ; ;
; 31 ; 30 ; -- ; RESERVED ; ; ; ; ;
; 32 ; 31 ; -- ; +TCK ; input ; TTL ; ; N ;
; 33 ; 32 ; -- ; RESERVED ; ; ; ; ;
; 34 ; 33 ; -- ; RESERVED ; ; ; ; ;
; 35 ; 34 ; -- ; VCC ; power ; ; ; ;
; 36 ; 35 ; -- ; mode[2] ; input ; TTL ; ; N ;
; 37 ; 36 ; -- ; RESERVED ; ; ; ; ;
; 38 ; 37 ; -- ; *TDO ; output ; TTL ; ; N ;
; 39 ; 38 ; -- ; mode[1] ; input ; TTL ; ; N ;
; 40 ; 39 ; -- ; mode[0] ; input ; TTL ; ; N ;
; 41 ; 40 ; -- ; RESERVED ; ; ; ; ;
; 42 ; 41 ; -- ; GND ; gnd ; ; ; ;
; 43 ; 42 ; -- ; clock ; input ; TTL ; ; N ;
; 44 ; 43 ; -- ; datain[7] ; input ; TTL ; ; N ;
+----------+------------+----------+----------------+--------+--------------+---------+-----------------+
+--------------------------------------------------------------------------------------------------+
; I/O Standard ;
+--------------+------------+----------------------+-------------------+-------------------+-------+
; I/O Standard ; Input Vref ; Dedicated Input Pins ; Pins in I/O Bank1 ; Pins in I/O Bank2 ; Total ;
+--------------+------------+----------------------+-------------------+-------------------+-------+
; TTL ; - ; 2 ; 0 ; 0 ; 2 ;
+--------------+------------+----------------------+-------------------+-------------------+-------+
+-------------------------------------------------------------------------+
; Dedicated Inputs I/O ;
+-----------+-------+-------+-------+--------------+------------+---------+
; Name ; Pin # ; Type ; VCCIO ; I/O Standard ; Input Vref ; Current ;
+-----------+-------+-------+-------+--------------+------------+---------+
; clock ; 43 ; Input ; -- ; TTL ; - ; 0 mA ;
; datain[7] ; 44 ; Input ; -- ; TTL ; - ; 0 mA ;
+-----------+-------+-------+-------+--------------+------------+---------+
+----------------------------------------------+
; Output Pin Default Load For Reported TCO ;
+--------------+------+------------------------+
; I/O Standard ; Load ; Termination Resistance ;
+--------------+------+------------------------+
; TTL ; 0 pF ; Not Available ;
+--------------+------+------------------------+
Note: User assignments will override these defaults. The user specified values are listed in the Output Pins and Bidir Pins tables.
+----------------------------------------------------------------------+
; Fitter Resource Utilization by Entity ;
+----------------------------+------------+------+---------------------+
; Compilation Hierarchy Node ; Macrocells ; Pins ; Full Hierarchy Name ;
+----------------------------+------------+------+---------------------+
; |unicntr ; 16 ; 27 ; |unicntr ;
+----------------------------+------------+------+---------------------+
+---------------------------------------------------------------------------------------+
; Control Signals ;
+-------+----------+---------+-------+--------+----------------------+------------------+
; Name ; Location ; Fan-Out ; Usage ; Global ; Global Resource Used ; Global Line Name ;
+-------+----------+---------+-------+--------+----------------------+------------------+
; clock ; PIN_43 ; 8 ; Clock ; yes ; On ; -- ;
+-------+----------+---------+-------+--------+----------------------+------------------+
+----------------------------------------------------------------------+
; Global & Other Fast Signals ;
+-------+----------+---------+----------------------+------------------+
; Name ; Location ; Fan-Out ; Global Resource Used ; Global Line Name ;
+-------+----------+---------+----------------------+------------------+
; clock ; PIN_43 ; 8 ; On ; -- ;
+-------+----------+---------+----------------------+------------------+
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -