📄 standard.pin
字号:
data_to_and_from_the_ext_ssram[24] : G4 : bidir : LVTTL : : 2 : Y
address_to_the_ext_ssram[2] : G5 : output : LVTTL : : 2 : Y
address_to_the_ext_ssram[3] : G6 : output : LVTTL : : 2 : Y
GNDD_PLL3 : G7 : gnd : : : :
VCCA_PLL3 : G8 : power : : 1.2V : :
adsc_n_to_the_ext_ssram : G9 : output : LVTTL : : 3 : Y
ext_flash_enet_bus_data[3] : G10 : bidir : LVTTL : : 3 : Y
ext_flash_enet_bus_data[31] : G11 : bidir : LVTTL : : 3 : Y
ext_flash_enet_bus_data[23] : G12 : bidir : LVTTL : : 3 : Y
ext_flash_enet_bus_address[9] : G13 : output : LVTTL : : 4 : Y
ext_flash_enet_bus_address[7] : G14 : output : LVTTL : : 4 : Y
ext_flash_enet_bus_address[20] : G15 : output : LVTTL : : 4 : Y
ext_flash_enet_bus_address[23] : G16 : output : LVTTL : : 4 : Y
write_n_to_the_ext_flash : G17 : output : LVTTL : : 4 : Y
RESERVED_INPUT : G18 : : : : 4 :
VCCA_PLL2 : G19 : power : : 1.2V : :
GNDD_PLL2 : G20 : gnd : : : :
RESERVED_INPUT : G21 : : : : 5 :
RESERVED_INPUT : G22 : : : : 5 :
cf_data[12] : G23 : bidir : LVTTL : : 5 : Y
cf_data[2] : G24 : bidir : LVTTL : : 5 : Y
cf_data[13] : G25 : bidir : LVTTL : : 5 : Y
cf_data[1] : G26 : bidir : LVTTL : : 5 : Y
data_to_and_from_the_ext_ssram[13] : H1 : bidir : LVTTL : : 2 : Y
data_to_and_from_the_ext_ssram[12] : H2 : bidir : LVTTL : : 2 : Y
data_to_and_from_the_ext_ssram[16] : H3 : bidir : LVTTL : : 2 : Y
data_to_and_from_the_ext_ssram[17] : H4 : bidir : LVTTL : : 2 : Y
GND : H5 : gnd : : : :
RESERVED_INPUT : H6 : : : : 2 :
VCCD_PLL3 : H7 : power : : 1.2V : :
ext_flash_enet_bus_address[1] : H8 : output : LVTTL : : 3 : Y
VCCIO3 : H9 : power : : 3.3V : 3 :
ssram_adv_n : H10 : output : LVTTL : : 3 : Y
ext_flash_enet_bus_data[8] : H11 : bidir : LVTTL : : 3 : Y
ext_flash_enet_bus_data[9] : H12 : bidir : LVTTL : : 3 : Y
GND : H13 : gnd : : : :
GND : H14 : gnd : : : :
ext_flash_enet_bus_address[16] : H15 : output : LVTTL : : 4 : Y
ext_flash_enet_bus_address[17] : H16 : output : LVTTL : : 4 : Y
select_n_to_the_ext_flash : H17 : output : LVTTL : : 4 : Y
VCCIO4 : H18 : power : : 3.3V : 4 :
RESERVED_INPUT : H19 : : : : 5 :
VCCD_PLL2 : H20 : power : : 1.2V : :
RESERVED_INPUT : H21 : : : : 5 :
GND : H22 : gnd : : : :
cf_data[14] : H23 : bidir : LVTTL : : 5 : Y
cf_data[0] : H24 : bidir : LVTTL : : 5 : Y
cf_iowr_n : H25 : output : LVTTL : : 5 : Y
cf_iord_n : H26 : output : LVTTL : : 5 : Y
data_to_and_from_the_ext_ssram[11] : J1 : bidir : LVTTL : : 2 : Y
data_to_and_from_the_ext_ssram[10] : J2 : bidir : LVTTL : : 2 : Y
data_to_and_from_the_ext_ssram[14] : J3 : bidir : LVTTL : : 2 : Y
data_to_and_from_the_ext_ssram[15] : J4 : bidir : LVTTL : : 2 : Y
address_to_the_ext_ssram[11] : J5 : output : LVTTL : : 2 : Y
RESERVED_INPUT : J6 : : : : 2 :
data_to_and_from_the_ext_ssram[31] : J7 : bidir : LVTTL : : 2 : Y
data_to_and_from_the_ext_ssram[30] : J8 : bidir : LVTTL : : 2 : Y
bwe_n_to_the_ext_ssram : J9 : output : LVTTL : : 3 : Y
ext_flash_enet_bus_data[24] : J10 : bidir : LVTTL : : 3 : Y
ext_flash_enet_bus_data[25] : J11 : bidir : LVTTL : : 3 : Y
VCCIO3 : J12 : power : : 3.3V : 3 :
ext_flash_enet_bus_data[20] : J13 : bidir : LVTTL : : 3 : Y
ext_flash_enet_bus_data[21] : J14 : bidir : LVTTL : : 3 : Y
VCCIO4 : J15 : power : : 3.3V : 4 :
RESERVED_INPUT : J16 : : : : 4 :
RESERVED_INPUT : J17 : : : : 4 :
RESERVED_INPUT : J18 : : : : 4 :
VCCIO5 : J19 : power : : 3.3V : 5 :
cf_data[5] : J20 : bidir : LVTTL : : 5 : Y
cf_data[9] : J21 : bidir : LVTTL : : 5 : Y
txd_from_the_uart1 : J22 : output : LVTTL : : 5 : Y
cf_data[15] : J23 : bidir : LVTTL : : 5 : Y
RESERVED_INPUT : J24 : : : : 5 :
RESERVED_INPUT : J25 : : : : 5 :
cf_addr[1] : J26 : output : LVTTL : : 5 : Y
data_to_and_from_the_ext_ssram[6] : K1 : bidir : LVTTL : : 2 : Y
data_to_and_from_the_ext_ssram[7] : K2 : bidir : LVTTL : : 2 : Y
data_to_and_from_the_ext_ssram[9] : K3 : bidir : LVTTL : : 2 : Y
data_to_and_from_the_ext_ssram[8] : K4 : bidir : LVTTL : : 2 : Y
data_to_and_from_the_ext_ssram[27] : K5 : bidir : LVTTL : : 2 : Y
data_to_and_from_the_ext_ssram[26] : K6 : bidir : LVTTL : : 2 : Y
data_to_and_from_the_ext_ssram[23] : K7 : bidir : LVTTL : : 2 : Y
data_to_and_from_the_ext_ssram[22] : K8 : bidir : LVTTL : : 2 : Y
RESERVED_INPUT : K9 : : : : 3 :
VCCINT : K10 : power : : 1.2V : :
VCCINT : K11 : power : : 1.2V : :
VCCINT : K12 : power : : 1.2V : :
VCCINT : K13 : power : : 1.2V : :
VCCINT : K14 : power : : 1.2V : :
VCCINT : K15 : power : : 1.2V : :
RESERVED_INPUT : K16 : : : : 4 :
RESERVED_INPUT : K17 : : : : 4 :
cf_iordy : K18 : input : LVTTL : : 5 : Y
RESERVED_INPUT : K19 : : : : 5 :
GND : K20 : gnd : : : :
RESERVED_INPUT : K21 : : : : 5 :
RESERVED_INPUT : K22 : : : : 5 :
RESERVED_INPUT : K23 : : : : 5 :
cf_intrq : K24 : input : LVTTL : : 5 : Y
RESERVED_INPUT : K25 : : : : 5 :
RESERVED_INPUT : K26 : : : : 5 :
VCCIO2 : L1 : power : : 3.3V : 2 :
data_to_and_from_the_ext_ssram[0] : L2 : bidir : LVTTL : : 2 : Y
data_to_and_from_the_ext_ssram[1] : L3 : bidir : LVTTL : : 2 : Y
address_to_the_ext_ssram[12] : L4 : output : LVTTL : : 2 : Y
GND : L5 : gnd : : : :
data_to_and_from_the_ext_ssram[3] : L6 : bidir : LVTTL : : 2 : Y
data_to_and_from_the_ext_ssram[2] : L7 : bidir : LVTTL : : 2 : Y
altera_reserved_tms : L8 : input : LVTTL : : 2 : N
address_to_the_ext_ssram[8] : L9 : output : LVTTL : : 2 : Y
address_to_the_ext_ssram[10] : L10 : output : LVTTL : : 2 : Y
VCCINT : L11 : power : : 1.2V : :
GND : L12 : gnd : : : :
GND : L13 : gnd : : : :
GND : L14 : gnd : : : :
GND : L15 : gnd : : : :
VCCINT : L16 : power : : 1.2V : :
VCCINT : L17 : power : : 1.2V : :
VCCINT : L18 : power : : 1.2V : :
RESERVED_INPUT : L19 : : : : 5 :
RESERVED_INPUT : L20 : : : : 5 :
RESERVED_INPUT : L21 : : : : 5 :
GND : L22 : gnd : : : :
RESERVED_INPUT : L23 : : : : 5 :
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -