📄 standard.pin
字号:
ext_flash_enet_bus_data[16] : B10 : bidir : LVTTL : : 3 : Y
ext_flash_enet_bus_data[27] : B11 : bidir : LVTTL : : 3 : Y
ext_flash_enet_bus_data[29] : B12 : bidir : LVTTL : : 3 : Y
ddr_clkin[0] : B13 : input : LVTTL : : 4 : Y
ext_flash_enet_bus_address[4] : B14 : output : LVTTL : : 4 : Y
ext_flash_enet_bus_address[11] : B15 : output : LVTTL : : 4 : Y
ext_flash_enet_bus_address[12] : B16 : output : LVTTL : : 4 : Y
ext_flash_enet_bus_address[19] : B17 : output : LVTTL : : 4 : Y
RESERVED_INPUT : B18 : : : : 4 :
RESERVED_INPUT : B19 : : : : 4 :
RESERVED_INPUT : B20 : : : : 4 :
RESERVED_INPUT : B21 : : : : 4 :
RESERVED_INPUT : B22 : : : : 4 :
RESERVED_INPUT : B23 : : : : 4 :
RESERVED_INPUT : B24 : : : : 5 :
RESERVED_INPUT : B25 : : : : 5 :
GND : B26 : gnd : : : :
VCCIO2 : C1 : power : : 3.3V : 2 :
address_to_the_ext_ssram[4] : C2 : output : LVTTL : : 2 : Y
address_to_the_ext_ssram[5] : C3 : output : LVTTL : : 2 : Y
address_to_the_ext_ssram[20] : C4 : output : LVTTL : : 3 : Y
pld_clear_n : C5 : input : LVTTL : : 3 : Y
address_to_the_ext_ssram[13] : C6 : output : LVTTL : : 3 : Y
chipenable1_n_to_the_ext_ssram : C7 : output : LVTTL : : 3 : Y
ext_flash_enet_bus_data[1] : C8 : bidir : LVTTL : : 3 : Y
ext_flash_enet_bus_data[5] : C9 : bidir : LVTTL : : 3 : Y
ext_flash_enet_bus_data[14] : C10 : bidir : LVTTL : : 3 : Y
ext_flash_enet_bus_data[26] : C11 : bidir : LVTTL : : 3 : Y
ext_flash_enet_bus_data[28] : C12 : bidir : LVTTL : : 3 : Y
GND+ : C13 : : : : 3 :
GND : C14 : gnd : : : :
ext_flash_enet_bus_address[10] : C15 : output : LVTTL : : 4 : Y
ext_flash_enet_bus_address[13] : C16 : output : LVTTL : : 4 : Y
RESERVED_INPUT : C17 : : : : 4 :
GND : C18 : gnd : : : :
RESERVED_INPUT : C19 : : : : 4 :
VCCIO4 : C20 : power : : 3.3V : 4 :
RESERVED_INPUT : C21 : : : : 4 :
RESERVED_INPUT : C22 : : : : 4 :
RESERVED_INPUT : C23 : : : : 4 :
byteenablen_to_the_lan91c111[1] : C24 : output : LVTTL : : 5 : Y
byteenablen_to_the_lan91c111[0] : C25 : output : LVTTL : : 5 : Y
VCCIO5 : C26 : power : : 3.3V : 5 :
RESERVED_INPUT : D1 : : : : 2 :
RESERVED_INPUT : D2 : : : : 2 :
~nCSO~ / GND* : D3 : output : LVTTL : : 2 : N
GND : D4 : gnd : : : :
outputenable_n_to_the_ext_ssram : D5 : output : LVTTL : : 3 : Y
ext_flash_enet_bus_data[30] : D6 : bidir : LVTTL : : 3 : Y
ssram_adsp_n : D7 : output : LVTTL : : 3 : Y
ext_flash_enet_bus_data[0] : D8 : bidir : LVTTL : : 3 : Y
ext_flash_enet_bus_data[4] : D9 : bidir : LVTTL : : 3 : Y
ext_flash_enet_bus_data[15] : D10 : bidir : LVTTL : : 3 : Y
ext_flash_enet_bus_address[2] : D11 : output : LVTTL : : 3 : Y
ext_flash_enet_bus_data[19] : D12 : bidir : LVTTL : : 3 : Y
GND+ : D13 : : : : 3 :
RESERVED_INPUT : D14 : : : : 4 :
ext_flash_enet_bus_address[14] : D15 : output : LVTTL : : 4 : Y
iow_n_to_the_lan91c111 : D16 : output : LVTTL : : 4 : Y
RESERVED_INPUT : D17 : : : : 4 :
RESERVED_INPUT : D18 : : : : 4 :
RESERVED_INPUT : D19 : : : : 4 :
RESERVED_INPUT : D20 : : : : 4 :
RESERVED_INPUT : D21 : : : : 4 :
VCCIO4 : D22 : power : : 3.3V : 4 :
RESERVED_INPUT : D23 : : : : 5 :
GND : D24 : gnd : : : :
byteenablen_to_the_lan91c111[3] : D25 : output : LVTTL : : 5 : Y
byteenablen_to_the_lan91c111[2] : D26 : output : LVTTL : : 5 : Y
data_to_and_from_the_ext_ssram[29] : E1 : bidir : LVTTL : : 2 : Y
data_to_and_from_the_ext_ssram[28] : E2 : bidir : LVTTL : : 2 : Y
~ASDO~ / GND* : E3 : output : LVTTL : : 2 : N
GNDG_PLL3 : E4 : gnd : : : :
sram_clk : E5 : output : LVTTL : : 2 : Y
VCCIO3 : E6 : power : : 3.3V : 3 :
GND : E7 : gnd : : : :
ext_flash_enet_bus_address[3] : E8 : output : LVTTL : : 3 : Y
VCCIO3 : E9 : power : : 3.3V : 3 :
ext_flash_enet_bus_data[11] : E10 : bidir : LVTTL : : 3 : Y
GND : E11 : gnd : : : :
ext_flash_enet_bus_data[18] : E12 : bidir : LVTTL : : 3 : Y
VCCIO3 : E13 : power : : 3.3V : 3 :
VCCIO4 : E14 : power : : 3.3V : 4 :
ext_flash_enet_bus_address[15] : E15 : output : LVTTL : : 4 : Y
GND : E16 : gnd : : : :
VCCIO4 : E17 : power : : 3.3V : 4 :
enet_ads_n : E18 : output : LVTTL : : 4 : Y
GND : E19 : gnd : : : :
ior_n_to_the_lan91c111 : E20 : output : LVTTL : : 4 : Y
GNDG_PLL2 : E21 : gnd : : : :
RESERVED_INPUT : E22 : : : : 5 :
RESERVED_INPUT : E23 : : : : 5 :
RESERVED_INPUT : E24 : : : : 5 :
cf_data[7] : E25 : bidir : LVTTL : : 5 : Y
enet_aen : E26 : output : LVTTL : : 5 : Y
data_to_and_from_the_ext_ssram[21] : F1 : bidir : LVTTL : : 2 : Y
data_to_and_from_the_ext_ssram[20] : F2 : bidir : LVTTL : : 2 : Y
RESERVED_INPUT : F3 : : : : 2 :
RESERVED_INPUT : F4 : : : : 2 :
VCCIO2 : F5 : power : : 3.3V : 2 :
RESERVED_INPUT : F6 : : : : 2 :
address_to_the_ext_ssram[9] : F7 : output : LVTTL : : 2 : Y
GNDA_PLL3 : F8 : gnd : : : :
ext_flash_enet_bus_address[0] : F9 : output : LVTTL : : 3 : Y
ext_flash_enet_bus_data[2] : F10 : bidir : LVTTL : : 3 : Y
ext_flash_enet_bus_data[10] : F11 : bidir : LVTTL : : 3 : Y
ext_flash_enet_bus_data[22] : F12 : bidir : LVTTL : : 3 : Y
ext_flash_enet_bus_address[8] : F13 : output : LVTTL : : 4 : Y
ext_flash_enet_bus_address[6] : F14 : output : LVTTL : : 4 : Y
ext_flash_enet_bus_address[21] : F15 : output : LVTTL : : 4 : Y
ext_flash_enet_bus_address[22] : F16 : output : LVTTL : : 4 : Y
read_n_to_the_ext_flash : F17 : output : LVTTL : : 4 : Y
RESERVED_INPUT : F18 : : : : 4 :
GNDA_PLL2 : F19 : gnd : : : :
RESERVED_INPUT : F20 : : : : 5 :
RESERVED_INPUT : F21 : : : : 5 :
VCCIO5 : F22 : power : : 3.3V : 5 :
cf_data[6] : F23 : bidir : LVTTL : : 5 : Y
cf_data[8] : F24 : bidir : LVTTL : : 5 : Y
cf_data[10] : F25 : bidir : LVTTL : : 5 : Y
cf_data[4] : F26 : bidir : LVTTL : : 5 : Y
data_to_and_from_the_ext_ssram[18] : G1 : bidir : LVTTL : : 2 : Y
data_to_and_from_the_ext_ssram[19] : G2 : bidir : LVTTL : : 2 : Y
data_to_and_from_the_ext_ssram[25] : G3 : bidir : LVTTL : : 2 : Y
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -