⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 dds.fit.rpt

📁 程序用VHDL实现: 频率合成
💻 RPT
📖 第 1 页 / 共 4 页
字号:
; 11    ;  0 / 24 ( 0 % )   ;
; 12    ;  0 / 24 ( 0 % )   ;
; 13    ;  0 / 24 ( 0 % )   ;
; 14    ;  0 / 24 ( 0 % )   ;
; 15    ;  5 / 24 ( 20 % )  ;
; 16    ;  0 / 24 ( 0 % )   ;
; 17    ;  5 / 24 ( 20 % )  ;
; 18    ;  0 / 24 ( 0 % )   ;
; 19    ;  2 / 24 ( 8 % )   ;
; 20    ;  1 / 24 ( 4 % )   ;
; 21    ;  0 / 24 ( 0 % )   ;
; 22    ;  0 / 24 ( 0 % )   ;
; 23    ;  0 / 24 ( 0 % )   ;
; 24    ;  0 / 24 ( 0 % )   ;
; 25    ;  0 / 24 ( 0 % )   ;
; 26    ;  0 / 24 ( 0 % )   ;
; 27    ;  0 / 24 ( 0 % )   ;
; 28    ;  0 / 24 ( 0 % )   ;
; 29    ;  0 / 24 ( 0 % )   ;
; 30    ;  0 / 24 ( 0 % )   ;
; 31    ;  0 / 24 ( 0 % )   ;
; 32    ;  1 / 24 ( 4 % )   ;
; 33    ;  2 / 24 ( 8 % )   ;
; 34    ;  1 / 24 ( 4 % )   ;
; 35    ;  2 / 24 ( 8 % )   ;
; 36    ;  2 / 24 ( 8 % )   ;
; Total ;  23 / 864 ( 2 % ) ;
+-------+-------------------+


+---------------------------+
; LAB Column Interconnect   ;
+----------------------------
; Col.  ; Interconnect Used ;
+-------+-------------------+
; 1     ;  0 / 48 ( 0 % )   ;
; Total ;  0 / 48 ( 0 % )   ;
+-------+-------------------+


+---------------------------------------------------------+
; Fitter Resource Usage Summary                           ;
+----------------------------------------------------------
; Resource                     ; Usage                    ;
+------------------------------+--------------------------+
; Logic cells                  ; 50 / 1,728 ( 2 % )       ;
; Registers                    ; 30 / 1,728 ( 1 % )       ;
; Logic cells in carry chains  ; 20                       ;
; User inserted logic cells    ; 0                        ;
; I/O pins                     ; 41 / 102 ( 40 % )        ;
;     -- Clock pins            ; 0                        ;
;     -- Dedicated input pins  ; 0 / 4 ( 0 % )            ;
; Global signals               ; 1                        ;
; EABs                         ; 5 / 6 ( 83 % )           ;
; Total memory bits            ; 20,480 / 24,576 ( 83 % ) ;
; Total RAM block bits         ; 20,480 / 24,576 ( 83 % ) ;
; Maximum fan-out node         ; CLK                      ;
; Maximum fan-out              ; 50                       ;
; Total fan-out                ; 358                      ;
; Average fan-out              ; 3.23                     ;
+------------------------------+--------------------------+


+--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Fitter Resource Utilization by Entity                                                                                                                                                                                                                              ;
+---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------
; Compilation Hierarchy Node                ; Logic Cells ; Registers ; Memory Bits ; Pins ; LUT-Only LCs ; Register-Only LCs ; LUT/Register LCs ; Carry Chain LCs ; Full Hierarchy Name                                                                             ;
+-------------------------------------------+-------------+-----------+-------------+------+--------------+-------------------+------------------+-----------------+-------------------------------------------------------------------------------------------------+
; |dds                                      ; 50 (0)      ; 30        ; 20480       ; 41   ; 20 (0)       ; 30 (0)            ; 0 (0)            ; 20 (0)          ; |dds                                                                                            ;
;    |LMP_DFF_10:inst7|                     ; 10 (0)      ; 10        ; 0           ; 0    ; 0 (0)        ; 10 (0)            ; 0 (0)            ; 0 (0)           ; |dds|LMP_DFF_10:inst7                                                                           ;
;       |lpm_ff:lpm_ff_component|           ; 10 (10)     ; 10        ; 0           ; 0    ; 0 (0)        ; 10 (10)           ; 0 (0)            ; 0 (0)           ; |dds|LMP_DFF_10:inst7|lpm_ff:lpm_ff_component                                                   ;
;    |LMP_DFF_10:inst8|                     ; 10 (0)      ; 10        ; 0           ; 0    ; 0 (0)        ; 10 (0)            ; 0 (0)            ; 0 (0)           ; |dds|LMP_DFF_10:inst8                                                                           ;
;       |lpm_ff:lpm_ff_component|           ; 10 (10)     ; 10        ; 0           ; 0    ; 0 (0)        ; 10 (10)           ; 0 (0)            ; 0 (0)           ; |dds|LMP_DFF_10:inst8|lpm_ff:lpm_ff_component                                                   ;
;    |LPM_ADDER_10:inst6|                   ; 10 (0)      ; 0         ; 0           ; 0    ; 10 (0)       ; 0 (0)             ; 0 (0)            ; 10 (0)          ; |dds|LPM_ADDER_10:inst6                                                                         ;
;       |lpm_add_sub:lpm_add_sub_component| ; 10 (0)      ; 0         ; 0           ; 0    ; 10 (0)       ; 0 (0)             ; 0 (0)            ; 10 (0)          ; |dds|LPM_ADDER_10:inst6|lpm_add_sub:lpm_add_sub_component                                       ;
;          |addcore:adder|                  ; 10 (1)      ; 0         ; 0           ; 0    ; 10 (1)       ; 0 (0)             ; 0 (0)            ; 10 (1)          ; |dds|LPM_ADDER_10:inst6|lpm_add_sub:lpm_add_sub_component|addcore:adder                         ;
;             |a_csnbuffer:result_node|     ; 9 (9)       ; 0         ; 0           ; 0    ; 9 (9)        ; 0 (0)             ; 0 (0)            ; 9 (9)           ; |dds|LPM_ADDER_10:inst6|lpm_add_sub:lpm_add_sub_component|addcore:adder|a_csnbuffer:result_node ;
;    |LPM_ADDER_10:inst|                    ; 10 (0)      ; 0         ; 0           ; 0    ; 10 (0)       ; 0 (0)             ; 0 (0)            ; 10 (0)          ; |dds|LPM_ADDER_10:inst                                                                          ;
;       |lpm_add_sub:lpm_add_sub_component| ; 10 (0)      ; 0         ; 0           ; 0    ; 10 (0)       ; 0 (0)             ; 0 (0)            ; 10 (0)          ; |dds|LPM_ADDER_10:inst|lpm_add_sub:lpm_add_sub_component                                        ;
;          |addcore:adder|                  ; 10 (1)      ; 0         ; 0           ; 0    ; 10 (1)       ; 0 (0)             ; 0 (0)            ; 10 (1)          ; |dds|LPM_ADDER_10:inst|lpm_add_sub:lpm_add_sub_component|addcore:adder                          ;
;             |a_csnbuffer:result_node|     ; 9 (9)       ; 0         ; 0           ; 0    ; 9 (9)        ; 0 (0)             ; 0 (0)            ; 9 (9)           ; |dds|LPM_ADDER_10:inst|lpm_add_sub:lpm_add_sub_component|addcore:adder|a_csnbuffer:result_node  ;
;    |LPM_DFF:inst1|                        ; 10 (0)      ; 10        ; 0           ; 0    ; 0 (0)        ; 10 (0)            ; 0 (0)            ; 0 (0)           ; |dds|LPM_DFF:inst1                                                                              ;
;       |lpm_ff:lpm_ff_component|           ; 10 (10)     ; 10        ; 0           ; 0    ; 0 (0)        ; 10 (10)           ; 0 (0)            ; 0 (0)           ; |dds|LPM_DFF:inst1|lpm_ff:lpm_ff_component                                                      ;
;    |LPM_ROM_10:inst2|                     ; 0 (0)       ; 0         ; 10240       ; 0    ; 0 (0)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |dds|LPM_ROM_10:inst2                                                                           ;
;       |lpm_rom:lpm_rom_component|         ; 0 (0)       ; 0         ; 10240       ; 0    ; 0 (0)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |dds|LPM_ROM_10:inst2|lpm_rom:lpm_rom_component                                                 ;
;          |altrom:srom|                    ; 0 (0)       ; 0         ; 10240       ; 0    ; 0 (0)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |dds|LPM_ROM_10:inst2|lpm_rom:lpm_rom_component|altrom:srom                                     ;
;    |LPM_ROM_10:inst3|                     ; 0 (0)       ; 0         ; 10240       ; 0    ; 0 (0)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |dds|LPM_ROM_10:inst3                                                                           ;
;       |lpm_rom:lpm_rom_component|         ; 0 (0)       ; 0         ; 10240       ; 0    ; 0 (0)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |dds|LPM_ROM_10:inst3|lpm_rom:lpm_rom_component                                                 ;
;          |altrom:srom|                    ; 0 (0)       ; 0         ; 10240       ; 0    ; 0 (0)        ; 0 (0)             ; 0 (0)            ; 0 (0)           ; |dds|LPM_ROM_10:inst3|lpm_rom:lpm_rom_component|altrom:srom                                     ;
+-------------------------------------------+-------------+-----------+-------------+------+--------------+-------------------+------------------+-----------------+-------------------------------------------------------------------------------------------------+


+-----------------------------------+
; Delay Chain Summary               ;
+------------------------------------
; Name     ; Pin Type ; Pad to Core ;
+----------+----------+-------------+
; CLK      ; Input    ; OFF         ;
; PHASE[9] ; Input    ; OFF         ;
; PHASE[0] ; Input    ; OFF         ;
; PHASE[1] ; Input    ; OFF         ;
; PHASE[2] ; Input    ; ON          ;
; PHASE[3] ; Input    ; ON          ;
; PHASE[4] ; Input    ; ON          ;
; PHASE[5] ; Input    ; ON          ;
; PHASE[6] ; Input    ; ON          ;
; PHASE[7] ; Input    ; ON          ;
; PHASE[8] ; Input    ; ON          ;
; FREQ[9]  ; Input    ; ON          ;
; FREQ[0]  ; Input    ; ON          ;
; FREQ[1]  ; Input    ; ON          ;
; FREQ[2]  ; Input    ; ON          ;
; FREQ[3]  ; Input    ; ON          ;
; FREQ[4]  ; Input    ; ON          ;
; FREQ[5]  ; Input    ; ON          ;
; FREQ[6]  ; Input    ; ON          ;
; FREQ[7]  ; Input    ; ON          ;
; FREQ[8]  ; Input    ; ON          ;
; OUT_C[9] ; Output   ; OFF         ;
; OUT_C[8] ; Output   ; OFF         ;
; OUT_C[7] ; Output   ; OFF         ;
; OUT_C[6] ; Output   ; OFF         ;
; OUT_C[5] ; Output   ; OFF         ;
; OUT_C[4] ; Output   ; OFF         ;
; OUT_C[3] ; Output   ; OFF         ;
; OUT_C[2] ; Output   ; OFF         ;
; OUT_C[1] ; Output   ; OFF         ;
; OUT_C[0] ; Output   ; OFF         ;
; OUT_S[9] ; Output   ; OFF         ;
; OUT_S[8] ; Output   ; OFF         ;
; OUT_S[7] ; Output   ; OFF         ;
; OUT_S[6] ; Output   ; OFF         ;
; OUT_S[5] ; Output   ; OFF         ;
; OUT_S[4] ; Output   ; OFF         ;
; OUT_S[3] ; Output   ; OFF         ;
; OUT_S[2] ; Output   ; OFF         ;
; OUT_S[1] ; Output   ; OFF         ;
; OUT_S[0] ; Output   ; OFF         ;
+----------+----------+-------------+


+---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Fitter RAM Summary                                                                                                                                                                          ;
+----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------
; Name                                                           ; Mode ; Port A Depth ; Port A Width ; Port B Depth ; Port B Width ; Size  ; EABs ; MIF         ; Location                   ;
+----------------------------------------------------------------+------+--------------+--------------+--------------+--------------+-------+------+-------------+----------------------------+
; LPM_ROM_10:inst2|lpm_rom:lpm_rom_component|altrom:srom|content ; ROM  ; 1024         ; 10           ; --           ; --           ; 10240 ; 3    ; sin_rom.mif ; ESB_A, ESB_E, ESB_D        ;
; LPM_ROM_10:inst3|lpm_rom:lpm_rom_component|altrom:srom|content ; ROM  ; 1024         ; 10           ; --           ; --           ; 10240 ; 4    ; sin_rom.mif ; ESB_D, ESB_C, ESB_F, ESB_A ;
+----------------------------------------------------------------+------+--------------+--------------+--------------+--------------+-------+------+-------------+----------------------------+


+---------------+
; Pin-Out File  ;
+---------------+
The pin-out file can be found in D:/xiongxusheng/eda/pinglvhecheng/dds.pin.


+------------------+
; Fitter Messages  ;
+------------------+
Info: *******************************************************************
Info: Running Quartus II Fitter
    Info: Version 4.0 Build 214 3/25/2004 Service Pack 1 SJ Full Version
    Info: Processing started: Sun Jul 31 10:54:32 2005
Info: Command: quartus_fit --import_settings_files=off --export_settings_files=off dds -c dds
Info: Selected device EP1K30TC144-3 for design dds
Info: Timing requirements not specified -- optimizing all clocks equally to maximize operation frequency
Info: Inserted 0 logic cells in first fitting attempt
Info: Started fitting attempt 1 on Sun Jul 31 2005 at 10:54:35
Info: Fitter placement preparation operations beginning
Info: Fitter placement preparation operations ending: elapsed time = 0 seconds
Info: Fitter placement operations beginning
Info: Fitter placement operations ending: elapsed time = 3 seconds
Info: Fitter routing operations beginning
Info: Fitter routing operations ending: elapsed time = 0 seconds
Info: Quartus II Fitter was successful. 0 errors, 0 warnings
    Info: Processing ended: Sun Jul 31 10:54:43 2005
    Info: Elapsed time: 00:00:11


⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -