⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 fifoasi.fit.rpt

📁 主要完成数字电视前端信号处理和缓冲作用的verilog源代码
💻 RPT
📖 第 1 页 / 共 5 页
字号:

+-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Bidir Pins                                                                                                                                                                                                                                                                                                                                                  ;
+-----------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+-----------------+------------------------+---------------+----------------+-----------------+------------+----------+--------------+--------------+------------------+-------------+----------------------+
; Name      ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Combinational Fan-Out ; Registered Fan-Out ; Global ; Input Register ; Output Register ; Output Enable Register ; Power Up High ; Slow Slew Rate ; PCI I/O Enabled ; Open Drain ; Bus Hold ; Weak Pull Up ; I/O Standard ; Current Strength ; Termination ; Location assigned by ;
+-----------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+-----------------+------------------------+---------------+----------------+-----------------+------------+----------+--------------+--------------+------------------+-------------+----------------------+
; dspio[0]  ; M4    ; 1        ; 0            ; 4            ; 5           ; 5                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no             ; no              ; no         ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ;
; dspio[10] ; P2    ; 1        ; 0            ; 2            ; 3           ; 5                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no             ; no              ; no         ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ;
; dspio[11] ; P3    ; 1        ; 0            ; 2            ; 4           ; 5                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no             ; no              ; no         ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ;
; dspio[12] ; R2    ; 1        ; 0            ; 1            ; 2           ; 5                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no             ; no              ; no         ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ;
; dspio[13] ; R3    ; 1        ; 0            ; 1            ; 3           ; 5                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no             ; no              ; no         ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ;
; dspio[14] ; T2    ; 1        ; 0            ; 1            ; 4           ; 5                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no             ; no              ; no         ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ;
; dspio[15] ; T3    ; 1        ; 0            ; 1            ; 5           ; 5                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no             ; no              ; no         ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ;
; dspio[1]  ; N1    ; 1        ; 0            ; 3            ; 0           ; 5                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no             ; no              ; no         ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ;
; dspio[2]  ; N2    ; 1        ; 0            ; 3            ; 1           ; 5                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no             ; no              ; no         ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ;
; dspio[3]  ; M6    ; 1        ; 0            ; 3            ; 2           ; 5                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no             ; no              ; no         ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ;
; dspio[4]  ; N7    ; 1        ; 0            ; 3            ; 3           ; 5                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no             ; no              ; no         ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ;
; dspio[5]  ; N5    ; 1        ; 0            ; 3            ; 4           ; 5                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no             ; no              ; no         ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ;
; dspio[6]  ; N6    ; 1        ; 0            ; 3            ; 5           ; 5                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no             ; no              ; no         ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ;
; dspio[7]  ; N3    ; 1        ; 0            ; 2            ; 0           ; 5                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no             ; no              ; no         ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ;
; dspio[8]  ; N4    ; 1        ; 0            ; 2            ; 1           ; 5                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no             ; no              ; no         ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ;
; dspio[9]  ; P5    ; 1        ; 0            ; 2            ; 2           ; 5                     ; 0                  ; no     ; no             ; no              ; no                     ; no            ; no             ; no              ; no         ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ;
+-----------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+-----------------+------------------------+---------------+----------------+-----------------+------------+----------+--------------+--------------+------------------+-------------+----------------------+


+------------------------------------------------------------+
; I/O Bank Usage                                             ;
+----------+------------------+---------------+--------------+
; I/O Bank ; Usage            ; VCCIO Voltage ; VREF Voltage ;
+----------+------------------+---------------+--------------+
; 1        ; 37 / 63 ( 58 % ) ; 3.3V          ; --           ;
; 2        ; 46 / 61 ( 75 % ) ; 3.3V          ; --           ;
; 3        ; 30 / 64 ( 46 % ) ; 3.3V          ; --           ;
; 4        ; 46 / 61 ( 75 % ) ; 3.3V          ; --           ;
+----------+------------------+---------------+--------------+


+--------------------------------------------------------------------------------------------------------------------+
; All Package Pins                                                                                                   ;
+----------+------------+----------+----------------+--------+--------------+---------+------------+-----------------+
; Location ; Pad Number ; I/O Bank ; Pin Name/Usage ; Dir.   ; I/O Standard ; Voltage ; I/O Type   ; User Assignment ;
+----------+------------+----------+----------------+--------+--------------+---------+------------+-----------------+
; A1       ;            ; 1        ; GND            ; gnd    ;              ;         ; --         ;                 ;
; A2       ;            ;          ; VCCINT         ; power  ;              ; 1.5V    ; --         ;                 ;
; A3       ;            ; 1        ; GND            ; gnd    ;              ;         ; --         ;                 ;
; A4       ; 310        ; 2        ; TXCTD0         ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; A5       ;            ; 2        ; VCCIO2         ; power  ;              ; 3.3V    ; --         ;                 ;
; A6       ; 304        ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; A7       ; 296        ; 2        ; RXDD[6]        ; input  ; LVTTL        ;         ; Column I/O ; Y               ;
; A8       ; 292        ; 2        ; RXDD[2]        ; input  ; LVTTL        ;         ; Column I/O ; Y               ;
; A9       ; 288        ; 2        ; RXSTD1         ; input  ; LVTTL        ;         ; Column I/O ; Y               ;
; A10      ; 278        ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; A11      ; 271        ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; A12      ; 267        ; 2        ; TXDC[0]        ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; A13      ; 261        ; 2        ; TXDC[6]        ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; A14      ;            ; 2        ; VCCIO2         ; power  ;              ; 3.3V    ; --         ;                 ;
; A15      ; 247        ; 2        ; RXDC[0]        ; input  ; LVTTL        ;         ; Column I/O ; Y               ;
; A16      ;            ; 1        ; GND            ; gnd    ;              ;         ; --         ;                 ;
; A17      ;            ;          ; VCCINT         ; power  ;              ; 1.5V    ; --         ;                 ;
; A18      ;            ; 1        ; GND            ; gnd    ;              ;         ; --         ;                 ;
; B1       ;            ;          ; VCCINT         ; power  ;              ; 1.5V    ; --         ;                 ;
; B2       ;            ; 1        ; GND            ; gnd    ;              ;         ; --         ;                 ;
; B3       ; 312        ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; B4       ; 311        ; 2        ; INTD           ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; B5       ; 305        ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; B6       ; 302        ; 2        ; TXDD[4]        ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; B7       ; 297        ; 2        ; RXDD[7]        ; input  ; LVTTL        ;         ; Column I/O ; Y               ;
; B8       ; 293        ; 2        ; RXDD[3]        ; input  ; LVTTL        ;         ; Column I/O ; Y               ;
; B9       ; 289        ; 2        ; RXSTD2         ; input  ; LVTTL        ;         ; Column I/O ; Y               ;
; B10      ; 277        ; 2        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; B11      ; 270        ; 2        ; INTC           ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; B12      ; 266        ; 2        ; TXDC[1]        ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; B13      ; 260        ; 2        ; TXDC[7]        ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; B14      ; 252        ; 2        ; RXDC[3]        ; input  ; LVTTL        ;         ; Column I/O ; Y               ;
; B15      ; 246        ; 2        ; RXSTC2         ; input  ; LVTTL        ;         ; Column I/O ; Y               ;
; B16      ; 245        ; 2        ; RXSTC1         ; input  ; LVTTL        ;         ; Column I/O ; Y               ;
; B17      ;            ; 1        ; GND            ; gnd    ;              ;         ; --         ;                 ;
; B18      ;            ;          ; VCCINT         ; power  ;              ; 1.5V    ; --         ;                 ;
; C1       ;            ; 1        ; GND            ; gnd    ;              ;         ; --         ;                 ;
; C2       ; 1          ; 1        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; C3       ; 0          ; 1        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; C4       ;

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -