📦
双DSP结构的捷联控制与解算系统设计 - 免费下载
技术资料资源
文件大小:253 K
📋 资源详细信息
💡 温馨提示:本资源由用户 zhanglei193 上传分享,仅供学习交流使用。如有侵权,请联系我们删除。
📄 资源简介
·摘要: 设计了基于双DSP结构的捷联控制与解算系统.该系统以高性能的浮点处理器TMS320VC33作为捷联系统实时解算的核心,以TMS320VC5402作为通道控制、数据采集的控制核心.并结合FPGA的组合逻辑和时序逻辑,构成了高集成度的嵌入式系统.该系统具有采样速度快、浮点处理精度高、稳定性好等特点.可以充分满足捷联导航系统的要求.
💾
立即下载此资源
💡 提示:下载后请用压缩软件解压,推荐使用 WinRAR 或 7-Zip
📖 资源说明
📥 下载说明
- 下载需消耗 2积分
- 24小时内重复下载不扣分
- 支持断点续传
- 资源永久有效
📦 使用说明
- 下载后用解压软件解压
- 推荐 WinRAR 或 7-Zip
- 如有密码请查看说明
- 解压后即可使用
🎁 积分获取
- 上传资源获得积分
- 每日签到免费领取
- 邀请好友注册奖励
- 查看详情 →