资源详细信息
基于FPGA的数字下变频技术的研究 - 资源详细说明
在当今无线通信领域中,受到前端A/D器件采样速率和后端DSP处理器处理速度的限制,一般都会把前端的射频信号转换到中频,然后在中频部分采用带通采样原理进行数字化处理,应用数字下变频技术经过混频、抽取、滤波,把高速信号没有损失的转换为低速信号后,再送给DSP(Digital signal processor)或者CPtj进行基带部分的各种处理。 本文研究的重点就是数字下变频技术,在中频进行采样时,本文介绍的带通采样定理能够用较低采样率完成宽带中频信号的采样,突破了传统的低通采样定理的限制;用基于DDS(直接数字合成)技术的数控振荡器可以产生需要的任意正余弦信号,通过混频可以把中频信号的频率降到基带附近;多速率信号处理理论为高速信号转换为低速信号提供了实现的基础,降速实现的关键是抗混迭滤波器的设计,本文介绍并实现的CIC(积分梳妆)滤波器是一种不需要乘法累加计算的滤波器,特别适合在处理速率很高的场合;同时本文介绍的基于分布式算法的FIR滤波器突破了传统滤波器设计的瓶颈,能够高效实现FIR滤波器。本文采用系统级的设计工具DSPbuilder,可以在顶层进行系统构架,不用转换操作平台就可以完成NCO,CIC滤波器,FIR滤波器各个模块的设计、仿真:综合、下载所有操作,在RTL级验证了设计的可行性和正确性。
立即下载 基于FPGA的数字下变频技术的研究
提示:下载后请用压缩软件解压,推荐使用 WinRAR 或 7-Zip
下载说明与使用指南
下载说明
- 本资源需消耗 2积分
- 24小时内重复下载不扣分
- 支持断点续传功能
- 资源永久有效可用
使用说明
- 下载后使用解压软件解压
- 推荐使用 WinRAR 或 7-Zip
- 如有密码请查看资源说明
- 解压后即可正常使用
积分获取方式
- 上传优质资源获得积分
- 每日签到免费领取积分
- 邀请好友注册获得奖励
- 查看详情 →